

CMOS 8-BIT SINGLE CHIP MICROCOMPUTER  
**S1C88649**  
テクニカルマニュアル  
S1C88649 Technical Hardware



本資料のご使用につきましては、次の点にご留意願います。

---

1. 本資料の内容については、予告なく変更することがあります。
2. 本資料の一部、または全部を弊社に無断で転載、または、複製など他の目的に使用することは堅くお断りします。
3. 本資料に掲載される応用回路、プログラム、使用方法等はあくまでも参考情報であり、これらに起因する第三者の権利(工業所有権を含む)侵害あるいは損害の発生に対し、弊社は如何なる保証を行うものではありません。また、本資料によって第三者または弊社の工業所有権の実施権の許諾を行うものではありません。
4. 特性表の数値の大小は、数直線上の大小関係で表しています。
5. 本資料に掲載されている製品のうち、「外国為替および外国貿易法」に定める戦略物資に該当するものについては、輸出する場合、同法に基づく輸出許可が必要です。
6. 本資料に掲載されている製品は、一般民生用です。生命維持装置その他、きわめて高い信頼性が要求される用途を前提としていません。よって、弊社は本(当該)製品をこれらの用途に用いた場合の如何なる責任についても負いかねます。

## 製品型番体系

デバイス



### 梱包仕様

[00 : テープ&リール以外  
0A : TCP BL 2方向  
0B : テープ&リール BACK  
0C : TCP BR 2方向  
0D : TCP BT 2方向  
0E : TCP BD 2方向  
0F : テープ&リール FRONT  
0G : TCP BT 4方向  
0H : TCP BD 4方向  
0J : TCP SL 2方向  
0K : TCP SR 2方向  
0L : テープ&リール LEFT  
0M : TCP ST 2方向  
0N : TCP SD 2方向  
0P : TCP ST 4方向  
0Q : TCP SD 4方向  
0R : テープ&リール RIGHT  
99 : 梱包仕様未定]

### 仕様

[D: ベアチップ、F: QFP]

### 機種番号

#### 機種名称

[C: マイコン、デジタル製品]

#### 製品分類

[S1: 半導体]

## 開発ツール



### 梱包仕様

[00: 標準梱包]

### バージョン

[1: Version 1]

### ツール種類

[Hx : ICE  
Ex : EVAボード  
Px : ペリフェラルボード  
Wx: FLASHマイコン用ROMライタ  
Xx : ROMライタ周辺ボード  
Cx : Cコンパイラパッケージ  
Ax : アセンブラーパッケージ  
Dx : 機種別ユーティリティツール  
Qx : ソフトシミュレータ]

### 対応機種番号

[88348: S1C88348用]

### ツール分類

[C: マイコン用]

### 製品分類

[S5U1: 半導体用開発ツール]



## 一 目 次 一

|       |                                                 |    |
|-------|-------------------------------------------------|----|
| 1     | 概要                                              | 1  |
| 1.1   | 特長                                              | 1  |
| 1.2   | ブロック図                                           | 2  |
| 1.3   | パッド配置                                           | 3  |
| 1.3.1 | パッド配置図                                          | 3  |
| 1.3.2 | パッド座標                                           | 3  |
| 1.4   | 端子説明                                            | 4  |
| 1.5   | マスクオプション                                        | 5  |
| 2     | 電源                                              | 7  |
| 2.1   | 動作電圧                                            | 7  |
| 2.2   | 内部電源回路                                          | 7  |
| 3     | CPUとバスの構成                                       | 8  |
| 3.1   | CPU                                             | 8  |
| 3.2   | 内蔵メモリ                                           | 8  |
| 3.2.1 | プログラムROM                                        | 8  |
| 3.2.2 | RAM                                             | 8  |
| 3.2.3 | I/Oメモリ                                          | 8  |
| 3.2.4 | 表示メモリ                                           | 8  |
| 3.2.5 | 漢字フォント用ROM                                      | 8  |
| 3.3   | 例外処理ベクタ                                         | 9  |
| 3.4   | CC(カスタマイズコンディションフラグ)                            | 9  |
| 3.5   | チップモード                                          | 9  |
| 3.5.1 | MCUモードとMPUモード                                   | 9  |
| 3.5.2 | バスモード                                           | 10 |
| 3.6   | 外部バス                                            | 11 |
| 3.6.1 | データバス                                           | 11 |
| 3.6.2 | アドレスバス                                          | 12 |
| 3.6.3 | リード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号 | 12 |
| 3.6.4 | チップイネーブル( $\overline{CE}$ )信号                   | 12 |
| 3.6.5 | ウェイト制御                                          | 13 |
| 4     | イニシャルリセット                                       | 14 |
| 4.1   | イニシャルリセット要因                                     | 14 |
| 4.1.1 | $\overline{RESET}$ 端子                           | 14 |
| 4.1.2 | 入力ポート(K00~K03)の同時LOWレベル入力                       | 14 |
| 4.1.3 | イニシャルリセットシーケンス                                  | 15 |
| 4.2   | イニシャルリセット時の初期設定                                 | 16 |
| 5     | 周辺回路と動作                                         | 17 |
| 5.1   | I/Oメモリマップ                                       | 17 |
| 5.2   | システムコントローラとバスの制御                                | 29 |
| 5.2.1 | バスモードの設定                                        | 29 |
| 5.2.2 | アドレスデコーダ( $\overline{CE}$ 出力)の設定                | 31 |
| 5.2.3 | ウェイトステートの設定                                     | 31 |
| 5.2.4 | スタックページの設定                                      | 31 |
| 5.2.5 | システムコントローラの制御方法                                 | 32 |
| 5.2.6 | プログラミング上の注意事項                                   | 33 |

|                              |    |
|------------------------------|----|
| 5.3 ウオッヂドッグタイマ               | 34 |
| 5.3.1 ウオッヂドッグタイマの構成          | 34 |
| 5.3.2 割り込み機能                 | 34 |
| 5.3.3 ウオッヂドッグタイマの制御方法        | 35 |
| 5.3.4 プログラミング上の注意事項          | 35 |
| 5.4 発振回路                     | 36 |
| 5.4.1 発振回路の構成                | 36 |
| 5.4.2 マスクオプション               | 36 |
| 5.4.3 OSC1発振回路               | 36 |
| 5.4.4 OSC3発振回路               | 37 |
| 5.4.5 CPUクロックの切り換え           | 37 |
| 5.4.6 発振回路の制御方法              | 38 |
| 5.4.7 プログラミング上の注意事項          | 38 |
| 5.5 入力ポート (Kポート)             | 39 |
| 5.5.1 入力ポートの構成               | 39 |
| 5.5.2 マスクオプション               | 39 |
| 5.5.3 プルアップ制御                | 39 |
| 5.5.4 割り込み機能と入力比較レジスタ        | 40 |
| 5.5.5 入力ポートの制御方法             | 41 |
| 5.5.6 プログラミング上の注意事項          | 44 |
| 5.6 出力ポート (Rポート)             | 45 |
| 5.6.1 出力ポートの構成               | 45 |
| 5.6.2 ハイインピーダンス制御            | 45 |
| 5.6.3 DC出力                   | 45 |
| 5.6.4 出力ポートの制御方法             | 46 |
| 5.7 入出力兼用ポート (Pポート)          | 48 |
| 5.7.1 入出力兼用ポートの構成            | 48 |
| 5.7.2 マスクオプション               | 48 |
| 5.7.3 I/Oコントロールレジスタと入力/出力モード | 48 |
| 5.7.4 プルアップ制御                | 49 |
| 5.7.5 特殊出力                   | 49 |
| 5.7.6 入出力兼用ポートの制御方法          | 51 |
| 5.7.7 プログラミング上の注意事項          | 55 |
| 5.8 シリアルインタフェース              | 56 |
| 5.8.1 シリアルインタフェースの構成         | 56 |
| 5.8.2 端子機能の切り換え              | 56 |
| 5.8.3 転送モード                  | 57 |
| 5.8.4 クロック源                  | 58 |
| 5.8.5 送受信の制御                 | 59 |
| 5.8.6 クロック同期式転送の動作           | 60 |
| 5.8.7 調歩同期式転送の動作             | 64 |
| 5.8.8 割り込み機能                 | 68 |
| 5.8.9 シリアルインタフェースの制御方法       | 70 |
| 5.8.10 プログラミング上の注意事項         | 74 |
| 5.9 計時タイマ                    | 75 |
| 5.9.1 計時タイマの構成               | 75 |
| 5.9.2 割り込み機能                 | 75 |

|                                  |     |
|----------------------------------|-----|
| 5.9.3 計時タイマの制御方法 .....           | 77  |
| 5.9.4 プログラミング上の注意事項 .....        | 79  |
| 5.10 ストップウォッチタイマ .....           | 80  |
| 5.10.1 ストップウォッチタイマの構成 .....      | 80  |
| 5.10.2 カウントアップパターン .....         | 80  |
| 5.10.3 割り込み機能 .....              | 81  |
| 5.10.4 ストップウォッチタイマの制御方法 .....    | 82  |
| 5.10.5 プログラミング上の注意事項 .....       | 84  |
| 5.11 プログラマブルタイマ .....            | 85  |
| 5.11.1 プログラマブルタイマの構成 .....       | 85  |
| 5.11.2 動作モード .....               | 86  |
| 5.11.3 入力クロックの設定 .....           | 87  |
| 5.11.4 タイマの動作と制御 .....           | 87  |
| 5.11.5 割り込み機能 .....              | 89  |
| 5.11.6 TOUT出力の設定 .....           | 90  |
| 5.11.7 シリアルインターフェースの転送速度設定 ..... | 91  |
| 5.11.8 プログラマブルタイマの制御方法 .....     | 92  |
| 5.11.9 プログラミング上の注意事項 .....       | 100 |
| 5.12 LCD ドライバ .....              | 101 |
| 5.12.1 LCD ドライバの構成 .....         | 101 |
| 5.12.2 LCD 電源 .....              | 101 |
| 5.12.3 駆動デューティの切り換え .....        | 101 |
| 5.12.4 表示メモリ .....               | 103 |
| 5.12.5 表示の制御 .....               | 108 |
| 5.12.6 LCD ドライバの制御方法 .....       | 109 |
| 5.12.7 プログラミング上の注意事項 .....       | 110 |
| 5.13 サウンドジェネレータ .....            | 111 |
| 5.13.1 サウンドジェネレータの構成 .....       | 111 |
| 5.13.2 ブザー出力の制御 .....            | 111 |
| 5.13.3 ブザー周波数と音量の設定 .....        | 112 |
| 5.13.4 デジタルエンベロープ .....          | 112 |
| 5.13.5 ワンショット出力 .....            | 113 |
| 5.13.6 サウンドジェネレータの制御方法 .....     | 114 |
| 5.13.7 プログラミング上の注意事項 .....       | 116 |
| 5.14 電源電圧検出(SVD)回路 .....         | 117 |
| 5.14.1 SVD回路の構成 .....            | 117 |
| 5.14.2 SVD動作 .....               | 117 |
| 5.14.3 SVD回路の制御方法 .....          | 118 |
| 5.14.4 プログラミング上の注意事項 .....       | 118 |
| 5.15 重負荷保護機能 .....               | 119 |
| 5.15.1 重負荷保護モード .....            | 119 |
| 5.15.2 重負荷保護機能の制御 .....          | 119 |
| 5.15.3 プログラミング上の注意事項 .....       | 119 |
| 5.16 割り込みとスタンバイ状態 .....          | 120 |
| 5.16.1 割り込み発生条件 .....            | 120 |
| 5.16.2 割り込み要因フラグ .....           | 122 |
| 5.16.3 割り込みイネーブルレジスタ .....       | 123 |

|                                                                                          |     |
|------------------------------------------------------------------------------------------|-----|
| 5.16.4 割り込みプライオリティレジスタと割り込み優先レベル .....                                                   | 124 |
| 5.16.5 例外処理ベクタ .....                                                                     | 125 |
| 5.16.6 割り込みの制御 .....                                                                     | 126 |
| 5.16.7 プログラミング上の注意事項 .....                                                               | 127 |
| 6    注意事項 .....                                                                          | 128 |
| 6.1 低消費電力化のための注意事項 .....                                                                 | 128 |
| 6.2 実装上の注意事項 .....                                                                       | 129 |
| 7    基本外部結線図 .....                                                                       | 131 |
| 8    電気的特性 .....                                                                         | 132 |
| 8.1 絶対最大定格 .....                                                                         | 132 |
| 8.2 推奨動作条件 .....                                                                         | 132 |
| 8.3 DC特性 .....                                                                           | 133 |
| 8.4 アナログ回路特性 .....                                                                       | 134 |
| 8.5 消費電流 .....                                                                           | 135 |
| 8.6 AC特性 .....                                                                           | 136 |
| 8.7 発振特性 .....                                                                           | 141 |
| 8.8 特性グラフ (参考値) .....                                                                    | 142 |
| 9    テストサンプル用セラミックパッケージ .....                                                            | 150 |
| Appendix A S5U1C88000P1&S5U1C88649P2 Manual (Peripheral Circuit Board for S1C88649) .... | 151 |
| A.1 各部の名称と機能 .....                                                                       | 151 |
| A.2 使用上の注意 .....                                                                         | 153 |
| A.2.1 操作上の注意事項 .....                                                                     | 153 |
| A.2.2 実際のICとの相違点 .....                                                                   | 153 |
| A.3 ターゲットシステムとの接続 .....                                                                  | 156 |
| Appendix B 漢字フォントの使用について .....                                                           | 159 |

# 1 概要

S1C88649は、液晶表示付きの携帯機器向けにドットマトリックスLCDコントローラ/ドライバおよび漢字フォント用ROMを内蔵した8ビットマイクロコンピュータです。1.8Vで4.2MHzと高速で、スタンバイ時は2.5μAと低消費電流です。

LCDコントローラ/ドライバは、LCD駆動電源回路を内蔵しており、低消費電力で80×16のLCDパネルを駆動することができます。また、11×12のJIS第1水準、JIS第2水準、および非漢字の漢字フォントを内蔵可能で、外付けの漢字フォント用ROMを使わず

に容易に漢字を表示することができます("Appendix B 漢字フォントの使用について"参照)。本8ビットCPUは、最大16MBのアドレス空間をアクセスすることができため、大容量のデータ処理なども容易にプログラミングすることができます。従来、専用のLCDドライバを使用する必要のあったさまざまな表示モジュール、CD/MDプレーヤやソリッドオーディオ等の携帯オーディオ機器、コードレスフォン、デジタルTVリモコン等、多彩な応用が可能です。

## 1.1 特長

表1.1.1にS1C88649の特長を示します。

表1.1.1 特長

|                |                                                                                                                                                                                                                                 |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| コアCPU          | CMOS 8ビットコアCPU S1C88 (MODEL3)                                                                                                                                                                                                   |
| メイン(OSC3)発振回路  | 水晶発振回路/セラミック発振回路 4.2MHz (Max.)、またはCR発振回路 2.0MHz (Max.)                                                                                                                                                                          |
| サブ(OSC1)発振回路   | 水晶発振回路/CR発振回路 32.768kHz (Typ.)                                                                                                                                                                                                  |
| 命令セット          | 608種類 (乗除算命令使用可能)                                                                                                                                                                                                               |
| 最小命令実行時間       | 0.476μsec/4.2MHz (2クロック)                                                                                                                                                                                                        |
| 内蔵ROM容量        | 48Kバイト/プログラムROM<br>192Kバイト/漢字フォント用ROM (漢字フォント未使用時、プログラムおよびデータ格納用として使用可能)                                                                                                                                                        |
| 内蔵RAM容量        | 8Kバイト/RAM 480バイト/表示メモリ                                                                                                                                                                                                          |
| バスライン          | アドレスバス: 19ビット (バスとして使用しない場合は汎用出力ポートとして使用可能)<br>データバス: 8ビット (バスとして使用しない場合は汎用入出力ポートとして使用可能)<br>CE信号: 4ビット<br>WR信号: 1ビット (バスとして使用しない場合は汎用出力ポートとして使用可能)<br>RD信号: 1ビット                                                               |
| 入力ポート          | 8ビット (2ビットをイベントカウンタの外部クロック入力に設定可能)                                                                                                                                                                                              |
| 出力ポート          | 0ビット～3ビット (外部バスを使用する場合)<br>25ビット (外部バスを使用しない場合)                                                                                                                                                                                 |
| 入出力兼用ポート       | 8ビット (外部バスを使用する場合) (シリアルI/F、ブザー出力、FOUT、TOUT出力と端子<br>16ビット (外部バスを使用しない場合) を兼任)                                                                                                                                                   |
| シリアルインターフェース   | 1ch (クロック同期式/調歩同期式の選択が可能)                                                                                                                                                                                                       |
| タイマ            | プログラマブルタイマ: 16ビット×2chまたは8ビット×4ch<br>計時タイマ: 1ch<br>ストップウォッチタイマ: 1ch                                                                                                                                                              |
| LCDドライバ        | ドットマトリックス方式 (5×8または5×5ドットフォント、11×12漢字フォント対応可能)<br>80セグメント×16または8コモン (1/4バialis)<br>LCD電源回路内蔵 (4電位昇圧タイプ)                                                                                                                         |
| サウンドジェネレータ     | エンベロープ機能、音量調整機能付き                                                                                                                                                                                                               |
| ウォッチドッグタイマ     | 内蔵                                                                                                                                                                                                                              |
| 電源電圧検出回路 (SVD) | 13種プログラマブル (1.8～2.7V)                                                                                                                                                                                                           |
| 割り込み           | 外部割り込み: 入力割り込み 1系統 (8種類)<br>内部割り込み: タイマ割り込み 3系統 (15種類)<br>シリアルインターフェース割り込み 1系統 (3種類)                                                                                                                                            |
| 電源電圧           | 1.8V～3.6V                                                                                                                                                                                                                       |
| 消費電流           | SLEEP時: 1μA (Typ.)<br>HALT時 (32kHz 水晶発振): 2.5μA (Typ.)<br>HALT時 (32kHz CR発振): 10μA (Typ.)<br>動作時 (32kHz 水晶発振): 7μA (Typ.)<br>動作時 (32kHz CR発振): 15μA (Typ.)<br>動作時 (4MHz セラミック発振): 670μA (Typ.)<br>動作時 (2MHz CR発振): 500μA (Typ.) |
| 出荷形態           | チップ                                                                                                                                                                                                                             |

## 1.2 ブロック図



図1.2.1 S1C88649ブロック図

## 1.3 パッド配置

### 1.3.1 パッド配置図



### 1.3.2 パッド座標

表1.3.2.1 パッド座標

(単位: mm)

| パッド |                 | 座標     |       | パッド |         | 座標     |        | パッド |       | 座標     |        | パッド |       | 座標    |        |
|-----|-----------------|--------|-------|-----|---------|--------|--------|-----|-------|--------|--------|-----|-------|-------|--------|
| No. | 名称              | X      | Y     | No. | 名称      | X      | Y      | No. | 名称    | X      | Y      | No. | 名称    | X     | Y      |
| 1   | VDD             | 2.850  | 1.632 | 43  | R13/A11 | -1.350 | 1.632  | 85  | SEG26 | -2.750 | -1.632 | 127 | SEG68 | 1.450 | -1.632 |
| 2   | Vss             | 2.750  | 1.632 | 44  | R14/A12 | -1.450 | 1.632  | 86  | SEG27 | -2.650 | -1.632 | 128 | SEG69 | 1.550 | -1.632 |
| 3   | OSC1            | 2.650  | 1.632 | 45  | R15/A13 | -1.550 | 1.632  | 87  | SEG28 | -2.550 | -1.632 | 129 | SEG70 | 1.650 | -1.632 |
| 4   | OSC2            | 2.550  | 1.632 | 46  | R16/A14 | -1.650 | 1.632  | 88  | SEG29 | -2.450 | -1.632 | 130 | SEG71 | 1.750 | -1.632 |
| 5   | RESET           | 2.450  | 1.632 | 47  | R17/A15 | -1.750 | 1.632  | 89  | SEG30 | -2.350 | -1.632 | 131 | SEG72 | 1.850 | -1.632 |
| 6   | TEST            | 2.350  | 1.632 | 48  | R20/A16 | -1.850 | 1.632  | 90  | SEG31 | -2.250 | -1.632 | 132 | SEG73 | 1.950 | -1.632 |
| 7   | MCU/MPU         | 2.250  | 1.632 | 49  | R21/A17 | -1.950 | 1.632  | 91  | SEG32 | -2.150 | -1.632 | 133 | SEG74 | 2.050 | -1.632 |
| 8   | K07/EXCL1       | 2.150  | 1.632 | 50  | R22/A18 | -2.050 | 1.632  | 92  | SEG33 | -2.050 | -1.632 | 134 | SEG75 | 2.150 | -1.632 |
| 9   | K06/EXCL0       | 2.050  | 1.632 | 51  | R23/RD  | -2.150 | 1.632  | 93  | SEG34 | -1.950 | -1.632 | 135 | SEG76 | 2.250 | -1.632 |
| 10  | K05             | 1.950  | 1.632 | 52  | R24/WR  | -2.250 | 1.632  | 94  | SEG35 | -1.850 | -1.632 | 136 | SEG77 | 2.350 | -1.632 |
| 11  | K04             | 1.850  | 1.632 | 53  | R30/CEO | -2.350 | 1.632  | 95  | SEG36 | -1.750 | -1.632 | 137 | SEG78 | 2.450 | -1.632 |
| 12  | K03             | 1.750  | 1.632 | 54  | R31/CE1 | -2.450 | 1.632  | 96  | SEG37 | -1.650 | -1.632 | 138 | SEG79 | 2.550 | -1.632 |
| 13  | K02             | 1.650  | 1.632 | 55  | R32/CE2 | -2.550 | 1.632  | 97  | SEG38 | -1.550 | -1.632 | 139 | COM15 | 2.663 | -1.632 |
| 14  | K01             | 1.550  | 1.632 | 56  | R33/CE3 | -2.650 | 1.632  | 98  | SEG39 | -1.450 | -1.632 | 140 | COM14 | 2.763 | -1.632 |
| 15  | K00             | 1.450  | 1.632 | 57  | VDD     | -2.750 | 1.632  | 99  | SEG40 | -1.350 | -1.632 | 141 | COM13 | 2.863 | -1.632 |
| 16  | P17/BZ          | 1.350  | 1.632 | 58  | Vss     | -2.850 | 1.632  | 100 | SEG41 | -1.250 | -1.632 | 142 | COM12 | 3.382 | -1.200 |
| 17  | P16/FOUT        | 1.250  | 1.632 | 59  | SEG0    | -3.382 | 1.200  | 101 | SEG42 | -1.150 | -1.632 | 143 | COM11 | 3.382 | -1.100 |
| 18  | P15/TOUT2/TOUT3 | 1.150  | 1.632 | 60  | SEG1    | -3.382 | 1.100  | 102 | SEG43 | -1.050 | -1.632 | 144 | COM10 | 3.382 | -1.000 |
| 19  | P14/TOUT0/TOUT1 | 1.050  | 1.632 | 61  | SEG2    | -3.382 | 1.000  | 103 | SEG44 | -0.950 | -1.632 | 145 | COM9  | 3.382 | -0.900 |
| 20  | P13/SRDY        | 0.950  | 1.632 | 62  | SEG3    | -3.382 | 0.900  | 104 | SEG45 | -0.850 | -1.632 | 146 | COM8  | 3.382 | -0.800 |
| 21  | P12/SCLK        | 0.850  | 1.632 | 63  | SEG4    | -3.382 | 0.800  | 105 | SEG46 | -0.750 | -1.632 | 147 | COM7  | 3.382 | -0.700 |
| 22  | P11/SOUT        | 0.750  | 1.632 | 64  | SEG5    | -3.382 | 0.700  | 106 | SEG47 | -0.650 | -1.632 | 148 | COM6  | 3.382 | -0.600 |
| 23  | P10/SIN         | 0.650  | 1.632 | 65  | SEG6    | -3.382 | 0.600  | 107 | SEG48 | -0.550 | -1.632 | 149 | COM5  | 3.382 | -0.500 |
| 24  | P07/D7          | 0.550  | 1.632 | 66  | SEG7    | -3.382 | 0.500  | 108 | SEG49 | -0.450 | -1.632 | 150 | COM4  | 3.382 | -0.400 |
| 25  | P06/D6          | 0.450  | 1.632 | 67  | SEG8    | -3.382 | 0.400  | 109 | SEG50 | -0.350 | -1.632 | 151 | COM3  | 3.382 | -0.300 |
| 26  | P05/D5          | 0.350  | 1.632 | 68  | SEG9    | -3.382 | 0.300  | 110 | SEG51 | -0.250 | -1.632 | 152 | COM2  | 3.382 | -0.200 |
| 27  | P04/D4          | 0.250  | 1.632 | 69  | SEG10   | -3.382 | 0.200  | 111 | SEG52 | -0.150 | -1.632 | 153 | COM1  | 3.382 | -0.100 |
| 28  | P03/D3          | 0.150  | 1.632 | 70  | SEG11   | -3.382 | 0.100  | 112 | SEG53 | -0.050 | -1.632 | 154 | COM0  | 3.382 | 0.000  |
| 29  | P02/D2          | 0.050  | 1.632 | 71  | SEG12   | -3.382 | 0.000  | 113 | SEG54 | 0.050  | -1.632 | 155 | CE    | 3.382 | 0.100  |
| 30  | P01/D1          | -0.050 | 1.632 | 72  | SEG13   | -3.382 | -0.100 | 114 | SEG55 | 0.150  | -1.632 | 156 | CD    | 3.382 | 0.200  |
| 31  | P00/D0          | -0.150 | 1.632 | 73  | SEG14   | -3.382 | -0.200 | 115 | SEG56 | 0.250  | -1.632 | 157 | CC    | 3.382 | 0.300  |
| 32  | R00/A0          | -0.250 | 1.632 | 74  | SEG15   | -3.382 | -0.300 | 116 | SEG57 | 0.350  | -1.632 | 158 | CB    | 3.382 | 0.400  |
| 33  | R01/A1          | -0.350 | 1.632 | 75  | SEG16   | -3.382 | -0.400 | 117 | SEG58 | 0.450  | -1.632 | 159 | CA    | 3.382 | 0.500  |
| 34  | R02/A2          | -0.450 | 1.632 | 76  | SEG17   | -3.382 | -0.500 | 118 | SEG59 | 0.550  | -1.632 | 160 | Vc5   | 3.382 | 0.600  |
| 35  | R03/A3          | -0.550 | 1.632 | 77  | SEG18   | -3.382 | -0.600 | 119 | SEG60 | 0.650  | -1.632 | 161 | Vc4   | 3.382 | 0.700  |
| 36  | R04/A4          | -0.650 | 1.632 | 78  | SEG19   | -3.382 | -0.700 | 120 | SEG61 | 0.750  | -1.632 | 162 | Vc2   | 3.382 | 0.800  |
| 37  | R05/A5          | -0.750 | 1.632 | 79  | SEG20   | -3.382 | -0.800 | 121 | SEG62 | 0.850  | -1.632 | 163 | Vc1   | 3.382 | 0.900  |
| 38  | R06/A6          | -0.850 | 1.632 | 80  | SEG21   | -3.382 | -0.900 | 122 | SEG63 | 0.950  | -1.632 | 164 | OSC3  | 3.382 | 1.000  |
| 39  | R07/A7          | -0.950 | 1.632 | 81  | SEG22   | -3.382 | -1.000 | 123 | SEG64 | 1.050  | -1.632 | 165 | OSC4  | 3.382 | 1.100  |
| 40  | R10/A8          | -1.050 | 1.632 | 82  | SEG23   | -3.382 | -1.100 | 124 | SEG65 | 1.150  | -1.632 | 166 | Vd1   | 3.382 | 1.200  |
| 41  | R11/A9          | -1.150 | 1.632 | 83  | SEG24   | -3.382 | -1.200 | 125 | SEG66 | 1.250  | -1.632 | —   | —     | —     | —      |
| 42  | R12/A10         | -1.250 | 1.632 | 84  | SEG25   | -2.850 | -1.632 | 126 | SEG67 | 1.350  | -1.632 | —   | —     | —     | —      |

## 1.4 端子説明

表1.4.1 S1C88649端子説明

| 端子名                | パッドNo.  | In/Out | 機能                                                     |
|--------------------|---------|--------|--------------------------------------------------------|
| VDD                | 1, 57   | —      | 電源(+)端子                                                |
| VSS                | 2, 58   | —      | 電源(GND)端子                                              |
| VD1                | 166     | —      | 内部ロジックおよび発振系定電圧回路出力端子                                  |
| Vc1, Vc2, Vc4, Vc5 | 163~160 | —      | LCD駆動電圧出力端子                                            |
| CA~CE              | 159~155 | —      | LCD系昇圧コンデンサ接続端子                                        |
| OSC1               | 3       | I      | OSC1発振入力端子(水晶/セラミック/CR発振をマスクオプションで選択)                  |
| OSC2               | 4       | O      | OSC1発振出力端子                                             |
| OSC3               | 164     | I      | OSC3発振入力端子(水晶/セラミック/CR発振をマスクオプションで選択)                  |
| OSC4               | 165     | O      | OSC3発振出力端子                                             |
| MCU/MPU            | 7       | I      | MCUモード/MPUモード設定端子                                      |
| K00~K05            | 15~10   | I      | 入力ポート(K00 ~ K07)端子                                     |
| K06/EXCL0          | 9       | I      | 入力ポート(K06)端子またはプログラマブルタイマ外部クロック(EXCL0)入力端子             |
| K07/EXCL1          | 8       | I      | 入力ポート(K07)端子またはプログラマブルタイマ外部クロック(EXCL1)入力端子             |
| R00~R07/A0~A7      | 32~39   | O      | 出力ポート(R00 ~ R07)端子またはアドレスバス(A0 ~ A7)                   |
| R10~R17/A8~A15     | 40~47   | O      | 出力ポート(R10 ~ R17)端子またはアドレスバス(A8 ~ A15)                  |
| R20~R22/A16~A18    | 48~50   | O      | 出力ポート(R20 ~ R22)端子またはアドレスバス(A16 ~ A18)                 |
| R23/RD             | 51      | O      | 出力ポート(R23)端子またはリード信号(RD)出力端子                           |
| R24/WR             | 52      | O      | 出力ポート(R24)端子またはライト信号(WR)出力端子                           |
| R30~R33/CE0~CE3    | 53~56   | O      | 出力ポート(R30 ~ R33)端子またはチップインターフェース信号(CE0 ~ CE3)出力端子      |
| P00~P07/D0~D7      | 31~24   | I/O    | 入出力兼用ポート(P00 ~ P07)端子またはデータバス(D0 ~ D7)                 |
| P10/SIN            | 23      | I/O    | 入出力兼用ポート(P10)端子またはシリアルI/Fデータ入力(SIN)端子                  |
| P11/SOUT           | 22      | I/O    | 入出力兼用ポート(P11)端子またはシリアルI/Fデータ出力(SOUT)端子                 |
| P12/SCLK           | 21      | I/O    | 入出力兼用ポート(P12)端子またはシリアルI/Fクロック(SCLK)入出力端子               |
| P13/SRDY           | 20      | I/O    | 入出力兼用ポート(P13)端子またはシリアルI/Fレディ信号(SRDY)出力端子               |
| P14/TOUT0/TOUT1    | 19      | I/O    | 入出力兼用ポート(P14)端子またはプログラマブルタイマアンダーフロー信号(TOUT0/TOUT1)出力端子 |
| P15/TOUT2/TOUT3    | 18      | I/O    | 入出力兼用ポート(P15)端子またはプログラマブルタイマアンダーフロー信号(TOUT2/TOUT3)出力端子 |
| P16/FOUT           | 17      | I/O    | 入出力兼用ポート(P16)端子またはクロック(FOUT)出力端子                       |
| P17/BZ             | 16      | I/O    | 入出力兼用ポート(P17)端子またはブザー信号(BZ)出力端子                        |
| COM0~COM15         | 154~139 | O      | LCDコモン出力端子                                             |
| SEG0~SEG79         | 59~138  | O      | LCDセグメント出力端子                                           |
| RESET              | 5       | I      | イニシャルリセット入力端子                                          |
| TEST               | 6       | I      | テスト用入力端子                                               |

## 1.5 マスクオプション

S1C88649には以下に示すマスクオプションが設定されています。

各マスクオプションには複数のハードウェア仕様が用意されており、アプリケーションに合わせて選択することができます。本マニュアルの回路説明を参照してシステムに合った内容を選択し、**■**に印をつけてください。

なお、使用しない機能についても解説にしたがって必ず記入してください。

このオプションリストを参照して、マスクオプション選択をファンクションオプションジェネレータwinfogの画面上で行います。winfogによって作成したデータをもとに最終的なICのマスクパターンが生成されます。winfogについては"S5U1C88000C Manual II"を参照してください。

### RERIPHERAL CIRCUIT BOARDオプションリスト

ICE (S5U1C88000H5)に組み込むPeripheral Circuit Board (S5U1C88000P1&S5U1C88649P2)に対して設定できるオプションです。ICのマスクオプションには影響ありません。

#### A OSC1発振回路

##### OSC1 SYSTEM CLOCK

1. 内部クロック
2. ユーザクロック

ユーザクロックを選択した場合、OSC1端子から任意のクロックを入力してください。また、内部クロックを選択した場合、ICのマスクオプションリストによって選択された発振回路オプションにより、使用できる周波数が異なります。

#### B OSC3発振回路

##### OSC3 SYSTEM CLOCK

1. 内部クロック
2. ユーザクロック

ユーザクロックを選択した場合、OSC3端子から任意のクロックを入力してください。また、内部クロックを選択した場合、ICのマスクオプションリストによって選択された発振回路オプションにより、使用できる周波数が異なります。

### S1C88649マスクオプションリスト

ICのマスクパターンを生成するためのオプションリストです。ICEに組み込むPeripheral Circuit Boardにおいては一部選択できない項目があります。

#### 1 OSC1発振回路

##### OSC1 SYSTEM CLOCK

1. 水晶発振回路
2. CR発振回路

OSC1発振回路の種類を、水晶発振、CR発振から選択できます。詳細については、"5.4.3 OSC1発振回路"を参照してください。

#### 2 OSC3発振回路

##### OSC3 SYSTEM CLOCK

1. 水晶発振回路
2. セラミック発振回路
3. CR発振回路

OSC3発振回路の種類を、水晶発振、セラミック発振、CR発振から選択できます。詳細については、"5.4.4 OSC3発振回路"を参照してください。

#### 3 キー同時押しリセット

##### MULTIPLE KEY ENTRY RESET

- ・組み合わせ ..
- 1. 使用しない
- 2. 使用する K00, K01
- 3. 使用する K00, K01, K02
- 4. 使用する K00, K01, K02, K03

複数キーの同時押しによってICをリセットする機能を使用するかしないかをマスクオプションで選択できます。使用する場合は、キーを接続する入力ポート(K00 ~ K03)の組み合わせを選択します。詳細については"4.1.2 入力ポート(K00 ~ K03)の同時LOWレベル入力"を参照してください。

#### 4 入力ポートプルアップ抵抗

##### INPUT PORT PULL UP RESISTOR

- |              |         |         |
|--------------|---------|---------|
| ・K00 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K01 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K02 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K03 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K04 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K05 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K06 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・K07 .....   | 1. 抵抗あり | 2. 抵抗なし |
| ・MCU/MPU ... | 1. 抵抗あり | 2. 抵抗なし |
| ・RESET ..... | 1. 抵抗あり | 2. 抵抗なし |

入力(K)ポートにプルアップ抵抗を付加するかしないか選択できます。この選択は入力ポートの各ビットごとに行えます。詳細については"5.5 入力ポート(Kポート)"を参照してください。

また、MCU/MPU端子およびRESET端子にもプルアップ抵抗を付加するかしないか選択できます。

## 5 入出力兼用ポートプルアップ抵抗

## I/O PORT PULL UP RESISTOR

- |             |         |         |
|-------------|---------|---------|
| • P00 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P01 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P02 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P03 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P04 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P05 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P06 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P07 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P10 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P11 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P12 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P13 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P14 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P15 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P16 ..... | 1. 抵抗あり | 2. 抵抗なし |
| • P17 ..... | 1. 抵抗あり | 2. 抵抗なし |

入出力兼用(P)ポートが入力モード時に働くプルアップ抵抗を付加するかしないか選択できます。この選択は入出力兼用ポートの各ビットごとに行えます。詳細については"5.7 入出力兼用ポート(Pポート)"を参照してください。

## 6 入力ポート入力インタフェースレベル

## INPUT PORT INPUT I/F LEVEL

- |             |            |              |                                                                                                                    |
|-------------|------------|--------------|--------------------------------------------------------------------------------------------------------------------|
| • K00 ..... | 1. CMOSレベル | 2. CMOSシユミット | 入力(K)ポートの入力インタフェースレベルをCMOSレベルにするか、CMOSシユミットレベルにするか選択できます。この選択は入力ポートの各ビットごとに行えます。詳細については"5.5 入力ポート(Kポート)"を参照してください。 |
| • K01 ..... | 1. CMOSレベル | 2. CMOSシユミット | ICEでは、このオプションの選択にかかわらずCMOSレベル固定になります。                                                                              |
| • K02 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |
| • K03 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |
| • K04 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |
| • K05 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |
| • K06 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |
| • K07 ..... | 1. CMOSレベル | 2. CMOSシユミット |                                                                                                                    |

## 2 電源

ここでは、S1C88649の動作電圧、および内部電源回路の構成について説明します。

### 2.1 動作電圧

S1C88649の動作電源電圧は次のとおりです。

1.8V ~ 3.6V

### 2.2 内部電源回路

S1C88649は図2.2.1に示す電源回路を内蔵しており、前記の範囲内の電圧をVDD(+)、Vss(GND)間に供給することによって内部回路に必要なすべての電圧をIC内部で発生します。

電源回路は大きく2つに分けられます。

内部定電圧回路は、内部ロジック回路と発振回路の動作電圧<VD1>を発生します。

VD1の電圧値は1.9V(Typ.)に固定されています。

LCD系電源回路はLCDの1/4バイアス用駆動電圧<VC1>、<VC2>、<VC4>、<VC5>を発生します。

各電圧値については"8 電気的特性"を参照してください。

S1C88649では、内蔵されたLCD ドライバにこのLCD駆動電圧が供給され、コモン/セグメント端子に接続されたLCDパネルを駆動します。

注! VD1、VC1、VC2、VC4、VC5端子の出力を外部回路の駆動には絶対に使用しないでください。



図2.2.1 電源回路の構成

# 3 CPUとバスの構成

ここでは、CPUと動作モード、およびバスの構成について説明します。

## 3.1 CPU

S1C88649はCPUとして8ビットコアCPU S1C88を使用しており、レジスタ構成、命令等は他のS1C88を使用したファミリプロセッサとほぼ同様です。S1C88については"S1C88コアCPUマニュアル"を参照してください。

使用しているS1C88のCPUモデルはMODEL3で、S1C88649の場合、アドレス空間は最大512Kバイト×4となっています。

## 3.2 内蔵メモリ

S1C88649は図3.2.1に示すROMおよびRAMを内蔵しており、小規模なアプリケーションには1チップで対応することができます。この内蔵メモリは外部メモリと合わせて使用可能です。また、内蔵ROMをバスから切り離して、所定の空間を外部に解放することもできます。



図3.2.1 内蔵メモリマップ

### 3.2.1 プログラムROM

内蔵プログラムROMの容量は48Kバイトで、000000H～00BFFFHに配置されています。

このROM領域はMCU/MPU端子の設定によって、外部メモリに解放することができます("3.5 チップモード"参照)。

## 3.2.2 RAM

内蔵RAMの容量は8Kバイトで、00D800H～00F7FFHに配置されています。

なお、内蔵RAM領域に外部メモリを拡張した場合でも、この領域は外部メモリには解放されません。この領域のアクセスは常に内蔵RAMに対して行われます。

## 3.2.3 I/Oメモリ

S1C88649では、内蔵する周辺回路とのインターフェースにメモリマップドI/O方式を採用しています。各周辺回路の制御ビットやデータレジスタはメモリ空間上に配置され、通常のメモリアクセスによって制御およびデータのやりとりが行えます。I/Oメモリが配置されている領域は00FF00H～00FFFFHです。I/Oメモリの詳細については"5.1 I/Oメモリマップ"を参照してください。

なお、I/Oメモリ領域に外部メモリを拡張した場合でも、この領域は外部メモリには解放されません。この領域のアクセスは常にI/Oメモリに対して行われます。

## 3.2.4 表示メモリ

S1C88649はLCDドライバの表示データを保持する表示メモリを内蔵しています。表示メモリが配置されている領域は00Fx00H～00Fx4FH(x=8～DH)です。表示メモリの詳細については"5.12 LCD ドライバ"を参照してください。

表示メモリの領域もI/Oメモリと同様に外部メモリには解放されません。

## 3.2.5 漢字フォント用ROM

S1C88649は、JIS第1水準、JIS第2水準、非漢字のフォントおよびMusic shift JISフォントのデータを格納するための漢字フォント用ROMを内蔵しています。

ROMの容量は192Kバイトで、010000H～03FFFFHに配置されています。

このROMは、漢字フォントを使用しない場合や、フォントデータの未使用領域をプログラムおよびデータ格納用として使用することができます(フォントデータの取り扱いに関しては、"S5U1C88000R1 Manual"を参照)。

このROM領域はMCU/MPU端子の設定によって、外部メモリに解放することができます("3.5 チップモード"参照)。

### 3.3 例外処理ベクタ

S1C88649ではプログラム領域の000000H～00003BHが例外処理ベクタとして割り当てられています。また、00003EH～0000FFHまでは任意の偶数番地から始まる2バイトにソフトウェア割り込みのベクタを割り付けることができます。

表3.3.1にベクタアドレスと例外処理要因の対応を示します。

表3.3.1 ベクタアドレスと例外処理要因の対応

| ベクタアドレス | 例外処理要因               | 優先順位 |
|---------|----------------------|------|
| 000000H | リセット                 | 高い   |
| 000002H | ゼロ除算                 |      |
| 000004H | ウォッチドッグタイマ(NMI)      |      |
| 000006H | K07入力割り込み            |      |
| 000008H | K06入力割り込み            |      |
| 00000AH | K05入力割り込み            |      |
| 00000CH | K04入力割り込み            |      |
| 00000EH | K03入力割り込み            |      |
| 000010H | K02入力割り込み            |      |
| 000012H | K01入力割り込み            |      |
| 000014H | K00入力割り込み            |      |
| 000016H | Pタイマ0アンダーフロー割り込み     |      |
| 000018H | Pタイマ0コンペアマッチ割り込み     |      |
| 00001AH | Pタイマ1アンダーフロー割り込み     |      |
| 00001CH | Pタイマ1コンペアマッチ割り込み     |      |
| 00001EH | Pタイマ2アンダーフロー割り込み     |      |
| 000020H | Pタイマ2コンペアマッチ割り込み     |      |
| 000022H | Pタイマ3アンダーフロー割り込み     |      |
| 000024H | Pタイマ3コンペアマッチ割り込み     |      |
| 000026H | システム予約(使用不可)         |      |
| 000028H | シリアルI/Fエラー割り込み       |      |
| 00002AH | シリアルI/F受信完了割り込み      |      |
| 00002CH | シリアルI/F送信完了割り込み      |      |
| 00002EH | ストップウォッチタイマ100Hz割り込み |      |
| 000030H | ストップウォッチタイマ10Hz割り込み  |      |
| 000032H | ストップウォッチタイマ1Hz割り込み   |      |
| 000034H | 計時タイマ32Hz割り込み        |      |
| 000036H | 計時タイマ8Hz割り込み         |      |
| 000038H | 計時タイマ2Hz割り込み         |      |
| 00003AH | 計時タイマ1Hz割り込み         | 低い   |
| 00003CH | システム予約(使用不可)         |      |
| 00003EH | ソフトウェア割り込み           |      |
| 0000FEH |                      | なし   |

各ベクタアドレスとその次のアドレスに、例外処理ルーチンの先頭アドレスを下位、上位の順に格納しておきます。例外処理要因が発生すると、設定されたアドレスから始まる例外処理ルーチンを実行します。

同時に複数の例外処理が発生した場合は優先順位の高いものから先に実行されます。

なお、表3.3.1に示された割り込みの優先順位は、割り込み優先レベルがすべて同じ場合のものです。各割り込みの優先レベルは系列ごとにソフトウェアで設定することができます。("5.16 割り込みとスタンバイ状態"参照)

注! リセット以外の例外処理ではSC(システムコンディションフラグ)およびPC(プログラムカウンタ)をスタックに退避させ、各例外処理ルーチンに分岐します。したがって、例外処理ルーチンからメインルーチンに戻す際にはRETE命令を使用してください。

例外処理要因発生時のCPUの動作については "S1C88コアCPUマニュアル" を参照してください。

### 3.4 CC(カスタマイズコンディションフラグ)

S1C88649ではコアCPU内のカスタマイズコンディションフラグ(CC)を使用していません。したがって、条件付き分岐命令(JRS、CARS)の分岐条件として使用することはできません。

### 3.5 チップモード

#### 3.5.1 MCUモードとMPUモード

S1C88649はMCU/MPU端子によってチップの動作モードを次の2種類に設定できます。

MCUモード ... MCU/MPU端子をHIGHに設定 内蔵ROMを使用する場合に設定します。内蔵メモリ以外の領域については外部メモリの拡張も行えます。メモリマップについては"3.5.2 バスモード"を参照してください。

MCUモードではイニシャルリセット時に内蔵メモリのみのシステムとして起動するようになっています。内蔵プログラムROMはプログラムメモリのコモンエリア(論理空間の0000H～7FFFH)部として常時固定となり、例外処理ベクタは内蔵プログラムROM内に配置されます。また、リセット例外処理によって開始されるアプリケーションの初期化ルーチンについても、内蔵プログラムROMに書き込んでおく必要があります。外部に拡張したメモリに対応させるバス等の設定はソフトウェアによって行えますので、内蔵プログラムROMに書き込む初期化ルーチンの中でこの処理を行います。このバスモードの設定後、外部メモリのアクセスが行えるようになります。

このモードでは内蔵メモリの領域をアクセスする際、外部メモリに対してチップイネーブル(CE)信号およびリード(RD)/ライト(WR)信号が出力されず、データバス(D0～D7)はハイインピーダンス(またはブルアップ状態)となります。したがって、外部メモリと内蔵メモリでアドレスが重複した場合、外部メモリのその領域は無効となります。

MPUモード ... MCU/MPU端子をLOWに設定 内蔵ROM領域を外部に解放します。内蔵ROMは使用できなくなり、この領域のアクセス時には外部メモリに対してチップイネーブル(CE)信号およびリード(RD)/ライト(WR)信号が出力され、データバス(D0～D7)がアクティブとなります。他の内蔵メモリの領域をアクセスする際には、これらの信号は外部に出力されません。

MPUモードでは外部のメモリによってシステムが起動します。

このモードで使用する場合、例外処理ベクタと初期化ルーチンを、必ずコモンエリア(000000H ~ 007FFFFH)内に配置する必要があります。

MCU/MPU端子の内蔵プルアップ抵抗は、マスクオプションで使用するかしないかを選択することができます。

- 注!
- MCU/MPU端子の設定は、RESET端子の立ち上がりエッジでラッチされますので、設定を変更する場合はRESET端子を再度LOWレベルとする必要があります。
  - 内蔵メモリアクセス時にデータバスをハイインピーダンスにするかプルアップするかは、プルアップコントロールレジスタおよびマスクオプションによって選択することができます。詳細は"5.7 入出力兼用ポート(Pポート)"を参照してください。

### 3.5.2 バスモード

バスモードは外部に拡張したメモリの構成にバスの仕様を合わせるための設定で、以下の3種類がソフトウェアによって選択できます。

#### シングルチップマキシマムモード



図3.5.2.1 シングルチップマキシマムモードのメモリマップ

シングルチップマキシマムモードは外部メモリの拡張を行わずにS1C88649をシングルチップマイクロコンピュータとして使用する場合に設定するモードです。

このモードでは内蔵ROMを使用するため、前項で示したMCUモードでのみ動作します。MPUモードではシングルチップマキシマムモードを設定することはできません。

外部に対するバスラインが必要なくなるため、バス用に設定されている端子は汎用の出力ポートあるいは入出力兼用ポートとして使用できます。これにより出力ポートはS1C88649では25ビットとなり、入出力兼用ポートは16ビットの構成となります。

このモードにおけるCPUの動作はS1C88コアCPUのMODEL3/マキシマムモードに相当し、内部メモリが配置されたアドレスのみアクセスの対象として有効となります。

#### 拡張512Kミニマムモード

拡張512KミニマムモードはS1C88649の外部に512Kバイト×4以下のメモリを拡張して使用する場合に設定します。このモードはMCU/MPUモードにかかわらず設定できます。

MCUモードでは内蔵ROMが有効となり、080000Hから27FFFFHまでの領域に外部メモリ等を割り当てることができます。

MPUモードでは内蔵ROM領域が解放されますので、000000Hから1FFFFFFHまでの領域に外部メモリ等を割り当てることができます。

ただし、00C000Hから00FFFFFFHまでの領域は内蔵RAM等に割り当てられており、外部デバイスをアクセスすることはできません。

このモードにおけるCPUの動作はS1C88コアCPUのMODEL3/ミニマムモードに相当し、MPUモードでは物理空間000000Hから1FFFFFFHまでの領域、MCUモードでは物理空間080000Hから27FFFFH+内部メモリの領域がアクセスの対象として有効となります。また、プログラムメモリの拡張はコモンエリア(000000H ~ 007FFFH)と任意の1バンクエリアの64K(MCUモードでは内蔵ROM+32K)バイト以内に制限されますので、プログラム容量が小~中規模、データ容量が大規模なシステムに適しています。

このモードにおけるチップイネーブル(CE)信号のアドレス範囲は512Kバイトに固定されます。

#### 拡張512Kマキシマムモード

拡張512KマキシマムモードはS1C88649の外部に512Kバイト×4以下のメモリを拡張して使用する場合に設定します。このモードはMCU/MPUモードにかかわらず設定できます。

MCUモードでは内蔵ROMが有効となり、080000Hから27FFFFHまでの領域に外部メモリ等を割り当てることができます。

MPUモードでは内蔵ROM領域が解放されますので、000000Hから1FFFFFFHまでの領域に外部メモリ等を割り当てることができます。ただし、00C000Hから00FFFFFFHまでの領域は内蔵RAM等に割り当てられており、外部デバイスをアクセスすることはできません。

このモードにおけるCPUの動作はS1C88コアCPUのMODEL3/マキシマムモードに相当し、MPUモードでは物理空間000000Hから1FFFFFFHまでの領域、MCUモードでは物理空間080000Hから27FFFFFFH+内部メモリの領域がアクセスの対象として有効となります。先物理空間中、プログラムメモリ、データメモリを任意の大きさ(プログラムとデータ合計で最大512Kバイト×4)で確保できるため、プログラム容量、データ容量ともに大規模なシステムに適しています。

このモードにおけるチップイネーブル(CE)信号のアドレス範囲は512Kバイトに固定されます。

- MCUモード - - MPUモード -



図3.5.2.2 拡張512Kミニマム/マキシマムモードのメモリマップ

各モードの設定方法については"5.2 システムコントローラとバスの制御"で説明します。

### 3.6 外部バス

S1C88649は最大512Kバイト×4のアドレッシングが可能なバス端子を持ち、前項に示した各バスモードの範囲にしたがって、外部にメモリ等のデバイスを拡張することができます。



図3.6.1 外部バスライン

以下に外部バス端子の概要を説明します。制御方法については"5.2 システムコントローラとバスの制御"を参照してください。

#### 3.6.1 データバス

S1C88649は8ビットの外部データバス(D0～D7)を持っています。データバスD0～D7は、端子および入出力回路が入出力兼用ポートP00～P07と共に用されており、バスモードの設定によって機能が切り換わります。

シングルチップマキシマムモードでは8ビットの端子がすべて入出力兼用ポートP00～P07として設定され、拡張512Kミニマム/マキシマムモードではデータバス(D0～D7)に設定されます。

データバスに設定された場合、各入出力兼用ポートのデータレジスタとI/Oコントロールレジスタは入出力回路から切り離され、リード/ライト可能な汎用データレジスタとして使用できます。

このデータバスにおいては、入力モード時にプルアップ抵抗をONするかしないかを、プルアップコントロールレジスタおよびマスクオプションによって選択することができます。詳細は"5.7 入出力兼用ポート(Pポート)"を参照してください。



図3.6.1.1 データバスと入出力兼用ポートの対応

### 3.6.2 アドレスバス

S1C88649は19ビットの外部アドレスバス(A0 ~ A18)を持っています。アドレスバスA0 ~ A18は、端子および出力回路が出力ポートR00 ~ R07(A0 ~ A7)、R10 ~ R17(A8 ~ A15)、R20 ~ R22(A16 ~ A18)と共にされており、バスモードの設定によって機能が切り換わります。

シングルチップマキシマムモードでは19ビットの端子がすべて出力ポートR00 ~ R07、R10 ~ R17、R20 ~ R22として設定されます。

拡張512Kミニマム/マキシマムモードでは19ビットの端子がすべてアドレスバス(A0 ~ A18)として設定されます。

アドレスバスに設定された場合、各出力ポートのデータレジスタとハイインピーダンス制御レジスタは出力回路から切り離され、リード/ライト可能な汎用データレジスタとして使用できます。



図3.6.2.1 アドレスバスと出力ポートの対応

### 3.6.3 リード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号

外部デバイスに対するリード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号の出力端子および出力回路はそれぞれ出力ポートR23、R24と共にされており、バスモードの設定によって機能の切り換えが行われます。

シングルチップマキシマムモードではどちらの端子も出力ポート端子として設定され、拡張512Kミニマム/マキシマムモードではリード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号出力端子に設定されます。

リード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号出力端子に設定された場合、出力ポートR23、R24のデータレジスタとハイインピーダンス制御レジスタは出力回路から切り離され、リード/ライト可能な汎用データレジスタとして使用できます。

それぞれの信号は外部デバイスのメモリ領域をアクセスする場合にのみ出力され、内蔵メモリのアクセス時には出力されません。

信号の出力タイミングについては"3.6.5 ウェイト制御"を参照してください。



図3.6.3.1 リード( $\overline{RD}$ )/ライト( $\overline{WR}$ )信号と出力ポートの対応

### 3.6.4 チップイネーブル( $\overline{CE}$ )信号

S1C88649はチップイネーブル( $\overline{CE}$ )信号を最大4本出力することのできるアドレスデコーダを内蔵しています。これにより、外部にアドレスデコーダを設けることなしに、チップイネーブル( $\overline{CE}$ )またはチップセレクト(CS)端子を持つ4個のデバイスを直接、接続することができます。

4本のチップイネーブル( $\overline{CE0}$  ~  $\overline{CE3}$ )信号の出力端子および出力回路は出力ポートR30 ~ R33と共にされており、シングルチップマキシマムモード以外のモードの場合に、チップイネーブル( $\overline{CE}$ )と出力ポートのどちらに設定するかをソフトウェアで4ビット個々に選択することができます。

チップイネーブル( $\overline{CE}$ )出力に設定した場合、その出力ポートのデータレジスタとハイインピーダンス制御レジスタは出力回路から切り離され、リード/ライト可能な汎用データレジスタとして使用できます。

シングルチップマキシマムモードの場合は出力ポートR30 ~ R33として固定されます。



図3.6.4.1  $\overline{CE}$ 信号と出力ポートの対応

表3.6.4.1に、拡張512Kモードにおいて割り当てられるチップイネーブル( $\overline{CE}$ )信号のアドレス範囲を示します。

表3.6.4.1  $\overline{CE0}$  ~  $\overline{CE3}$ のアドレス設定

| $\overline{CE}$ 信号 | アドレス範囲(拡張512Kモード) |                                  |
|--------------------|-------------------|----------------------------------|
|                    | MCUモード            | MPUモード                           |
| $\overline{CE0}$   | 200000H~27FFFFH   | 000000H~00D7FFH, 010000H~07FFFFH |
| $\overline{CE1}$   | 080000H~0FFFFFFH  | 080000H~0FFFFFFH                 |
| $\overline{CE2}$   | 100000H~17FFFFH   | 100000H~17FFFFH                  |
| $\overline{CE3}$   | 180000H~1FFFFFFH  | 180000H~1FFFFFFH                 |

内蔵メモリ領域のアクセス時には $\overline{CE}$ 信号が出力されません。その部分のアドレス範囲が変則的な設定になりますので注意してください。

メモリ空間への外部デバイスの配置は必ずしも下位アドレスから連続させる必要はなく、任意のチップイネーブル信号を用いてその領域に割り当てることができます。

それぞれの信号は外部デバイスのメモリ領域をアクセスする場合にのみ出力され、内蔵メモリのアクセス時には出力されません。

注!  $\overline{CE}$ 信号はICがスタンバイモード(HALTモードまたはSLEEPモード)になるとインアクティブとなります。

信号の出力タイミングについては"3.6.5 ウェイト制御"を参照してください。

### 3.6.5 ウェイト制御

S1C88649は、高速動作時における外付け低速デバイスのアクセスを保証するため、アクセストイム伸長用のウェイト機能を内蔵しています。(ウェイト機能の詳細は"S1C88コアCPUマニュアル"を参照してください。)

挿入するウェイトステート数はソフトウェアによって表3.6.5.1に示す8種類の中から選択できます。

表3.6.5.1 選択可能なウェイトステート数

| 選択No.   | 1 | 2 | 3 | 4 | 5 | 6  | 7  | 8  |
|---------|---|---|---|---|---|----|----|----|
| 挿入ステート数 | 0 | 2 | 4 | 6 | 8 | 10 | 12 | 14 |

\* 1ステート長はクロックの1/2サイクルです。

ソフトウェアで設定したウェイトステートはバスサイクルのT3 ~ T4ステート間に挿入されます。ただし、内部レジスタと内蔵メモリのアクセス時、およびOSC1発振回路("5.4 発振回路"参照)での動作時には、ウェイトは挿入されません。

したがって、シングルチップマキシマムモードではウェイトステートの設定は意味を持ちません。

図3.6.5.1にメモリリード/ライトのタイミングチャートを示します。



図3.6.5.1 メモリリード/ライトサイクル

# 4 イニシャルリセット

S1C88649は回路を初期化するためにイニシャルリセットを必要とします。

ここでは、イニシャルリセットの要因と内部レジスタ等の初期設定について説明します。

## 4.1 イニシャルリセット要因

S1C88649のイニシャルリセット要因としては以下の2種類があります。

- (1) RESET端子
- (2) 入力ポート(K00～K03端子)の同時LOWレベル入力

図4.1.1にイニシャルリセット回路の構成を示します。

イニシャルリセット要因によってCPUおよび周辺回路が初期化され、要因が解除されるとCPUはリセット例外処理を開始します。（"S1C88コアCPU マニュアル"参照）

これによって、バンク0先頭(000000H～000001H)のリセット例外処理ベクタが読み出され、その読み出されたアドレスから始まるプログラム(初期化ルーチン)の実行を開始します。



図4.1.1 イニシャルリセット回路の構成

### 4.1.1 RESET端子

外部からRESET端子にLOWレベルを入力することでイニシャルリセットが行えます。

S1C88649を確実に初期化するため、電源電圧立ち上がり後規定の時間RESET端子をLOWレベルに保持してください。（"8.6 AC特性"参照）

また、電源投入時の初回のイニシャルリセットは必ずRESET端子を使用してください。RESET端子の内蔵プルアップ抵抗はマスクオプションで使用するかしないかを選択することができます。

ただし、SLEEP(スタンバイ)状態時、および電源投入時の発振安定待ち期間中は時間検定回路がバイパスされるため、指定入力ポートへのLOWレベル同時入力直後にイニシャルリセットがかかります。マスクオプションで選択できる入力ポート(K00～K03)の組合せは次のとおりです。

#### キー同時押しリセット

使用しない

K00 & K01

K00 & K01 & K02

K00 & K01 & K02 & K03

### 4.1.2 入力ポート(K00～K03)の同時LOWレベル入力

マスクオプションで選択された入力ポート(K00～K03)に、外部から同時にLOWレベルを入力することでイニシャルリセットが行えます。本イニシャルリセット手段は時間検定回路を内蔵しているため、2秒(発振周波数fosc1=32.768kHzの場合)以上、指定入力ポート端子をLOWレベルに保つ必要があります。

たとえば、マスクオプションで"K00 & K01 & K02 & K03"を選択した場合、K00～K03の4ポートの入力が同時にLOWレベルになったときにイニシャルリセットがかかります。

この機能を使用する場合、通常動作時に指定入力ポートが同時にLOWレベルにならないように注意してください。

### 4.1.3 イニシャルリセットシーケンス

電源投入時のRESET端子へのLOWレベル入力解除後、発振安定待ち時間( $128/fosc1$ 秒)が経過するまでCPUの起動は待たれます。

図4.1.3.1にイニシャルリセット解除後の動作シーケンスを示します。

CPUはリセット解除後 $fosc3$ に同期して起動します。

なお、入力ポート(K00～K03)への同時LOWレベル入力によるイニシャルリセット手段を使用する場合は、次の点に注意してください。

(1) SLEEP状態時、および電源投入時の発振安定待ち期間中は時間検定回路がバイパスされるため、LOWレベル同時入力直後にイニシャルリセットがかかります。この場合、LOWレベル同時入力解除後に発振安定時間有待ってCPUが起動します。

(2) (1)の状態以外はLOWレベル同時入力1～2秒後にイニシャルリセットがかかります。この場合は、S1C88649内部でリセット微分パルス( $64/fosc1$ 秒)が発生されるため、LOWレベル同時入力状態を解除しなくともCPUは起動します。



図4.1.3.1 イニシャルリセット解除後の動作シーケンス

## 4.2 イニシャルリセット時の初期設定

イニシャルリセットによりCPUの内部レジスタは以下のように初期化されます。

表4.2.1 初期設定値

| レジスタ名            | 記号 | ビット長 | 初期値 |
|------------------|----|------|-----|
| データレジスタA         | A  | 8    | 不定  |
| データレジスタB         | B  | 8    | 不定  |
| インデックス(データ)レジスタL | L  | 8    | 不定  |
| インデックス(データ)レジスタH | H  | 8    | 不定  |
| インデックスレジスタIX     | IX | 16   | 不定  |
| インデックスレジスタIY     | IY | 16   | 不定  |
| プログラムカウンタ        | PC | 16   | 不定* |
| スタックポインタ         | SP | 16   | 不定  |
| ベースレジスタ          | BR | 8    | 不定  |
| ゼロフラグ            | Z  | 1    | 0   |
| キャリーフラグ          | C  | 1    | 0   |
| オーバーフローフラグ       | V  | 1    | 0   |
| ネガティブフラグ         | N  | 1    | 0   |
| デシマルフラグ          | D  | 1    | 0   |
| アンパックフラグ         | U  | 1    | 0   |
| インタラプトフラグ0       | IO | 1    | 1   |
| インタラプトフラグ1       | II | 1    | 1   |
| ニューコードバンクレジスタ    | NB | 8    | 01H |
| コードバンクレジスタ       | CB | 8    | 不定* |
| エクスパンドページレジスタ    | EP | 8    | 00H |
| IX用エクスパンドページレジスタ | XP | 8    | 00H |
| IY用エクスパンドページレジスタ | YP | 8    | 00H |

\* リセット例外処理によって、0バンクのメモリの先頭(000000H～000001H)に格納されている値がPCにロードされます。また、このとき同時にNBの初期値01HがCBにロードされます。

イニシャルリセット時に初期化されない(不定)レジスタはソフトウェアで初期化してください。

内蔵RAMおよび表示メモリについてもイニシャルリセット時に初期化されませんので、同様にソフトウェアで初期化してください。

内蔵の周回路については、それぞれ所定の初期化が行われます。必要に応じてソフトウェアで初期化してください。

イニシャルリセット時の初期値については、次章のI/Oメモリマップまたは各周回路の説明を参照してください。

# 5 周辺回路と動作

S1C88649の周辺回路はメモリマップドI/O方式でCPUとインターフェースされています。このため、他のメモリアクセスと同様にI/Oメモリを操作して周辺回路を制御することができます。以下、各周辺回路別にその動作と制御方法を説明します。

## 5.1 I/Oメモリマップ

表5.1.1(a) I/Oメモリマップ(00FF00H ~ 00FF02H)

| アドレス            | ビット | 名称     | 機能                               | 1     | 0     | SR | R/W | 注釈                       |
|-----------------|-----|--------|----------------------------------|-------|-------|----|-----|--------------------------|
| 00FF00<br>(MCU) | D7  | BSMD1  | バスモード(CPUモード)<br>BSMD1 BSMD0 モード |       |       | 0  | R/W | BSMD1~0を01Bには設定しないでください。 |
|                 |     |        | 1 1 512K(マキシマム)                  |       |       | 0  | R/W |                          |
|                 | D6  | BSMD0  | 1 0 512K(ミニマム)                   |       |       | 0  | R/W |                          |
|                 |     |        | 0 1 ×                            |       |       | 0  | R/W |                          |
|                 |     |        | 0 0 シングルチップ(マキシマム)               |       |       | 0  | R/W |                          |
|                 | D5  | CEMD1  | 汎用レジスタ                           | 1     | 0     | 1  | R/W | 予約レジスタ                   |
|                 | D4  | CEMD0  | 汎用レジスタ                           | 1     | 0     | 1  | R/W |                          |
|                 | D3  | CE3    | CE3 (R33) CE信号出力イネーブル            | CE3有効 | CE3無効 | 0  | R/W | シングルチップ                  |
|                 | D2  | CE2    | CE2 (R32) 有効: CE信号出力             | CE2有効 | CE2無効 | 0  | R/W | マキシマムモード                 |
|                 | D1  | CE1    | CE1 (R31) 無効: DC出力(R3x)          | CE1有効 | CE1無効 | 0  | R/W | の場合、DC出力                 |
|                 | D0  | CE0    | CE0 (R30)                        | CE0有効 | CE0無効 | 0  | R/W | に固定                      |
| 00FF00<br>(MPU) | D7  | BSMD1  | バスモード(CPUモード)<br>BSMD1 BSMD0 モード |       |       | 1  | R/W | BSMD1~0を01Bには設定しないでください。 |
|                 |     |        | 1 1 512K(マキシマム)                  |       |       | 1  | R/W |                          |
|                 | D6  | BSMD0  | 1 0 512K(ミニマム)                   |       |       | 1  | R/W |                          |
|                 |     |        | 0 1 ×                            |       |       | 0  | R/W |                          |
|                 |     |        | 0 0 512K(マキシマム)                  |       |       | 0  | R/W |                          |
|                 | D5  | CEMD1  | 汎用レジスタ                           | 1     | 0     | 1  | R/W | 予約レジスタ                   |
|                 | D4  | CEMD0  | 汎用レジスタ                           | 1     | 0     | 1  | R/W |                          |
|                 | D3  | CE3    | CE3 (R33) CE信号出力イネーブル            | CE3有効 | CE3無効 | 0  | R/W |                          |
|                 | D2  | CE2    | CE2 (R32) 有効: CE信号出力             | CE2有効 | CE2無効 | 0  | R/W |                          |
|                 | D1  | CE1    | CE1 (R31) 無効: DC出力(R3x)          | CE1有効 | CE1無効 | 0  | R/W |                          |
|                 | D0  | CE0    | CE0 (R30)                        | CE0有効 | CE0無効 | 1  | R/W |                          |
| 00FF01          | D7  | SPP7   | スタックポインタページアドレス (MSB)            | 1     | 0     | 0  | R/W |                          |
|                 | D6  | SPP6   |                                  | 1     | 0     | 0  | R/W |                          |
|                 | D5  | SPP5   | <SPページ割り付け可能アドレス>                | 1     | 0     | 0  | R/W |                          |
|                 | D4  | SPP4   | ・シングルチップ(max)モード: 0ページのみ         | 1     | 0     | 0  | R/W |                          |
|                 | D3  | SPP3   | ・512K(min)モード: 0 ~ 27Hページ        | 1     | 0     | 0  | R/W |                          |
|                 | D2  | SPP2   | ・512K(max)モード: 0 ~ 27Hページ        | 1     | 0     | 0  | R/W |                          |
|                 | D1  | SPP1   |                                  | 1     | 0     | 0  | R/W |                          |
|                 | D0  | SPP0   | (LSB)                            | 1     | 0     | 0  | R/W |                          |
| 00FF02          | D7  | EBR    | 汎用レジスタ                           | 1     | 0     | 0  | R/W | 予約レジスタ                   |
|                 | D6  | WT2    | ウェイトステート制御                       |       |       | 0  | R/W |                          |
|                 |     |        | WT2 WT1 WT0 ステート数                | 14    |       |    |     |                          |
|                 |     |        | 1 1 1                            | 12    |       |    |     |                          |
|                 | D5  | WT1    | 1 0 1                            | 10    |       | 0  | R/W |                          |
|                 |     |        | 1 0 0                            | 8     |       |    |     |                          |
|                 | D4  | WT0    | 0 1 1                            | 6     |       | 0  | R/W |                          |
|                 |     |        | 0 1 0                            | 4     |       |    |     |                          |
|                 |     |        | 0 0 1                            | 2     |       |    |     |                          |
|                 |     |        | 0 0 0 ノーウェイト                     |       |       |    |     |                          |
|                 | D3  | CLKCHG | CPU動作クロック切り換え                    | OSC3  | OSC1  | 1  | R/W |                          |
|                 | D2  | OSCC   | OSC3発振On/Off制御                   | On    | Off   | 1  | R/W |                          |
|                 | D1  | VDC1   | 汎用レジスタ                           | 1     | 0     | 0  | R/W | 予約レジスタ                   |
|                 | D0  | VDC0   | 汎用レジスタ                           | 1     | 0     | 0  | R/W |                          |

注! アドレス"00FF00H"および"00FF01H"に任意の値をそれぞれ書き込むまで、NMIを含めたすべての割り込みはマスクされます。

表5.1.1(b) I/Oメモリマップ(00FF10H ~ 00FF14H)

| アドレス   | ビット | 名称     | 機能                                                                                                                                                                                                                                                                                                       | 1         | 0        | SR | R/W | 注釈                   |
|--------|-----|--------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|----------|----|-----|----------------------|
| 00FF10 | D7  | HLMOD  | 重負荷保護モード                                                                                                                                                                                                                                                                                                 | On        | Off      | 0  | R/W |                      |
|        | D6  | -      | -                                                                                                                                                                                                                                                                                                        | -         | -        | -  |     | 読み出し時は常時"0"          |
|        | D5  | -      | -                                                                                                                                                                                                                                                                                                        | -         | -        | -  |     |                      |
|        | D4  | LCCLK  | 汎用レジスタ                                                                                                                                                                                                                                                                                                   | 1         | 0        | 0  | R/W | 予約レジスタ               |
|        | D3  | LCFRM  | 汎用レジスタ                                                                                                                                                                                                                                                                                                   | 1         | 0        | 0  | R/W |                      |
|        | D2  | DTFNT  | LCD ドットフォント選択                                                                                                                                                                                                                                                                                            | 5x5ドット    | 5x8ドット   | 0  | R/W |                      |
|        | D1  | LDUTY  | LCD駆動デューティ選択                                                                                                                                                                                                                                                                                             | 1/16デューティ | 1/8デューティ | 1  | R/W |                      |
|        | D0  | SGOUT  | 汎用レジスタ                                                                                                                                                                                                                                                                                                   | 1         | 0        | 0  | R/W | 予約レジスタ               |
| 00FF11 | D7  | -      | -                                                                                                                                                                                                                                                                                                        | -         | -        | -  |     | 読み出し時は"0"            |
|        | D6  | DSPAR  | LCD表示メモリ領域選択                                                                                                                                                                                                                                                                                             | 表示領域1     | 表示領域0    | 0  | R/W |                      |
|        | D5  | LCDC1  | LCD表示制御<br>LCDC1 LCDC0 LCD表示                                                                                                                                                                                                                                                                             |           |          | 0  | R/W | SLP命令実行時に(0, 0)にリセット |
|        | D4  | LCDC0  | 1 1 全点灯<br>1 0 全消灯<br>0 1 通常表示<br>0 0 駆動Off                                                                                                                                                                                                                                                              |           |          | 0  | R/W |                      |
|        | D3  | LC3    | LCDコントラスト調整                                                                                                                                                                                                                                                                                              |           |          | 0  | R/W |                      |
|        | D2  | LC2    | LC3 LC2 LC1 LC0 コントラスト<br>1 1 1 1 濃<br>1 1 1 0 :<br>: : : :<br>0 0 0 0 淡                                                                                                                                                                                                                                 |           |          | 0  | R/W |                      |
|        | D1  | LC1    |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
|        | D0  | LC0    |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
| 00FF12 | D7  | -      | -                                                                                                                                                                                                                                                                                                        | -         | -        | -  |     | 読み出し時は常時"0"          |
|        | D6  | -      | -                                                                                                                                                                                                                                                                                                        | -         | -        | -  |     |                      |
|        | D5  | SVDDT  | SVD検出データ                                                                                                                                                                                                                                                                                                 | Low       | Normal   | 0  | R   |                      |
|        | D4  | SVDON  | SVD回路On/Off                                                                                                                                                                                                                                                                                              | On        | Off      | 0  | R/W |                      |
|        | D3  | SVDS3  | SVD比較電圧設定                                                                                                                                                                                                                                                                                                |           |          | 0  | R/W |                      |
|        | D2  | SVDS2  | SVDS3 SVDS2 SVDS1 SVDS0 電圧(V)<br>1 1 1 1 2.7<br>1 1 1 0 2.6<br>0 1 0 1 2.5<br>: : : : :<br>0 0 1 1 1.8                                                                                                                                                                                                   |           |          | 0  | R/W |                      |
|        | D1  | SVDS1  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
|        | D0  | SVDS0  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
| 00FF14 | D7  | PRPRT1 | プログラマブルタイマ1クロック制御                                                                                                                                                                                                                                                                                        | On        | Off      | 0  | R/W |                      |
|        | D6  | PST12  | プログラマブルタイマ1分周比<br>PST12 PST11 PST10 (OSC3) (OSC1)<br>1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16<br>0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1 |           |          | 0  | R/W |                      |
|        | D5  | PST11  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
|        | D4  | PST10  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
|        | D3  | PRPRT0 | プログラマブルタイマ0クロック制御                                                                                                                                                                                                                                                                                        | On        | Off      | 0  | R/W |                      |
|        | D2  | PST02  | プログラマブルタイマ0分周比<br>PST02 PST01 PST00 (OSC3) (OSC1)<br>1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16<br>0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1 |           |          | 0  | R/W |                      |
|        | D1  | PST01  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |
|        | D0  | PST00  |                                                                                                                                                                                                                                                                                                          |           |          | 0  | R/W |                      |

表5.1.1(c) I/Oメモリマップ(00FF15H ~ 00FF22H)

| アドレス   | ビット | 名称     | 機能                                                | 1            | 0            | SR        | R/W | 注釈          |
|--------|-----|--------|---------------------------------------------------|--------------|--------------|-----------|-----|-------------|
| 00FF15 | D7  | PRPRT3 | プログラマブルタイマ3クロック制御                                 | On           | Off          | 0         | R/W |             |
|        | D6  | PST32  | プログラマブルタイマ3分周比<br>PST32 PST31 PST30 (OSC3) (OSC1) |              |              | 0         | R/W |             |
|        |     |        | 1 1 1 fosc3 / 4096 fosc1 / 128                    |              |              |           |     |             |
|        | D5  | PST31  | 1 1 0 fosc3 / 1024 fosc1 / 64                     |              |              | 0         | R/W |             |
|        |     |        | 1 0 1 fosc3 / 256 fosc1 / 32                      |              |              |           |     |             |
|        | D4  | PST30  | 1 0 0 fosc3 / 64 fosc1 / 16                       |              |              |           |     |             |
|        |     |        | 0 1 1 fosc3 / 32 fosc1 / 8                        |              |              | 0         | R/W |             |
|        | D3  | PRPRT2 | 0 1 0 fosc3 / 8 fosc1 / 4                         |              |              |           |     |             |
|        | D2  | PST22  | 0 0 1 fosc3 / 2 fosc1 / 2                         |              |              |           |     |             |
|        |     |        | 0 0 0 fosc3 / 1 fosc1 / 1                         |              |              |           |     |             |
| 00FF17 | D7  | —      | —                                                 | —            | —            | —         |     | 読み出し時は常時"0" |
|        | D6  | —      | —                                                 | —            | —            | —         |     |             |
|        | D5  | —      | —                                                 | —            | —            | —         |     |             |
|        | D4  | 汎用レジスタ | —                                                 | 1            | 0            | 0         | R/W | 予約レジスタ      |
|        | D3  | PRTF3  | プログラマブルタイマ3源振クロック選択                               | fosc1        | fosc3        | 0         | R/W |             |
|        | D2  | PRTF2  | プログラマブルタイマ2源振クロック選択                               | fosc1        | fosc3        | 0         | R/W |             |
|        | D1  | PRTF1  | プログラマブルタイマ1源振クロック選択                               | fosc1        | fosc3        | 0         | R/W |             |
|        | D0  | PRTF0  | プログラマブルタイマ0源振クロック選択                               | fosc1        | fosc3        | 0         | R/W |             |
| 00FF20 | D7  | PK01   | K00 ~ K07割り込み                                     |              |              | 0         | R/W |             |
|        | D6  | PK00   | プライオリティレジスタ                                       |              |              |           |     |             |
|        | D5  | PSIF1  | シリアルインタフェース割り込み                                   |              |              | 0         | R/W |             |
|        | D4  | PSIF0  | プライオリティレジスタ                                       |              |              |           |     |             |
|        | D3  | PSW1   | ストップウォッチタイマ割り込み                                   |              |              | 0         | R/W |             |
|        | D2  | PSW0   | プライオリティレジスタ                                       |              |              |           |     |             |
|        | D1  | PTM1   | 計時タイマ割り込み                                         |              |              | 0         | R/W |             |
|        | D0  | PTM0   | プライオリティレジスタ                                       |              |              |           |     |             |
| 00FF21 | D7  | —      | 汎用レジスタ                                            | 1            | 0            | 0         | R/W | 予約レジスタ      |
|        | D6  | —      | 汎用レジスタ                                            | 1            | 0            | 0         | R/W |             |
|        | D5  | PPT3   | プログラマブルタイマ3-2割り込み                                 | PPT3<br>PPT1 | PPT2<br>PPT0 | 優先<br>レベル | 0   | R/W         |
|        | D4  | PPT2   | プライオリティレジスタ                                       | 1            | 1            | レベル3      |     |             |
|        | D3  | PPT1   | プログラマブルタイマ1-0割り込み                                 | 1            | 0            | レベル2      | 0   | R/W         |
|        | D2  | PPT0   | プライオリティレジスタ                                       | 0            | 1            | レベル1      |     |             |
|        | D1  | —      | —                                                 | 0            | 0            | レベル0      | 0   | R/W         |
|        | D0  | —      | —                                                 |              |              |           |     |             |
| 00FF22 | D7  | —      | 汎用レジスタ                                            | 1            | 0            | 0         | R/W | 予約レジスタ      |
|        | D6  | ESW100 | ストップウォッチ100Hz割り込みイネーブル                            |              |              |           |     |             |
|        | D5  | ESW10  | ストップウォッチ10Hz割り込みイネーブル                             |              |              |           |     |             |
|        | D4  | ESW1   | ストップウォッチ1Hz割り込みイネーブル                              |              |              |           |     |             |
|        | D3  | ETM32  | 計時タイマ32Hz割り込みイネーブル                                |              |              |           |     |             |
|        | D2  | ETM8   | 計時タイマ8Hz割り込みイネーブル                                 |              |              |           |     |             |
|        | D1  | ETM2   | 計時タイマ2Hz割り込みイネーブル                                 |              |              |           |     |             |
|        | D0  | ETM1   | 計時タイマ1Hz割り込みイネーブル                                 |              |              |           |     |             |

表5.1.1(d) I/Oメモリマップ(00FF23H ~ 00FF28H)

| アドレス   | ビット | 名称     | 機能                     | 1                            | 0                          | SR | R/W | 注釈          |  |  |  |  |
|--------|-----|--------|------------------------|------------------------------|----------------------------|----|-----|-------------|--|--|--|--|
| 00FF23 | D7  | -      | -                      | -                            | -                          | -  |     | 読み出し時は常時"0" |  |  |  |  |
|        | D6  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D5  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D4  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D3  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D2  | ESERR  | シリアルI/F(エラー)割り込みイネーブル  | 割り込み許可                       | 割り込み禁止                     | 0  | R/W |             |  |  |  |  |
|        | D1  | ESREC  | シリアルI/F(受信)割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D0  | ESTRA  | シリアルI/F(送信)割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
| 00FF24 | D7  | EK07   | K07割り込みイネーブル           | 割り込み許可                       | 割り込み禁止                     | 0  | R/W |             |  |  |  |  |
|        | D6  | EK06   | K06割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D5  | EK05   | K05割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D4  | EK04   | K04割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D3  | EK03   | K03割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D2  | EK02   | K02割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D1  | EK01   | K01割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
|        | D0  | EK00   | K00割り込みイネーブル           |                              |                            |    |     |             |  |  |  |  |
| 00FF25 | D7  | ETC3   | PTM3コンペアマッチ割り込みイネーブル   | 割り込み許可                       | 割り込み禁止                     | 0  | R/W |             |  |  |  |  |
|        | D6  | ETU3   | PTM3アンダーフロー割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D5  | ETC2   | PTM2コンペアマッチ割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D4  | ETU2   | PTM2アンダーフロー割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D3  | ETC1   | PTM1コンペアマッチ割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D2  | ETU1   | PTM1アンダーフロー割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D1  | ETC0   | PTM0コンペアマッチ割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
|        | D0  | ETU0   | PTM0アンダーフロー割り込みイネーブル   |                              |                            |    |     |             |  |  |  |  |
| 00FF26 | D7  | -      | -                      | -                            | -                          | -  |     | 読み出し時は"0"   |  |  |  |  |
|        | D6  | FSW100 | ストップウォッチ100Hz割り込み要因フラグ | (R)<br>割り込み要因あり              | (R)<br>割り込み要因なし            | 0  | R/W |             |  |  |  |  |
|        | D5  | FSW10  | ストップウォッチ10Hz割り込み要因フラグ  |                              |                            |    |     |             |  |  |  |  |
|        | D4  | FSW1   | ストップウォッチ1Hz割り込み要因フラグ   |                              |                            |    |     |             |  |  |  |  |
|        | D3  | FTM32  | 計時タイマ32Hz割り込み要因フラグ     | (W)<br>リセット                  | (W)<br>無効                  |    |     |             |  |  |  |  |
|        | D2  | FTM8   | 計時タイマ8Hz割り込み要因フラグ      |                              |                            |    |     |             |  |  |  |  |
|        | D1  | FTM2   | 計時タイマ2Hz割り込み要因フラグ      |                              |                            |    |     |             |  |  |  |  |
|        | D0  | FTM1   | 計時タイマ1Hz割り込み要因フラグ      |                              |                            |    |     |             |  |  |  |  |
| 00FF27 | D7  | -      | -                      | -                            | -                          | -  |     | 読み出し時は常時"0" |  |  |  |  |
|        | D6  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D5  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D4  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D3  | -      | -                      | -                            | -                          | -  |     |             |  |  |  |  |
|        | D2  | FSERR  | シリアルI/F(エラー)割り込み要因フラグ  | (R)<br>割り込みあり<br>(W)<br>リセット | (R)<br>割り込みなし<br>(W)<br>無効 | 0  | R/W |             |  |  |  |  |
|        | D1  | FSREC  | シリアルI/F(受信)割り込み要因フラグ   |                              |                            |    |     |             |  |  |  |  |
|        | D0  | FSTRA  | シリアルI/F(送信)割り込み要因フラグ   |                              |                            |    |     |             |  |  |  |  |
| 00FF28 | D7  | FK07   | K07割り込み要因フラグ           | (R)<br>割り込み要因あり              | (R)<br>割り込み要因なし            | 0  | R/W |             |  |  |  |  |
|        | D6  | FK06   | K06割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |
|        | D5  | FK05   | K05割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |
|        | D4  | FK04   | K04割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |
|        | D3  | FK03   | K03割り込み要因フラグ           | (W)<br>リセット                  | (W)<br>無効                  |    |     |             |  |  |  |  |
|        | D2  | FK02   | K02割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |
|        | D1  | FK01   | K01割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |
|        | D0  | FK00   | K00割り込み要因フラグ           |                              |                            |    |     |             |  |  |  |  |

表5.1.1(e) I/Oメモリマップ(00FF29H ~ 00FF34H)

| アドレス   | ビット | 名称       | 機能                   | 1                   | 0                   | SR | R/W | 注釈              |
|--------|-----|----------|----------------------|---------------------|---------------------|----|-----|-----------------|
| 00FF29 | D7  | FTC3     | PTM3コンペアマッチ割り込み要因フラグ | (R)<br>割り込み<br>要因あり | (R)<br>割り込み<br>要因なし | 0  | R/W |                 |
|        | D6  | FTU3     | PTM3アンダーフロー割り込み要因フラグ |                     |                     |    |     |                 |
|        | D5  | FTC2     | PTM2コンペアマッチ割り込み要因フラグ |                     |                     |    |     |                 |
|        | D4  | FTU2     | PTM2アンダーフロー割り込み要因フラグ |                     |                     |    |     |                 |
|        | D3  | FTC1     | PTM1コンペアマッチ割り込み要因フラグ |                     |                     |    |     |                 |
|        | D2  | FTU1     | PTM1アンダーフロー割り込み要因フラグ |                     |                     |    |     |                 |
|        | D1  | FTC0     | PTM0コンペアマッチ割り込み要因フラグ |                     |                     |    |     |                 |
|        | D0  | FTU0     | PTM0アンダーフロー割り込み要因フラグ |                     |                     |    |     |                 |
| 00FF30 | D7  | MODE16_A | PTM0-1 8/16ビットモード選択  | 16ビット×1             | 8ビット×2              | 0  | R/W | 読み出し時は<br>常時"0" |
|        | D6  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D5  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D4  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D3  | PTOUT0   | PTM0クロック出力制御         | On                  | Off                 | 0  | R/W | 読み出し時は"0"       |
|        | D2  | PTRUN0   | PTM0 Run/Stop制御      | Run                 | Stop                | 0  | R/W |                 |
|        | D1  | PSET0    | PTM0プリセット            | プリセット               | 無効                  | 0  | W   |                 |
|        | D0  | CKSEL0   | PTM0入力クロック選択         | 外部クロック              | 内部クロック              | 0  | R/W |                 |
| 00FF31 | D7  | —        | —                    | —                   | —                   | —  | —   | 読み出し時は<br>常時"0" |
|        | D6  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D5  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D4  | —        | —                    | —                   | —                   | —  | —   |                 |
|        | D3  | PTOUT1   | PTM1クロック出力制御         | On                  | Off                 | 0  | R/W | 読み出し時は"0"       |
|        | D2  | PTRUN1   | PTM1 Run/Stop制御      | Run                 | Stop                | 0  | R/W |                 |
|        | D1  | PSET1    | PTM1プリセット            | プリセット               | 無効                  | 0  | W   |                 |
|        | D0  | CKSEL1   | PTM1入力クロック選択         | 外部クロック              | 内部クロック              | 0  | R/W |                 |
| 00FF32 | D7  | RDR07    | PTM0リロードデータD7 (MSB)  | High                | Low                 | 1  | R/W |                 |
|        | D6  | RDR06    | PTM0リロードデータD6        |                     |                     |    |     |                 |
|        | D5  | RDR05    | PTM0リロードデータD5        |                     |                     |    |     |                 |
|        | D4  | RDR04    | PTM0リロードデータD4        |                     |                     |    |     |                 |
|        | D3  | RDR03    | PTM0リロードデータD3        |                     |                     |    |     |                 |
|        | D2  | RDR02    | PTM0リロードデータD2        |                     |                     |    |     |                 |
|        | D1  | RDR01    | PTM0リロードデータD1        |                     |                     |    |     |                 |
|        | D0  | RDR00    | PTM0リロードデータD0 (LSB)  |                     |                     |    |     |                 |
| 00FF33 | D7  | RDR17    | PTM1リロードデータD7 (MSB)  | High                | Low                 | 1  | R/W |                 |
|        | D6  | RDR16    | PTM1リロードデータD6        |                     |                     |    |     |                 |
|        | D5  | RDR15    | PTM1リロードデータD5        |                     |                     |    |     |                 |
|        | D4  | RDR14    | PTM1リロードデータD4        |                     |                     |    |     |                 |
|        | D3  | RDR13    | PTM1リロードデータD3        |                     |                     |    |     |                 |
|        | D2  | RDR12    | PTM1リロードデータD2        |                     |                     |    |     |                 |
|        | D1  | RDR11    | PTM1リロードデータD1        |                     |                     |    |     |                 |
|        | D0  | RDR10    | PTM1リロードデータD0 (LSB)  |                     |                     |    |     |                 |
| 00FF34 | D7  | CDR07    | PTM0コンペアデータD7 (MSB)  | High                | Low                 | 0  | R/W |                 |
|        | D6  | CDR06    | PTM0コンペアデータD6        |                     |                     |    |     |                 |
|        | D5  | CDR05    | PTM0コンペアデータD5        |                     |                     |    |     |                 |
|        | D4  | CDR04    | PTM0コンペアデータD4        |                     |                     |    |     |                 |
|        | D3  | CDR03    | PTM0コンペアデータD3        |                     |                     |    |     |                 |
|        | D2  | CDR02    | PTM0コンペアデータD2        |                     |                     |    |     |                 |
|        | D1  | CDR01    | PTM0コンペアデータD1        |                     |                     |    |     |                 |
|        | D0  | CDR00    | PTM0コンペアデータD0 (LSB)  |                     |                     |    |     |                 |

表5.1.1(f) I/Oメモリマップ(00FF35H ~ 00FF3AH)

| アドレス   | ビット | 名称       | 機能                  | 1       | 0      | SR | R/W | 注釈          |
|--------|-----|----------|---------------------|---------|--------|----|-----|-------------|
| 00FF35 | D7  | CDR17    | PTM1コンペアデータD7 (MSB) | High    | Low    | 0  | R/W |             |
|        | D6  | CDR16    | PTM1コンペアデータD6       |         |        |    |     |             |
|        | D5  | CDR15    | PTM1コンペアデータD5       |         |        |    |     |             |
|        | D4  | CDR14    | PTM1コンペアデータD4       |         |        |    |     |             |
|        | D3  | CDR13    | PTM1コンペアデータD3       |         |        |    |     |             |
|        | D2  | CDR12    | PTM1コンペアデータD2       |         |        |    |     |             |
|        | D1  | CDR11    | PTM1コンペアデータD1       |         |        |    |     |             |
|        | D0  | CDR10    | PTM1コンペアデータD0 (LSB) |         |        |    |     |             |
| 00FF36 | D7  | PTM07    | PTM0データD7 (MSB)     | High    | Low    | 1  | R   |             |
|        | D6  | PTM06    | PTM0データD6           |         |        |    |     |             |
|        | D5  | PTM05    | PTM0データD5           |         |        |    |     |             |
|        | D4  | PTM04    | PTM0データD4           |         |        |    |     |             |
|        | D3  | PTM03    | PTM0データD3           |         |        |    |     |             |
|        | D2  | PTM02    | PTM0データD2           |         |        |    |     |             |
|        | D1  | PTM01    | PTM0データD1           |         |        |    |     |             |
|        | D0  | PTM00    | PTM0データD0 (LSB)     |         |        |    |     |             |
| 00FF37 | D7  | PTM17    | PTM1データD7 (MSB)     | High    | Low    | 1  | R   |             |
|        | D6  | PTM16    | PTM1データD6           |         |        |    |     |             |
|        | D5  | PTM15    | PTM1データD5           |         |        |    |     |             |
|        | D4  | PTM14    | PTM1データD4           |         |        |    |     |             |
|        | D3  | PTM13    | PTM1データD3           |         |        |    |     |             |
|        | D2  | PTM12    | PTM1データD2           |         |        |    |     |             |
|        | D1  | PTM11    | PTM1データD1           |         |        |    |     |             |
|        | D0  | PTM10    | PTM1データD0 (LSB)     |         |        |    |     |             |
| 00FF38 | D7  | MODE16_B | PTM2-3 8/16ビットモード選択 | 16ビット×1 | 8ビット×2 | 0  | R/W | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -       | -      | -  | -   |             |
|        | D5  | -        | -                   | -       | -      | -  | -   |             |
|        | D4  | -        | -                   | -       | -      | -  | -   |             |
|        | D3  | PTOUT2   | PTM2クロック出力制御        | On      | Off    | 0  | R/W | 読み出し時は"0"   |
|        | D2  | PTRUN2   | PTM2 Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET2    | PTM2プリセット           | プリセット   | 無効     | 0  | W   |             |
|        | D0  | CKSEL2   | PTM2入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |
| 00FF39 | D7  | -        | -                   | -       | -      | -  | -   | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -       | -      | -  | -   |             |
|        | D5  | -        | -                   | -       | -      | -  | -   |             |
|        | D4  | -        | -                   | -       | -      | -  | -   |             |
|        | D3  | PTOUT3   | PTM3クロック出力制御        | On      | Off    | 0  | R/W | 読み出し時は"0"   |
|        | D2  | PTRUN3   | PTM3 Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET3    | PTM3プリセット           | プリセット   | 無効     | 0  | W   |             |
|        | D0  | CKSEL3   | PTM3入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |
| 00FF3A | D7  | RDR27    | PTM2リロードデータD7 (MSB) | High    | Low    | 1  | R/W |             |
|        | D6  | RDR26    | PTM2リロードデータD6       |         |        |    |     |             |
|        | D5  | RDR25    | PTM2リロードデータD5       |         |        |    |     |             |
|        | D4  | RDR24    | PTM2リロードデータD4       |         |        |    |     |             |
|        | D3  | RDR23    | PTM2リロードデータD3       |         |        |    |     |             |
|        | D2  | RDR22    | PTM2リロードデータD2       |         |        |    |     |             |
|        | D1  | RDR21    | PTM2リロードデータD1       |         |        |    |     |             |
|        | D0  | RDR20    | PTM2リロードデータD0 (LSB) |         |        |    |     |             |

表5.1.1(g) I/Oメモリマップ(00FF3BH ~ 00FF40H)

| アドレス   | ビット    | 名称              | 機能                  | 1         | 0   | SR  | R/W | 注釈          |
|--------|--------|-----------------|---------------------|-----------|-----|-----|-----|-------------|
| 00FF3B | D7     | RDR37           | PTM3リロードデータD7 (MSB) | High      | Low | 1   | R/W |             |
|        | D6     | RDR36           | PTM3リロードデータD6       |           |     |     |     |             |
|        | D5     | RDR35           | PTM3リロードデータD5       |           |     |     |     |             |
|        | D4     | RDR34           | PTM3リロードデータD4       |           |     |     |     |             |
|        | D3     | RDR33           | PTM3リロードデータD3       |           |     |     |     |             |
|        | D2     | RDR32           | PTM3リロードデータD2       |           |     |     |     |             |
|        | D1     | RDR31           | PTM3リロードデータD1       |           |     |     |     |             |
|        | D0     | RDR30           | PTM3リロードデータD0 (LSB) |           |     |     |     |             |
| 00FF3C | D7     | CDR27           | PTM2コンペアデータD7 (MSB) | High      | Low | 0   | R/W |             |
|        | D6     | CDR26           | PTM2コンペアデータD6       |           |     |     |     |             |
|        | D5     | CDR25           | PTM2コンペアデータD5       |           |     |     |     |             |
|        | D4     | CDR24           | PTM2コンペアデータD4       |           |     |     |     |             |
|        | D3     | CDR23           | PTM2コンペアデータD3       |           |     |     |     |             |
|        | D2     | CDR22           | PTM2コンペアデータD2       |           |     |     |     |             |
|        | D1     | CDR21           | PTM2コンペアデータD1       |           |     |     |     |             |
|        | D0     | CDR20           | PTM2コンペアデータD0 (LSB) |           |     |     |     |             |
| 00FF3D | D7     | CDR37           | PTM3コンペアデータD7 (MSB) | High      | Low | 0   | R/W |             |
|        | D6     | CDR36           | PTM3コンペアデータD6       |           |     |     |     |             |
|        | D5     | CDR35           | PTM3コンペアデータD5       |           |     |     |     |             |
|        | D4     | CDR34           | PTM3コンペアデータD4       |           |     |     |     |             |
|        | D3     | CDR33           | PTM3コンペアデータD3       |           |     |     |     |             |
|        | D2     | CDR32           | PTM3コンペアデータD2       |           |     |     |     |             |
|        | D1     | CDR31           | PTM3コンペアデータD1       |           |     |     |     |             |
|        | D0     | CDR30           | PTM3コンペアデータD0 (LSB) |           |     |     |     |             |
| 00FF3E | D7     | PTM27           | PTM2データD7 (MSB)     | High      | Low | 1   | R   |             |
|        | D6     | PTM26           | PTM2データD6           |           |     |     |     |             |
|        | D5     | PTM25           | PTM2データD5           |           |     |     |     |             |
|        | D4     | PTM24           | PTM2データD4           |           |     |     |     |             |
|        | D3     | PTM23           | PTM2データD3           |           |     |     |     |             |
|        | D2     | PTM22           | PTM2データD2           |           |     |     |     |             |
|        | D1     | PTM21           | PTM2データD1           |           |     |     |     |             |
|        | D0     | PTM20           | PTM2データD0 (LSB)     |           |     |     |     |             |
| 00FF3F | D7     | PTM37           | PTM3データD7 (MSB)     | High      | Low | 1   | R   |             |
|        | D6     | PTM36           | PTM3データD6           |           |     |     |     |             |
|        | D5     | PTM35           | PTM3データD5           |           |     |     |     |             |
|        | D4     | PTM34           | PTM3データD4           |           |     |     |     |             |
|        | D3     | PTM33           | PTM3データD3           |           |     |     |     |             |
|        | D2     | PTM32           | PTM3データD2           |           |     |     |     |             |
|        | D1     | PTM31           | PTM3データD1           |           |     |     |     |             |
|        | D0     | PTM30           | PTM3データD0 (LSB)     |           |     |     |     |             |
| 00FF40 | D7     | WDEN            | ウォッチドッグタイマネーブル      | 有効        | 無効  | 1   | R/W |             |
|        | D6     | FOUT2           | FOUT周波数選択           |           |     | 0   | R/W |             |
|        |        |                 | FOUT2 FOUT1 FOUT0   | 周波数       |     |     |     |             |
|        |        |                 | 0 0 0               | fosc1 / 1 |     |     |     |             |
|        |        | D5              | 0 0 1               | fosc1 / 2 |     |     |     |             |
|        |        | FOUT1           | 0 1 0               | fosc1 / 4 |     |     |     |             |
|        |        |                 | 0 1 1               | fosc1 / 8 |     |     |     |             |
|        |        |                 | 1 0 0               | fosc3 / 1 |     |     |     |             |
|        |        | D4              | 1 0 1               | fosc3 / 2 |     |     |     |             |
|        |        | FOUT0           | 1 1 0               | fosc3 / 4 |     |     |     |             |
|        |        |                 | 1 1 1               | fosc3 / 8 |     |     |     |             |
| D3     | FOUTON | FOUT出力制御        | On                  | Off       | 0   | R/W |     | 読み出し時は常時"0" |
|        | WDRST  | ウォッチドッグタイマリセット  | リセット                | 無効        | -   | W   |     |             |
|        | TMRST  | 計時タイマリセット       | リセット                | 無効        | -   | W   |     |             |
|        | TMRUN  | 計時タイマRun/Stop制御 | Run                 | Stop      | 0   | R/W |     |             |

表5.1.1(h) I/Oメモリマップ(00FF41H~00FF45H)

| アドレス   | ビット | 名称    | 機能                    | 1                           | 0           | SR  | R/W | 注釈          |  |  |  |  |  |
|--------|-----|-------|-----------------------|-----------------------------|-------------|-----|-----|-------------|--|--|--|--|--|
| 00FF41 | D7  | TMD7  | 計時タイマデータ 1Hz          | High                        | Low         | 0   | R   |             |  |  |  |  |  |
|        | D6  | TMD6  | 計時タイマデータ 2Hz          |                             |             |     |     |             |  |  |  |  |  |
|        | D5  | TMD5  | 計時タイマデータ 4Hz          |                             |             |     |     |             |  |  |  |  |  |
|        | D4  | TMD4  | 計時タイマデータ 8Hz          |                             |             |     |     |             |  |  |  |  |  |
|        | D3  | TMD3  | 計時タイマデータ 16Hz         |                             |             |     |     |             |  |  |  |  |  |
|        | D2  | TMD2  | 計時タイマデータ 32Hz         |                             |             |     |     |             |  |  |  |  |  |
|        | D1  | TMD1  | 計時タイマデータ 64Hz         |                             |             |     |     |             |  |  |  |  |  |
|        | D0  | TMD0  | 計時タイマデータ 128Hz        |                             |             |     |     |             |  |  |  |  |  |
| 00FF42 | D7  | -     | -                     | -                           | -           | -   | -   | 読み出し時は常時"0" |  |  |  |  |  |
|        | D6  | -     | -                     | -                           | -           | -   | -   |             |  |  |  |  |  |
|        | D5  | -     | -                     | -                           | -           | -   | -   |             |  |  |  |  |  |
|        | D4  | -     | -                     | -                           | -           | -   | -   |             |  |  |  |  |  |
|        | D3  | -     | -                     | -                           | -           | -   | -   |             |  |  |  |  |  |
|        | D2  | -     | -                     | -                           | -           | -   | -   |             |  |  |  |  |  |
|        | D1  | SWRST | ストップウォッチタイマリセット       | リセット                        | 無効          | -   | W   |             |  |  |  |  |  |
|        | D0  | SWRUN | ストップウォッチタイムRun/Stop制御 | Run                         | Stop        | 0   | R/W |             |  |  |  |  |  |
| 00FF43 | D7  | SWD7  | ストップウォッチタイマデータ        |                             | 0           | R   |     |             |  |  |  |  |  |
|        | D6  | SWD6  | BCD (1/10sec)         |                             |             |     |     |             |  |  |  |  |  |
|        | D5  | SWD5  |                       |                             |             |     |     |             |  |  |  |  |  |
|        | D4  | SWD4  | ストップウォッチタイマデータ        |                             |             |     |     |             |  |  |  |  |  |
|        | D3  | SWD3  |                       |                             |             |     |     |             |  |  |  |  |  |
|        | D2  | SWD2  | BCD (1/100sec)        |                             |             |     |     |             |  |  |  |  |  |
|        | D1  | SWD1  |                       |                             |             |     |     |             |  |  |  |  |  |
|        | D0  | SWD0  |                       |                             |             |     |     |             |  |  |  |  |  |
| 00FF44 | D7  | -     | -                     | -                           | -           | -   | -   | 読み出し時は常時"0" |  |  |  |  |  |
|        | D6  | BZSTP | ワンショットブザー強制停止         | 強制停止                        | 無効          | -   | W   |             |  |  |  |  |  |
|        | D5  | BZSHT | ワンショットブザートリガ/ステータス    | トリガ                         | Ready<br>無効 | 0   | R/W |             |  |  |  |  |  |
|        | D4  | SHTPW | ワンショットブザー時間幅選択        | 125msec                     | 31.25msec   | 0   | R/W |             |  |  |  |  |  |
|        | D3  | ENRTM | エンペロープ減衰時間            | 1sec                        | 0.5sec      | 0   | R/W |             |  |  |  |  |  |
|        | D2  | ENRST | エンペロープリセット            | リセット                        | 無効          | -   | W   | 読み出し時は"0"   |  |  |  |  |  |
|        | D1  | ENON  | エンペロープOn/Off制御        | On                          | Off         | 0   | R/W | *1          |  |  |  |  |  |
|        | D0  | BZON  | ブザー出力制御               | On                          | Off         | 0   | R/W |             |  |  |  |  |  |
| 00FF45 | D7  | -     | -                     | -                           | -           | -   | -   | 読み出し時は"0"   |  |  |  |  |  |
|        | D6  | DUTY2 | ブザー信号デューティ比選択         |                             | 0           | R/W |     |             |  |  |  |  |  |
|        |     |       | ブザー周波数(Hz)            |                             |             |     |     |             |  |  |  |  |  |
|        | 2   | 1     | 0                     | 4096.0 3276.8 2730.7 2340.6 |             |     |     |             |  |  |  |  |  |
|        |     |       |                       | 2048.0 1638.4 1365.3 1170.3 |             |     |     |             |  |  |  |  |  |
|        | D5  | DUTY1 | 0 0 0                 | 8/16 8/20 12/24 12/28       |             |     |     |             |  |  |  |  |  |
|        |     |       | 0 0 1                 | 7/16 7/20 11/24 11/28       |             |     |     |             |  |  |  |  |  |
|        |     |       | 0 1 0                 | 6/16 6/20 10/24 10/28       |             |     |     |             |  |  |  |  |  |
|        |     |       | 0 1 1                 | 5/16 5/20 9/24 9/28         |             |     |     |             |  |  |  |  |  |
|        | D4  | DUTY0 | 1 0 0                 | 4/16 4/20 8/24 8/28         |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 0 1                 | 3/16 3/20 7/24 7/28         |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 1 0                 | 2/16 2/20 6/24 6/28         |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 1 1                 | 1/16 1/20 5/24 5/28         |             |     |     |             |  |  |  |  |  |
|        | D3  | -     | -                     | -                           | -           | -   | -   | 読み出し時は"0"   |  |  |  |  |  |
|        | D2  | BZFQ2 | ブザー周波数選択              |                             | 0           | R/W |     |             |  |  |  |  |  |
|        |     |       | 周波数(Hz)               |                             |             |     |     |             |  |  |  |  |  |
|        |     | BZFQ2 | 0 0 0                 | 4096.0                      |             |     |     |             |  |  |  |  |  |
|        | D1  | BZFQ1 | 0 0 1                 | 3276.8                      |             |     |     |             |  |  |  |  |  |
|        |     |       | 0 1 0                 | 2730.7                      |             |     |     |             |  |  |  |  |  |
|        |     |       | 0 1 1                 | 2340.6                      |             |     |     |             |  |  |  |  |  |
|        | D0  | BZFQ0 | 1 0 0                 | 2048.0                      |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 0 1                 | 1638.4                      |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 1 0                 | 1365.3                      |             |     |     |             |  |  |  |  |  |
|        |     |       | 1 1 1                 | 1170.3                      |             |     |     |             |  |  |  |  |  |

\*1 ワンショット出力時、"0"にリセット

表5.1.1(i) I/Oメモリマップ(00FF48H ~ 00FF54H)

| アドレス   | ビット | 名称    | 機能                         | 1       | 0       | SR    | R/W | 注釈        |
|--------|-----|-------|----------------------------|---------|---------|-------|-----|-----------|
| 00FF48 | D7  | —     | —                          | —       | —       | —     |     | 読み出し時は"0" |
|        | D6  | EPR   | パリティイネーブルレジスタ              | パリティ付き  | パリティなし  | 0     | R/W | 調歩同期式のみ   |
|        | D5  | PMD   | パリティモード選択                  | 奇数      | 偶数      | 0     | R/W |           |
|        | D4  | SCS1  | クロック源選択                    | SCS1    | SCS0    | クロック源 |     |           |
|        | D3  | SCS0  | 1 1 プログラマブルタイム             | 1       | 1       |       |     |           |
|        |     |       | 1 0 fosc <sub>3</sub> / 4  | 1       | 0       |       |     |           |
|        |     |       | 0 1 fosc <sub>3</sub> / 8  | 0       | 1       |       |     |           |
|        |     |       | 0 0 fosc <sub>3</sub> / 16 | 0       | 0       |       |     |           |
|        | D2  | SMD1  | シリアルI/Fモード選択               | SMD1    | SMD0    | モード   |     |           |
|        | D1  | SMD0  | 1 1 調歩同期式8ビット              | 1       | 1       |       |     |           |
|        |     |       | 1 0 調歩同期式7ビット              | 1       | 0       |       |     |           |
|        |     |       | 0 1 クロック同期式スレーブ            | 0       | 1       |       |     |           |
|        | D0  | ESIF  | シリアルI/Fイネーブルレジスタ           | シリアルI/F | I/Oポート  | 0     | R/W |           |
| 00FF49 | D7  | —     | —                          | —       | —       | —     |     | 読み出し時は"0" |
|        | D6  | FER   | シリアルI/Fフレーミングエラーフラグ        | R       | エラー     | エラーなし | 0   | R/W       |
|        |     |       |                            | W       | リセット(0) | 無効    |     | 調歩同期式のみ   |
|        | D5  | PER   | シリアルI/Fパリティエラーフラグ          | R       | エラー     | エラーなし | 0   | R/W       |
|        |     |       |                            | W       | リセット(0) | 無効    |     |           |
|        | D4  | OER   | シリアルI/Fオーバーランエラーフラグ        | R       | エラー     | エラーなし | 0   | R/W       |
|        |     |       |                            | W       | リセット(0) | 無効    |     |           |
|        | D3  | RXTRG | シリアルI/F受信トリガ/ステータス         | R       | 受信中     | 停止中   | 0   | R/W       |
|        |     |       |                            | W       | トリガ     | 無効    |     |           |
| 00FF4A | D2  | RXEN  | シリアルI/F受信許可                |         | 許可      | 禁止    | 0   | R/W       |
|        | D1  | TXTRG | シリアルI/F送信トリガ/ステータス         | R       | 送信中     | 停止中   | 0   | R/W       |
|        |     |       |                            | W       | トリガ     | 無効    |     |           |
|        | D0  | TXEN  | シリアルI/F送信許可                |         | 許可      | 禁止    | 0   | R/W       |
|        | D7  | TRXD7 | シリアルI/F送受信データD7 (MSB)      |         |         |       |     |           |
|        | D6  | TRXD6 | シリアルI/F送受信データD6            |         |         |       |     |           |
|        | D5  | TRXD5 | シリアルI/F送受信データD5            |         |         |       |     |           |
|        | D4  | TRXD4 | シリアルI/F送受信データD4            |         |         |       |     |           |
| 00FF52 | D3  | TRXD3 | シリアルI/F送受信データD3            |         |         |       |     |           |
|        | D2  | TRXD2 | シリアルI/F送受信データD2            |         |         |       |     |           |
|        | D1  | TRXD1 | シリアルI/F送受信データD1            |         |         |       |     |           |
|        | D0  | TRXD0 | シリアルI/F送受信データD0 (LSB)      |         |         |       |     |           |
|        | D7  | KCP07 | K07入力比較レジスタ                |         |         |       |     |           |
|        | D6  | KCP06 | K06入力比較レジスタ                |         |         |       |     |           |
|        | D5  | KCP05 | K05入力比較レジスタ                |         |         |       |     |           |
|        | D4  | KCP04 | K04入力比較レジスタ                |         |         |       |     |           |
| 00FF54 | D3  | KCP03 | K03入力比較レジスタ                |         |         |       |     |           |
|        | D2  | KCP02 | K02入力比較レジスタ                |         |         |       |     |           |
|        | D1  | KCP01 | K01入力比較レジスタ                |         |         |       |     |           |
|        | D0  | KCP00 | K00入力比較レジスタ                |         |         |       |     |           |
|        | D7  | K07D  | K07入力ポートデータ                |         |         |       |     |           |
|        | D6  | K06D  | K06入力ポートデータ                |         |         |       |     |           |
|        | D5  | K05D  | K05入力ポートデータ                |         |         |       |     |           |
|        | D4  | K04D  | K04入力ポートデータ                |         |         |       |     |           |
| 00FF55 | D3  | K03D  | K03入力ポートデータ                |         |         |       |     |           |
|        | D2  | K02D  | K02入力ポートデータ                |         |         |       |     |           |
|        | D1  | K01D  | K01入力ポートデータ                |         |         |       |     |           |
|        | D0  | K00D  | K00入力ポートデータ                |         |         |       |     |           |
|        | D7  | —     | —                          |         |         |       |     |           |
|        | D6  | —     | —                          |         |         |       |     |           |

表5.1.1(j) I/Oメモリマップ(00FF56H ~ 00FF62H)

| アドレス   | ビット | 名称     | 機能                                  | 1                         | 0                                  | SR | R/W | 注釈        |
|--------|-----|--------|-------------------------------------|---------------------------|------------------------------------|----|-----|-----------|
| 00FF56 | D7  | PULK07 | K07プルアップコントロールレジスタ                  | On                        | Off                                | 1  | R/W |           |
|        | D6  | PULK06 | K06プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D5  | PULK05 | K05プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D4  | PULK04 | K04プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D3  | PULK03 | K03プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D2  | PULK02 | K02プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D1  | PULK01 | K01プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
|        | D0  | PULK00 | K00プルアップコントロールレジスタ                  |                           |                                    |    |     |           |
| 00FF58 | D7  | -      | -                                   | -                         | -                                  | -  |     | 読み出し時は"0" |
|        | D6  | CTK02H | K04 ~ K07ポートチャタリング防止<br>(入力レベル検定時間) | CTK02H CTK01H CTK00H 検定時間 | 128ms<br>64ms<br>16ms<br>4ms<br>なし | 0  | R/W |           |
|        | D5  | CTK01H |                                     |                           |                                    |    |     |           |
|        | D4  | CTK00H |                                     |                           |                                    |    |     |           |
|        | D3  | -      | -                                   |                           |                                    |    |     | 読み出し時は"0" |
|        | D2  | CTK02L | K00 ~ K03ポートチャタリング防止<br>(入力レベル検定時間) | CTK02L CTK01L CTK00L 検定時間 | 128ms<br>64ms<br>16ms<br>4ms<br>なし | 0  | R/W |           |
|        | D1  | CTK01L |                                     |                           |                                    |    |     |           |
|        | D0  | CTK00L |                                     |                           |                                    |    |     |           |
|        | D7  | IOC07  | P07 I/Oコントロールレジスタ                   | 出力                        | 入力                                 | 0  | R/W |           |
|        | D6  | IOC06  | P06 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D5  | IOC05  | P05 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D4  | IOC04  | P04 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D3  | IOC03  | P03 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D2  | IOC02  | P02 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D1  | IOC01  | P01 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D0  | IOC00  | P00 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
| 00FF61 | D7  | IOC17  | P17 I/Oコントロールレジスタ                   | 出力                        | 入力                                 | 0  | R/W |           |
|        | D6  | IOC16  | P16 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D5  | IOC15  | P15 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D4  | IOC14  | P14 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D3  | IOC13  | P13 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D2  | IOC12  | P12 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D1  | IOC11  | P11 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D0  | IOC10  | P10 I/Oコントロールレジスタ                   |                           |                                    |    |     |           |
|        | D7  | P07D   | P07入出力兼用ポートデータ                      | High                      | Low                                | 1  | R/W |           |
|        | D6  | P06D   | P06入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D5  | P05D   | P05入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D4  | P04D   | P04入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D3  | P03D   | P03入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D2  | P02D   | P02入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D1  | P01D   | P01入出力兼用ポートデータ                      |                           |                                    |    |     |           |
|        | D0  | P00D   | P00入出力兼用ポートデータ                      |                           |                                    |    |     |           |

表5.1.1(k) I/Oメモリマップ(00FF63H ~ 00FF72H)

| アドレス   | ビット | 名称     | 機能                   | 1         | 0        | SR | R/W | 注釈     |
|--------|-----|--------|----------------------|-----------|----------|----|-----|--------|
| 00FF63 | D7  | P17D   | P17入出力兼用ポートデータ       | High      | Low      | 1  | R/W |        |
|        | D6  | P16D   | P16入出力兼用ポートデータ       |           |          |    |     |        |
|        | D5  | P15D   | P15入出力兼用ポートデータ       |           |          |    |     |        |
|        | D4  | P14D   | P14入出力兼用ポートデータ       |           |          |    |     |        |
|        | D3  | P13D   | P13入出力兼用ポートデータ       |           |          |    |     |        |
|        | D2  | P12D   | P12入出力兼用ポートデータ       |           |          |    |     |        |
|        | D1  | P11D   | P11入出力兼用ポートデータ       |           |          |    |     |        |
|        | D0  | P10D   | P10入出力兼用ポートデータ       |           |          |    |     |        |
| 00FF64 | D7  | PULP07 | P07ブルアップコントロールレジスタ   | On        | Off      | 1  | R/W |        |
|        | D6  | PULP06 | P06ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D5  | PULP05 | P05ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D4  | PULP04 | P04ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D3  | PULP03 | P03ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D2  | PULP02 | P02ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D1  | PULP01 | P01ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D0  | PULP00 | P00ブルアップコントロールレジスタ   |           |          |    |     |        |
| 00FF65 | D7  | PULP17 | P17ブルアップコントロールレジスタ   | On        | Off      | 1  | R/W |        |
|        | D6  | PULP16 | P16ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D5  | PULP15 | P15ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D4  | PULP14 | P14ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D3  | PULP13 | P13ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D2  | PULP12 | P12ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D1  | PULP11 | P11ブルアップコントロールレジスタ   |           |          |    |     |        |
|        | D0  | PULP10 | P10ブルアップコントロールレジスタ   |           |          |    |     |        |
| 00FF70 | D7  | HZR51  | 汎用レジスタ               | 1         | 0        | 0  | R/W | 予約レジスタ |
|        | D6  | HZR50  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D5  | HZR4H  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D4  | HZR4L  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D3  | HZR1H  | R14 ~ R17ハイインピーダンス制御 | ハイインピーダンス | コンプリメンタリ | 0  | R/W |        |
|        | D2  | HZR1L  | R10 ~ R13ハイインピーダンス制御 |           |          |    |     |        |
|        | D1  | HZR0H  | R04 ~ R07ハイインピーダンス制御 |           |          |    |     |        |
|        | D0  | HZR0L  | R00 ~ R03ハイインピーダンス制御 |           |          |    |     |        |
| 00FF71 | D7  | HZR27  | 汎用レジスタ               | 1         | 0        | 0  | R/W | 予約レジスタ |
|        | D6  | HZR26  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D5  | HZR25  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D4  | HZR24  | R24ハイインピーダンス制御       | ハイインピーダンス | コンプリメンタリ | 0  | R/W |        |
|        | D3  | HZR23  | R23ハイインピーダンス制御       |           |          |    |     |        |
|        | D2  | HZR22  | R22ハイインピーダンス制御       |           |          |    |     |        |
|        | D1  | HZR21  | R21ハイインピーダンス制御       |           |          |    |     |        |
|        | D0  | HZR20  | R20ハイインピーダンス制御       |           |          |    |     |        |
| 00FF72 | D7  | HZR37  | 汎用レジスタ               | 1         | 0        | 0  | R/W | 予約レジスタ |
|        | D6  | HZR36  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D5  | HZR35  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D4  | HZR34  | 汎用レジスタ               | 1         | 0        | 0  | R/W |        |
|        | D3  | HZR33  | R33ハイインピーダンス制御       | ハイインピーダンス | コンプリメンタリ | 0  | R/W |        |
|        | D2  | HZR32  | R32ハイインピーダンス制御       |           |          |    |     |        |
|        | D1  | HZR31  | R31ハイインピーダンス制御       |           |          |    |     |        |
|        | D0  | HZR30  | R30ハイインピーダンス制御       |           |          |    |     |        |

表5.1.1(I) I/Oメモリマップ(00FF73H ~ 00FF76H)

| アドレス   | ビット | 名称   | 機能          | 1    | 0   | SR | R/W | 注釈     |  |
|--------|-----|------|-------------|------|-----|----|-----|--------|--|
| 00FF73 | D7  | R07D | R07出力ポートデータ | High | Low | 1  | R/W |        |  |
|        | D6  | R06D | R06出力ポートデータ |      |     |    |     |        |  |
|        | D5  | R05D | R05出力ポートデータ |      |     |    |     |        |  |
|        | D4  | R04D | R04出力ポートデータ |      |     |    |     |        |  |
|        | D3  | R03D | R03出力ポートデータ |      |     |    |     |        |  |
|        | D2  | R02D | R02出力ポートデータ |      |     |    |     |        |  |
|        | D1  | R01D | R01出力ポートデータ |      |     |    |     |        |  |
|        | D0  | R00D | R00出力ポートデータ |      |     |    |     |        |  |
| 00FF74 | D7  | R17D | R17出力ポートデータ | High | Low | 1  | R/W |        |  |
|        | D6  | R16D | R16出力ポートデータ |      |     |    |     |        |  |
|        | D5  | R15D | R15出力ポートデータ |      |     |    |     |        |  |
|        | D4  | R14D | R14出力ポートデータ |      |     |    |     |        |  |
|        | D3  | R13D | R13出力ポートデータ |      |     |    |     |        |  |
|        | D2  | R12D | R12出力ポートデータ |      |     |    |     |        |  |
|        | D1  | R11D | R11出力ポートデータ |      |     |    |     |        |  |
|        | D0  | R10D | R10出力ポートデータ |      |     |    |     |        |  |
| 00FF75 | D7  | R27D | 汎用レジスタ      | 1    | 0   | 1  | R/W | 予約レジスタ |  |
|        | D6  | R26D | 汎用レジスタ      | 1    | 0   | 1  | R/W |        |  |
|        | D5  | R25D | 汎用レジスタ      | 1    | 0   | 1  | R/W |        |  |
|        | D4  | R24D | R24出力ポートデータ | High | Low | 1  | R/W |        |  |
|        | D3  | R23D | R23出力ポートデータ |      |     |    |     |        |  |
|        | D2  | R22D | R22出力ポートデータ |      |     |    |     |        |  |
|        | D1  | R21D | R21出力ポートデータ |      |     |    |     |        |  |
|        | D0  | R20D | R20出力ポートデータ |      |     |    |     |        |  |
| 00FF76 | D7  | R37D | 汎用レジスタ      | 1    | 0   | 1  | R/W | 予約レジスタ |  |
|        | D6  | R36D | 汎用レジスタ      | 1    | 0   | 1  | R/W |        |  |
|        | D5  | R35D | 汎用レジスタ      | 1    | 0   | 1  | R/W |        |  |
|        | D4  | R34D | 汎用レジスタ      | 1    | 0   | 1  | R/W |        |  |
|        | D3  | R33D | R33出力ポートデータ | High | Low | 1  | R/W |        |  |
|        | D2  | R32D | R32出力ポートデータ |      |     |    |     |        |  |
|        | D1  | R31D | R31出力ポートデータ |      |     |    |     |        |  |
|        | D0  | R30D | R30出力ポートデータ |      |     |    |     |        |  |

## 5.2 システムコントローラとバスの制御

システムコントローラはメモリなどのシステム構成にしたがって、バスモード等の設定を行う管理ユニットです。

システムを制御するために、以下の設定がソフトウェアによって行えます。

- (1) バスモード(CPUモード)の設定
- (2) チップイネーブル(CE)出力の設定
- (3) 外部メモリに対するウェイトステートの設定
- (4) スタックポインタのページアドレスの設定

以下、これらの設定方法について説明します。

### 5.2.1 バスモードの設定

S1C88649は"3.5.2 バスモード"で説明した3種類のバスモードを持ち、外部に接続するメモリの容量にしたがってソフトウェアによる設定が必要となります。

バスモードの設定は表5.2.1.1に示すとおり、BSMD0およびBSMD1レジスタに各モードの設定値を書き込むことによって行います。

表5.2.1.1 バスモードの設定

| 設定値   |       | バスモード                                       | 外部メモリの構成                           |
|-------|-------|---------------------------------------------|------------------------------------|
| BSMD1 | BSMD0 |                                             |                                    |
| 1     | 1     | 拡張512Kマキシマムモード                              | ROM+RAM>64Kバイト(プログラム>64Kバイト)       |
| 1     | 0     | 拡張512Kミニマムモード                               | ROM+RAM>64Kバイト(プログラム≤64Kバイト)       |
| 0     | 1     | 禁止                                          | 禁止                                 |
| 0     | 0     | シングルチップマキシマムモード(MCU)<br>拡張512Kマキシマムモード(MPU) | なし<br>ROM+RAM>64Kバイト(プログラム>64Kバイト) |

- \* シングルチップマキシマムモードは本ICをMCUモードで使用する場合にのみ設定可能です。MPUモードでは内蔵ROMを使用しないため、シングルチップマキシマムモードは設定できません。
- MPUモードで使用する場合は、イニシャルリセット時に拡張512Kマキシマムモードに設定されます。

モードの選択にしたがって入出力端子の機能が表5.2.1.2のとおりに設定されます。

表5.2.1.2 入出力端子の設定

| 端子  | バスモード        |           |
|-----|--------------|-----------|
|     | シングルチップマキシマム | 拡張512K    |
| R00 | 出力ポートR00     | アドレスバスA0  |
| R01 | 出力ポートR01     | アドレスバスA1  |
| R02 | 出力ポートR02     | アドレスバスA2  |
| R03 | 出力ポートR03     | アドレスバスA3  |
| R04 | 出力ポートR04     | アドレスバスA4  |
| R05 | 出力ポートR05     | アドレスバスA5  |
| R06 | 出力ポートR06     | アドレスバスA6  |
| R07 | 出力ポートR07     | アドレスバスA7  |
| R10 | 出力ポートR10     | アドレスバスA8  |
| R11 | 出力ポートR11     | アドレスバスA9  |
| R12 | 出力ポートR12     | アドレスバスA10 |
| R13 | 出力ポートR13     | アドレスバスA11 |
| R14 | 出力ポートR14     | アドレスバスA12 |
| R15 | 出力ポートR15     | アドレスバスA13 |
| R16 | 出力ポートR16     | アドレスバスA14 |
| R17 | 出力ポートR17     | アドレスバスA15 |
| R20 | 出力ポートR20     | アドレスバスA16 |
| R21 | 出力ポートR21     | アドレスバスA17 |
| R22 | 出力ポートR22     | アドレスバスA18 |
| R23 | 出力ポートR23     | RD信号      |
| R24 | 出力ポートR24     | WR信号      |
| P00 | 入出力兼用ポートP00  | データバスD0   |
| P01 | 入出力兼用ポートP01  | データバスD1   |
| P02 | 入出力兼用ポートP02  | データバスD2   |
| P03 | 入出力兼用ポートP03  | データバスD3   |
| P04 | 入出力兼用ポートP04  | データバスD4   |
| P05 | 入出力兼用ポートP05  | データバスD5   |
| P06 | 入出力兼用ポートP06  | データバスD6   |
| P07 | 入出力兼用ポートP07  | データバスD7   |

イニシャルリセット時、バスモードは以下のように設定されます。

• MCUモードの場合

イニシャルリセット時、シングルチップマキシマムモードに設定されます。

したがって、MCUモードでは外部にメモリを拡張している場合でも内蔵ROMに書き込まれたプログラムにより起動します。

外部にメモリを拡張しているシステムでは、内蔵ROM上の初期化ルーチンで該当するバスモードの設定を行ってください。

• MPUモードの場合

イニシャルリセット時、拡張512Kマキシマムモードに設定されます。

したがって、内蔵ROMは無効となります。

拡張512Kミニマムモードで使用する場合は、初期化ルーチンでバスモードを変更してください。

## 5.2.2 アドレスデコーダ( $\overline{CE}$ 出力)の設定

S1C88649は"3.6.4 チップイネーブル( $\overline{CE}$ 信号)"で説明したとおり、外部デバイスに対するチップイネーブル信号を最大4本( $\overline{CE0}$ ~ $\overline{CE3}$ )出力することができるアドレスデコーダを内蔵しています。

$\overline{CE0}$ ~ $\overline{CE3}$ の出力端子および出力回路は出力ポートR30~R33と共に共用となっており、イニシャルリセット時には出力ポート端子に設定されます。このため、シングルチップマキシマムモード以外の場合は使用する $\overline{CE}$ 端子の設定を行う必要があります。この設定はソフトウェアによってレジスタ $\overline{CE0}$ ~ $\overline{CE3}$ で行い、使用する $\overline{CE}$ 信号に対応するレジスタに"1"を書き込みます。

4本のチップイネーブル( $\overline{CE}$ )信号に割り当てられるアドレス範囲を表5.2.2.1に示します。

メモリ空間への外部デバイスの配置は必ずしも下位アドレスから連続させる必要はなく、任意のチップイネーブル信号を用いてその領域に割り当てるすることができます。ただし、MPUモードの場合は必ず $\overline{CE0}$ にプログラムメモリを割り当てておく必要があります。

$\overline{CE}$ 信号は所定の外部メモリ領域をアクセスする場合にのみ出力され、内蔵メモリのアクセス時には出力されません。

表5.2.2.1  $\overline{CE0}$ ~ $\overline{CE3}$ のアドレス設定

| $\overline{CE}$ 信号 | アドレス範囲(拡張512Kモード) |                                  |
|--------------------|-------------------|----------------------------------|
|                    | MCUモード            | MPUモード                           |
| $\overline{CE0}$   | 200000H~27FFFFH   | 000000H~00D7FFH, 010000H~07FFFFH |
| $\overline{CE1}$   | 080000H~0FFFFFH   | 080000H~0FFFFFH                  |
| $\overline{CE2}$   | 100000H~17FFFFH   | 100000H~17FFFFH                  |
| $\overline{CE3}$   | 180000H~1FFFFFFH  | 180000H~1FFFFFFH                 |

## 5.2.3 ウェイットステートの設定

S1C88649は外付け低速デバイスのアクセスを保証するために、アクセスタイム伸長用のウェイット機能を内蔵しています。

挿入するウェイットステート数はレジスタWT0~WT2によって表5.2.3.1に示す8種類の中から選択できます。

表5.2.3.1 ウェイットステート数の設定

| WT2 | WT1 | WT0 | 挿入ステート数 |
|-----|-----|-----|---------|
| 1   | 1   | 1   | 14      |
| 1   | 1   | 0   | 12      |
| 1   | 0   | 1   | 10      |
| 1   | 0   | 0   | 8       |
| 0   | 1   | 1   | 6       |
| 0   | 1   | 0   | 4       |
| 0   | 0   | 1   | 2       |
| 0   | 0   | 0   | ノーウェイト  |

\* 1ステート長はクロックの1/2サイクルです。

ソフトウェアで設定したウェイットステートはバスサイクルのT3~T4ステート間に挿入されます。ただし、内部レジスタと内蔵メモリのアクセス時、およびOSC1発振回路("5.4 発振回路"参照)での動作時には、ウェイットは挿入されません。

したがって、シングルチップマキシマムモードではウェイットステートの設定は意味を持ちません。ウェイット挿入のタイミングについては"3.6.5 ウェイット制御"を参照してください。

## 5.2.4 スタックページの設定

サブルーチンコール時のレジスタ退避などに使用されるスタック領域は、スタックポイントSPPによってデータRAM上の任意のエリアに確保できますが、このページアドレスはI/Oメモリ上のレジスタSPP0~SPP7によって設定されます。

イニシャルリセット時はSPP0~SPP7が"00H"(0ページ)に設定されます。

内蔵RAMが0ページ(00D800H~00F7FFH)に配置されているため、シングルチップマキシマムモードでのスタック領域は必然的に0ページとなります。内蔵RAMの最終アドレスからスタック領域を設定する場合はSPPに"F800H"を初期設定します。(SPIはプリデクリメント)

拡張512Kモードで外部拡張したRAMにスタック領域を設定する場合は、SPP0~SPP7に該当するページを設定します。SPP0~SPP7に設定可能なページアドレスは00H~27Hで、必ずRAMが配置されている領域内で設定を行う必要があります。

\* ページはデータメモリを0番地から64Kバイトごとに分割したそれぞれの領域のことです。

## 5.2.5 システムコントローラの制御方法

表5.2.5.1にシステムコントローラの制御ビットを示します。

表5.2.5.1 システムコントローラの制御ビット

| アドレス            | ビット | 名称     | 機能                                                               | 1        | 0     | SR | R/W | 注釈                               |
|-----------------|-----|--------|------------------------------------------------------------------|----------|-------|----|-----|----------------------------------|
| 00FF00<br>(MCU) | D7  | BSMD1  | バスモード(CPUモード)<br>BSMD1 BSMD0 モード                                 |          |       | 0  | R/W | BSMD1-0を01B<br>には設定しない<br>でください。 |
|                 | D6  | BSMD0  | 1 1 512K(マキシマム)<br>1 0 512K(ミニマム)<br>0 1 ×<br>0 0 シングルチップ(マキシマム) |          |       | 0  | R/W |                                  |
|                 | D5  | CEMD1  | 汎用レジスタ                                                           | 1        | 0     | 1  | R/W | 予約レジスタ                           |
|                 | D4  | CEMD0  | 汎用レジスタ                                                           | 1        | 0     | 1  | R/W |                                  |
|                 | D3  | CE3    | CE3 (R33) CE信号出力イネーブル                                            | CE3有効    | CE3無効 | 0  | R/W | シングルチップ                          |
|                 | D2  | CE2    | CE2 (R32) 有効: CE信号出力                                             | CE2有効    | CE2無効 | 0  | R/W | マキシマムモード                         |
|                 | D1  | CE1    | CE1 (R31) 無効: DC出力(R3x)                                          | CE1有効    | CE1無効 | 0  | R/W | の場合、DC出力                         |
|                 | D0  | CE0    | CE0 (R30) 無効: DC出力(R3x)                                          | CE0有効    | CE0無効 | 0  | R/W | に固定                              |
|                 | D7  | BSMD1  | バスモード(CPUモード)<br>BSMD1 BSMD0 モード                                 |          |       | 1  | R/W |                                  |
|                 | D6  | BSMD0  | 1 1 512K(マキシマム)<br>1 0 512K(ミニマム)<br>0 1 ×<br>0 0 512K(マキシマム)    |          |       | 1  | R/W |                                  |
| 00FF00<br>(MPU) | D5  | CEMD1  | 汎用レジスタ                                                           | 1        | 0     | 1  | R/W | 予約レジスタ                           |
|                 | D4  | CEMD0  | 汎用レジスタ                                                           | 1        | 0     | 1  | R/W |                                  |
|                 | D3  | CE3    | CE3 (R33) CE信号出力イネーブル                                            | CE3有効    | CE3無効 | 0  | R/W |                                  |
|                 | D2  | CE2    | CE2 (R32) 有効: CE信号出力                                             | CE2有効    | CE2無効 | 0  | R/W |                                  |
|                 | D1  | CE1    | CE1 (R31) 無効: DC出力(R3x)                                          | CE1有効    | CE1無効 | 0  | R/W |                                  |
|                 | D0  | CE0    | CE0 (R30) 無効: DC出力(R3x)                                          | CE0有効    | CE0無効 | 1  | R/W |                                  |
|                 | D7  | SPP7   | スタックポインタページアドレス (MSB)                                            | 1        | 0     | 0  | R/W |                                  |
|                 | D6  | SPP6   |                                                                  | 1        | 0     | 0  | R/W |                                  |
|                 | D5  | SPP5   | <SPページ割り付け可能アドレス>                                                | 1        | 0     | 0  | R/W |                                  |
|                 | D4  | SPP4   | ・シングルチップ(max)モード: 0ページのみ                                         | 1        | 0     | 0  | R/W |                                  |
| 00FF01          | D3  | SPP3   | ・512K(min)モード: 0~27Hページ                                          | 1        | 0     | 0  | R/W |                                  |
|                 | D2  | SPP2   | ・512K(max)モード: 0~27Hページ                                          | 1        | 0     | 0  | R/W |                                  |
|                 | D1  | SPP1   |                                                                  | 1        | 0     | 0  | R/W |                                  |
|                 | D0  | SPP0   | (LSB)                                                            | 1        | 0     | 0  | R/W |                                  |
| 00FF02          | D7  | EBR    | 汎用レジスタ                                                           | 1        | 0     | 0  | R/W | 予約レジスタ                           |
|                 | D6  | WT2    | ウェイトステート制御                                                       |          |       | 0  | R/W |                                  |
|                 |     | WT2    | WT2 WT1 WT0 ステート数                                                | 1 1 1 14 |       |    |     |                                  |
|                 | D5  | WT1    | 1 1 0 12<br>1 0 1 10<br>1 0 0 8<br>0 1 1 6                       |          |       | 0  | R/W |                                  |
|                 | D4  | WT0    | 0 1 0 4<br>0 0 1 2<br>0 0 0 ノーウェイト                               |          |       | 0  | R/W |                                  |
|                 | D3  | CLKCHG | CPU動作クロック切り換え                                                    | OSC3     | OSC1  | 1  | R/W |                                  |
|                 | D2  | OSCC   | OSC3発振On/Off制御                                                   | On       | Off   | 1  | R/W |                                  |
|                 | D1  | VDC1   | 汎用レジスタ                                                           | 1        | 0     | 0  | R/W | 予約レジスタ                           |
|                 | D0  | VDC0   | 汎用レジスタ                                                           | 1        | 0     | 0  | R/W |                                  |

注! アドレス"00FF00H"および"00FF01H"に任意の値をそれぞれ書き込むまで、NMIを含めたすべての割り込みはマスクされます。

**BSMD0, BSMD1: 00FF00H·D6, D7**

バスモードを表5.2.5.2のとおりに設定します。

表5.2.5.2 バスモードの設定

| 設定値   |       | バスモード                                       |
|-------|-------|---------------------------------------------|
| BSMD1 | BSMD0 |                                             |
| 1     | 1     | 拡張512Kマキシマムモード                              |
| 1     | 0     | 拡張512Kミニマムモード                               |
| 0     | 0     | シングルチップマキシマムモード(MCU)<br>拡張512Kマキシマムモード(MPU) |

シングルチップマキシマムモードは本ICをMCUモードで使用する場合にのみ設定可能です。MPUモードでは内蔵ROMを使用しないため、シングルチップマキシマムモードは設定できません。

イニシャルリセット時、MCUモードではシングルチップマキシマムモードに、MPUモードでは拡張512Kマキシマムモードにそれぞれ設定されます。

**CE0~CE3: 00FF00H·D0~D3**

使用的するCE出力端子を設定します。

"1"書き込み: CE出力イネーブル

"0"書き込み: CE出力ディセーブル

読み出し: 可能

使用するCE出力に対応するレジスタCE0~CE3に"1"を書き込みCE出力をイネーブルに設定します。"0"を書き込んだCE信号の出力はディセーブルとなり、その端子は出力ポートR30~R33として機能します。

イニシャルリセット時、レジスタCE0はMCUモードでは"0"に、MPUモードでは"1"にそれぞれ設定され、レジスタCE1~CE3はMCU/MPUモードにかかわらず常時"0"に設定されます。

注! バスの構成を初期設定するまでの割り込み発生によるシステムの誤動作を回避するため、アドレス"00FF00H"に任意の値を書き込むまで、NMIを含めたすべての割り込みはマスクされます。

**SPP0~SPP7: 00FF01H**

スタック領域のページアドレスを設定します。

シングルチップマキシマムモードの場合は"00H"を設定します。拡張512Kモードの場合は"00H"~"27H"の範囲内で任意の値を設定できます。

スタックポインタSPのキャリー/ポローは本レジスタSPPへは反映されませんので、連続的に使用できるスタック領域の上限は64Kバイトとなります。

イニシャルリセット時、本レジスタは"00H"(0ページ)に設定されます。

注! スタック領域を設定するまでの割り込み発生によるシステムの誤動作を回避するため、アドレス"00FF01H"に任意の値を書き込むまで、NMIを含めたすべての割り込みはマスクされます。また、スタック領域設定の継ぎ目で割り込みが発生するのを回避するため、アドレス"00FF01H"への書き込み後1命令実行期間、NMIを含めたすべての割り込みはマスクされます。

**WT0~WT2: 00FF02H·D4~D6**

ウェイットステートの設定を行います。

レジスタの設定により挿入されるウェイットステート数は表5.2.5.3のとおりです。

表5.2.5.3 ウェイットステートの設定

| WT2 | WT1 | WT0 | 挿入ステート数 |
|-----|-----|-----|---------|
| 1   | 1   | 1   | 14      |
| 1   | 1   | 0   | 12      |
| 1   | 0   | 1   | 10      |
| 1   | 0   | 0   | 8       |
| 0   | 1   | 1   | 6       |
| 0   | 1   | 0   | 4       |
| 0   | 0   | 1   | 2       |
| 0   | 0   | 0   | ノーウェイト  |

\* 1ステート長はクロックの1/2サイクルです。

イニシャルリセット時、本レジスタは"0"(ノーウェイト)に設定されます。

**5.2.6 プログラミング上の注意事項**

(1) アドレス"00FF00H"および"00FF01H"に任意の値をそれぞれ書き込むまで、NMIを含めたすべての割り込みはマスクされます。したがって、本アドレスの内容を変更しない(初期値をそのまま使用する)場合でも、書き込み動作は初期化ルーチン内で必ず行ってください。

(2) スタック領域をページアドレスも含めて変更する場合は、レジスタSPP("00FF01H")、スタックポインタSPの順で書き換えを行ってください。

例: アドレス"178000H"を設定する場合

LD EP,#00H

LD HL,#0FF01H

LD [HL],#17H

LD SP,#8000H

この間割り込み(NMIを含む)がマスクされます。

## 5.3 ウォッチドッグタイマ

### 5.3.1 ウォッチドッグタイマの構成

S1C88649はOSC1発振回路を原振とするウォッチドッグタイマを内蔵しています。ウォッチドッグタイマはソフトウェアによって周期的にリセットする必要があります、3~4秒( $f_{OSC1}=32.768\text{kHz}$ の場合)以上リセットが行われない場合、CPUに対してノンマスカブルインタラプトを発生します。ウォッチドッグタイマはイニシャルリセット時に動作状態に設定されますが、ソフトウェアにより動作を停止させることもできます。

図5.3.1.1にウォッチドッグタイマのブロック図を示します。

プログラムのメインルーチン上でウォッチドッグタイマのリセット処理をすることにより、メインルーチンのウォッチドッグタイマ処理を通らないようなプログラムの暴走を検出することができます。通常はこのルーチンを定期的に処理される箇所に組み込みます。



図5.3.1.1 ウォッチドッグタイマのブロック図

なお、ウォッチドッグタイマはHALT時も動作しており、HALT状態を3~4秒間続けるとCPUは例外処理に移行します。SLEEP時はウォッチドッグタイマも停止します。

### 5.3.2 割り込み機能

ウォッチドッグタイマがソフトウェアによって周期的にリセットされない場合、ウォッチドッグタイマはコアCPUのNMI(レベル4)入力に対して割り込み信号を出力します。この割り込みはマスクが不可能で、他の割り込みに優先して例外処理が発生します。NMI例外処理の詳細については"S1C88コアCPUマニュアル"を参照してください。本例外処理ベクタアドレスは、000004Hに設定されています。

### 5.3.3 ウオッヂドッグタイマの制御方法

表5.3.3.1にウォッヂドッグタイマの制御ビットを示します。

表5.3.3.1 ウォッヂドッグタイマの制御ビット

| アドレス   | ビット | 名称     | 機能                    | 1               | 0               | SR              | R/W             | 注釈              |
|--------|-----|--------|-----------------------|-----------------|-----------------|-----------------|-----------------|-----------------|
| 00FF40 | D7  | WDEN   | ウォッヂドッグタイママイネーブル      | 有効              | 無効              | 1               | R/W             |                 |
|        | D6  | FOUT2  | FOUT周波数選択             |                 |                 | 0               | R/W             |                 |
|        |     |        | FOUT2 FOUT1 FOUT0 周波数 | 0 0 0 fosc1 / 1 | 0 0 1 fosc1 / 2 | 0 1 0 fosc1 / 4 | 0 1 1 fosc1 / 8 |                 |
|        |     | D5     | FOUT1                 | 1 0 0 fosc3 / 1 | 1 0 1 fosc3 / 2 | 1 1 0 fosc3 / 4 | 1 1 1 fosc3 / 8 |                 |
|        |     | D4     | FOUT0                 |                 |                 | 0               | R/W             |                 |
|        | D3  | FOUTON | FOUT出力制御              | On              | Off             | 0               | R/W             |                 |
|        | D2  | WDRST  | ウォッヂドッグタイマリセット        | リセット            | 無効              | -               | W               | 読み出し時は<br>常時"0" |
|        | D1  | TMRST  | 計時タイマリセット             | リセット            | 無効              | -               | W               |                 |
|        | D0  | TMRUN  | 計時タイマRun/Stop制御       | Run             | Stop            | 0               | R/W             |                 |

#### WDEN: 00FF40H·D7

ウォッヂドッグタイマを使用するかしないか選択します。

"1"書き込み: 有効

"0"書き込み: 無効

読み出し: 可能

WDENに"1"を書き込むことによりウォッヂドッグタイマは有効となり、カウント動作を行います。"0"を書き込んだ場合は無効となります。カウント動作が停止するため割り込み(NMI)も発生しません。イニシャルリセット時、このレジスタは"1"にセットされます。

#### WDRST: 00FF40H·D2

ウォッヂドッグタイマをリセットします。

"1"書き込み: ウォッヂドッグタイマリセット

"0"書き込み: ノーオペレーション

読み出し: 常時"0"

WDRSTに"1"を書き込むことによりウォッヂドッグタイマはリセットされ、その直後リスタートします。"0"の書き込みはノーオペレーションとなります。

WDRSTは書き込み専用のため、読み出し時は常時"0"となります。

#### 5.3.4 プログラミング上の注意事項

- (1) ウォッヂドッグタイマを使用する場合は、3秒周期以内に必ずソフトウェアでリセットする必要があります。
- (2) NMI割り込み発生から2msec以内はSLP命令を実行しないでください。(fosc1=32.768kHzの場合)
- (3) イニシャルリセットによりウォッヂドッグタイマは動作状態に設定されますので、使用しない場合は割り込み(NMI)発生前にウォッヂドッグタイマを無効に設定してください。

## 5.4 発振回路

### 5.4.1 発振回路の構成

S1C88649は2種類の発振回路(OSC1およびOSC3)を内蔵したツインクロック仕様となっています。OSC3発振回路はCPUや一部の周辺回路を高速動作させるためのメインクロック(Max. 4.2MHz)を、OSC1発振回路は低電力動作用のサブクロック(Typ. 32.768kHz)を発生します。

図5.4.1.1に発振回路の構成を示します。



図5.4.1.1 発振回路の構成

イニシャルリセット時、CPUの動作クロックにはOSC3発振回路が選択されます。

OSC3発振回路のON/OFFとシステムクロックの切り替え(OSC3↔OSC1)はソフトウェアによって制御できます。OSC3発振回路はCPUや一部の周辺回路の高速動作が必要な場合に使用します。それ以外の場合は消費電流を低減させるためにOSC3発振を停止させ、OSC1を動作クロックとして使用してください。

### 5.4.2 マスクオプション

#### OSC1発振回路

水晶発振回路  
CR発振回路

#### OSC3発振回路

水晶発振回路  
セラミック発振回路  
CR発振回路

OSC1発振回路の種類としては水晶発振またはCR発振のいずれかをマスクオプションで選択できます。OSC3発振回路の種類としては水晶発振、セラミック発振、CR発振のいずれかをOSC1同様にマスクオプションで選択できます。

注! OSC3水晶発振回路を使用する場合は、OSC1 CR発振回路を選択しないでください。OSC3の発振が安定する前に、内部へOSC3クロックが供給されてしまう可能性があります。

### 5.4.3 OSC1発振回路

OSC1発振回路は32.768kHz(Typ.)のシステムクロックを発生します。

OSC1発振クロックはCPUおよび周辺回路の低速(低消費電力)動作時のシステムクロックとして使用されます。また、OSC3をシステムクロックとして使用する場合にも、計時タイマやストップウォッチタイマの原振として使用されます。

本発振回路は、SLP命令実行時に発振停止状態となります。

発振回路の種類としては、水晶発振またはCR発振のいずれかをマスクオプションで選択できます。

図5.4.3.1にOSC1発振回路の構造を示します。



(1) 水晶発振回路



(2) CR発振回路

図5.4.3.1 OSC1発振回路

水晶発振回路を選択した場合は、OSC1端子とOSC2端子間に水晶振動子X'tal1(Typ. 32.768kHz)を、OSC1端子とVss間にトリマキャパシタCG1(5~25pF)をそれぞれ接続することにより、容易に水晶発振回路を構成することができます。

CR発振回路を選択した場合はOSC1端子とOSC2端子間に抵抗(RCR1)を接続します。

#### 5.4.4 OSC3発振回路

OSC3発振回路はCPUや一部の周辺回路を高速動作させる場合のシステムクロックを発生します。

本発振回路はSLP命令実行時、またはレジスタOSCCに"0"設定時に発振停止状態となります。

発振回路の種類としては水晶発振、セラミック発振、CR発振のいずれかをマスクオプションで選択できます。

図5.4.4.1にOSC3発振回路の構造を示します。



図5.4.4.1 OSC3発振回路

水晶/セラミック発振回路を選択した場合は、OSC3端子とOSC4端子間に水晶振動子(Xtal 2)またはセラミック振動子(Ceramic)と帰還抵抗(R<sub>f</sub>)を、同OSC3、OSC4端子とV<sub>SS</sub>間にキャパシタを2個(C<sub>G2</sub>、C<sub>D2</sub>)それぞれ接続することで水晶またはセラミック発振回路(Max. 4.2MHz)を構成できます。CR発振を選択した場合はOSC3端子とOSC4端子間に抵抗(R<sub>CR3</sub>)を接続するだけでCR発振回路(Max. 2.0MHz)を構成できます。

#### 5.4.5 CPUクロックの切り換え

OSC1とOSC3のどちらをCPUのシステムクロックとして使用するかを、ソフトウェアによって切り換えることができます。

OSC1でCPUが動作している間は、OSC3発振回路をOFFさせることでパワーセーブが実現できます。

OSC3での動作が必要な場合にOSC3発振回路をONさせ、システムクロックを切り換えることで高速動作が実現できます。この場合、OSC3発振回路をONにしてから発振が安定するまでに数msec～数10msecの時間を必要としますので、その時間が経過した後にクロックの切り換えを行ってください。(発振開始時間は発振子、外付け部品によって変動します。"8 電気的の特性"に発振開始時間の一例を示しますので参照してください。)

OSC3からOSC1に切り換える場合は、クロック切り換えの直後にOSC3発振回路をOFFしてください。

図5.4.5.1にクロック切り換えの状態遷移図を示します。

プログラム実行状態



\* スタンバイ状態からの復帰先は、スタンバイ状態へ遷移する以前のプログラム実行状態となります。

図5.4.5.1 クロック切り換えの状態遷移図

## 5.4.6 発振回路の制御方法

表5.4.6.1に発振回路の制御ビットを示します。

表5.4.6.1 発振回路の制御ビット

| アドレス   | ビット | 名称     | 機能             | 1    | 0    | SR     | R/W | 注釈     |
|--------|-----|--------|----------------|------|------|--------|-----|--------|
| 00FF02 | D7  | EBR    | 汎用レジスタ         |      | 0    | 0      | R/W | 予約レジスタ |
|        | D6  | WT2    | ウェイトステート制御     |      | 0    |        | R/W |        |
|        | D5  | WT1    | WT2            | WT1  | WT0  | ステート数  |     |        |
|        |     |        | 1              | 1    | 1    | 14     |     |        |
|        |     |        | 1              | 1    | 0    | 12     |     |        |
|        |     |        | 1              | 0    | 1    | 10     |     |        |
|        |     |        | 1              | 0    | 0    | 8      |     |        |
|        | D4  | WT0    | 0              | 1    | 1    | 6      |     |        |
|        |     |        | 0              | 1    | 0    | 4      |     |        |
|        |     |        | 0              | 0    | 1    | 2      |     |        |
|        |     |        | 0              | 0    | 0    | ノーウェイト |     |        |
|        | D3  | CLKCHG | CPU動作クロック切り換え  | OSC3 | OSC1 | 1      | R/W |        |
|        | D2  | OSCC   | OSC3発振On/Off制御 | On   | Off  | 1      | R/W |        |
|        | D1  | VDC1   | 汎用レジスタ         |      | 0    | 0      | R/W | 予約レジスタ |
|        | D0  | VDC0   | 汎用レジスタ         |      | 0    | 0      | R/W |        |

### OSCC: 00FF02H·D2

OSC3発振回路の発振ON、OFFを制御します。

"1"書き込み: OSC3発振ON

"0"書き込み: OSC3発振OFF

読み出し: 可能

CPUや一部の周辺回路を高速動作させる必要のある場合にOSCCを"1"とし、それ以外の場合は、低消費電力化のため"0"としてください。

イニシャルリセット時、OSCCは"1"(OSC3発振ON)に設定されます。

### CLKCHG: 00FF02H·D3

CPUの動作クロックを選択します。

"1"書き込み: OSC3クロック

"0"書き込み: OSC1クロック

読み出し: 可能

CPUの動作クロックはCLKCHGに"1"を設定した場合OSC3、"0"を設定した場合OSC1となります。

イニシャルリセット時、CLKCHGは"1"(OSC3クロック)に設定されます。

## 5.4.7 プログラミング上の注意事項

- (1) CPUの高速動作を必要としない場合は低消費電力化のため、以下に示す設定内容にしたがって周辺回路を動作させてください。
  - CPU動作クロック .... OSC1
  - OSC3発振回路 ..... OFF  
(一部の周辺回路に対してOSC3クロックが必要ない場合)
- (2) OSC3発振回路をONにしてから発振が安定するまでに、数msec ~ 数10msecの時間を必要とします。したがって、CPUの動作クロック切り換え(OSC1→OSC3)はOSC3発振ONの後、充分な待ち時間をおいてから行ってください。(発振開始時間は発振子、外付け部品によって変動します。"8 電気的特性"に発振開始時間の一例を示しますので参照してください。)
- (3) OSC3からOSC1へのクロック切り換えと、OSC3発振OFFは別々の命令で行ってください。1命令で同時に処理すると、CPUの誤動作につながります。
- (4) 電源投入時のOSC3からOSC1へのクロック切り換えは、OSC1の発振回路の安定を待って切り換えてください。OSC1の安定時間を参照してください。

## 5.5 入力ポート (Kポート)

### 5.5.1 入力ポートの構成

S1C88649は8ビット(K00～K07)の入力ポートを内蔵しており、これらのポートはすべて割り込み機能を持つ汎用入力ポート端子として使用できます。

K06およびK07入力ポート端子はプログラマブルタイマ(イベントカウンタ)の外部クロック(EXCL0/EXCL1)入力端子も兼ねており、入力ポート機能はそのままに入力信号が共有されます。("5.11 プログラマブルタイマ"参照)

図5.5.1.1に入力ポートの構造を示します。



図5.5.1.1 入力ポートの構造

各入力ポート端子は3ステートバッファを通して直接データバスに接続されており、入力ポート読み出し時点での入力信号の状態がそのままデータとして読み込まれます。

### 5.5.2 マスクオプション

#### 入力ポートPull-up抵抗

|           |      |      |
|-----------|------|------|
| K00 ..... | 抵抗あり | 抵抗なし |
| K01 ..... | 抵抗あり | 抵抗なし |
| K02 ..... | 抵抗あり | 抵抗なし |
| K03 ..... | 抵抗あり | 抵抗なし |
| K04 ..... | 抵抗あり | 抵抗なし |
| K05 ..... | 抵抗あり | 抵抗なし |
| K06 ..... | 抵抗あり | 抵抗なし |
| K07 ..... | 抵抗あり | 抵抗なし |

#### 入力ポート入力インターフェースレベル

|           |         |           |
|-----------|---------|-----------|
| K00 ..... | CMOSレベル | CMOSシユミット |
| K01 ..... | CMOSレベル | CMOSシユミット |
| K02 ..... | CMOSレベル | CMOSシユミット |
| K03 ..... | CMOSレベル | CMOSシユミット |
| K04 ..... | CMOSレベル | CMOSシユミット |
| K05 ..... | CMOSレベル | CMOSシユミット |
| K06 ..... | CMOSレベル | CMOSシユミット |
| K07 ..... | CMOSレベル | CMOSシユミット |

入力ポートK00～K07にはPull-up抵抗が内蔵されており、マスクオプションでこれを使用するかしないかを各ポート(1ビット)ごとに選択できます。また、入力インターフェースレベルについてもCMOSレベルまたはCMOSシユミットレベルを各ポート(1ビット)ごとに選択できます。

### 5.5.3 プルアップ制御

マスクオプションでPull-up抵抗ありを選択した場合、これを使用するかしないかを各ポート(1ビット)ごとにソフトウェアで選択できます。

各ポートに対応したPull-upコントロールレジスタPULK0xに"1"を書き込むことによりPull-up抵抗が有効になり、入力ラインがPull-upされます。"0"を書き込んだ場合、Pull-upは行われません。

マスクオプションでPull-up抵抗なしを選択した場合、レジスタの設定は無効になり汎用レジスタとして使用することができます。

イニシャルリセット時、Pull-upコントロールレジスタは"1"(Pull-up)に設定されます。

Pull-up付きポートはプッシュスイッチ、キーマトリクス等の入力に適当です。

内蔵Pull-up抵抗によって、入力端子をLOWレベルからHIGHレベルに変化させる場合、Pull-up抵抗と端子の負荷容量等の時定数によって波形立ち上がりに遅延が生じます。このため、入力ポートの取り込みには適切な待ち時間の設定が必要となります。これについては特に、キーマトリクス構成時のキースキャン等に注意が必要です。待ち時間は以下の式で求められる値以上を設定してください。

$$\text{待ち時間} = R_{IN} \times (C_{IN} + \text{基板上の負荷容量}) \times 1.6 [\text{sec}]$$

RIN: Pull-up抵抗Max.値

CIN: 端子容量Max.値

Pull-upなしのポートは、スライドスイッチ入力、他LSIとのインターフェースなどに適当となります。この場合は、入力にフローティング状態が発生しないよう注意してください。

使用しない入力ポートについてはマスクオプションデフォルトの"抵抗あり"を選択し、Pull-upコントロールレジスタを有効に設定してください。

### 5.5.4 割り込み機能と入力比較レジスタ

入力ポートK00～K07は、すべて割り込み機能を持っており、端子ごとに割り込み発生条件をソフトウェアで設定することができます。

端子ごとに設定した割り込み発生条件が成立すると、それに対応した割り込み要因フラグFK00～FK07が"1"にセットされ、割り込みが発生します。K00～K07に対応した割り込みイネーブルレジスタEK00～EK07の設定により、CPUに対する割り込みを許可/禁止することができます。

また、CPUに対する入力割り込みの優先レベルを、割り込みプライオリティレジスタPK00～PK01によって、任意のレベル(0～3)に設定できます。

上記、割り込み制御レジスタの詳細と割り込み発生後の動作については"5.16 割り込みとスタンバイ状態"を参照してください。

入力割り込みの例外処理ベクタは、それぞれ以下のとおり設定されています。

|            |         |
|------------|---------|
| K07入力割り込み: | 000006H |
| K06入力割り込み: | 000008H |
| K05入力割り込み: | 00000AH |
| K04入力割り込み: | 00000CH |
| K03入力割り込み: | 00000EH |
| K02入力割り込み: | 000010H |
| K01入力割り込み: | 000012H |
| K00入力割り込み: | 000014H |

図5.5.4.1に入力割り込み回路の構成を示します。



図5.5.4.1 入力割り込み回路の構成

入力比較レジスタKCPiは、各入力ポートの割り込みを入力の立ち上がりエッジで発生させるか、立ち下がりエッジで発生させるかを選択します。

入力端子K0xが入力比較レジスタKCP0xで指定された状態に変化すると、割り込み要因フラグFK0xが"1"にセットされ、割り込みが発生します。

なお、各入力ポートにはチャタリングによる誤った割り込み発生を防止するため、チャタリング除去回路が設けられ、入力レベルを検定しています。チャタリング除去は、K00～K03、K04～K07に対して、それぞれに設定することができます。また、検定時間をCTK00x～CTK02xレジスタによって128msec、64msec、16msec、4msec、時間検定なしから選択することができます。

- 注!
- CTK0xレジスタの設定変更は、必ず割り込みが禁止されている状態で行ってください。割り込みイネーブルレジスタEK0xによって割り込みが許可されている状態で設定を変更すると、割り込みが誤って発生する場合があります。
  - チャタリング除去の検定時間とは、除去できる最大パルス幅のことを指します。ポートの割り込みを有効にしたい場合は、最小で検定時間、最大で検定時間の2倍の入力時間が必要になります。
  - 入力信号の立ち上がり/立ち下がり時間が遅い場合、信号がしきい値を通過するまでに時間がかかり、内部信号が発振する現象が起こる可能性があります。この場合、入力割り込みは誤動作しますので、入力信号の立ち上がり/立ち下がり時間は25nsec以下を目安に設定してください。

## 5.5.5 入力ポートの制御方法

表5.5.5.1に入力ポートの制御ビットを示します。

表5.5.5.1(a) 入力ポートの制御ビット

| アドレス   | ビット | 名称     | 機能                                  | 1                           | 0                                          | SR | R/W | 注釈        |
|--------|-----|--------|-------------------------------------|-----------------------------|--------------------------------------------|----|-----|-----------|
| 00FF52 | D7  | KCP07  | K07入力比較レジスタ                         | 立ち下がり<br>エッジで<br>割り込み<br>発生 | 立ち上がり<br>エッジで<br>割り込み<br>発生                | 1  | R/W |           |
|        | D6  | KCP06  | K06入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D5  | KCP05  | K05入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D4  | KCP04  | K04入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D3  | KCP03  | K03入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D2  | KCP02  | K02入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D1  | KCP01  | K01入力比較レジスタ                         |                             |                                            |    |     |           |
|        | D0  | KCP00  | K00入力比較レジスタ                         |                             |                                            |    |     |           |
| 00FF54 | D7  | K07D   | K07入力ポートデータ                         | Highレベル<br>入力               | Lowレベル<br>入力                               | -  | R   |           |
|        | D6  | K06D   | K06入力ポートデータ                         |                             |                                            |    |     |           |
|        | D5  | K05D   | K05入力ポートデータ                         |                             |                                            |    |     |           |
|        | D4  | K04D   | K04入力ポートデータ                         |                             |                                            |    |     |           |
|        | D3  | K03D   | K03入力ポートデータ                         |                             |                                            |    |     |           |
|        | D2  | K02D   | K02入力ポートデータ                         |                             |                                            |    |     |           |
|        | D1  | K01D   | K01入力ポートデータ                         |                             |                                            |    |     |           |
|        | D0  | K00D   | K00入力ポートデータ                         |                             |                                            |    |     |           |
| 00FF56 | D7  | PULK07 | K07プルアップコントロールレジスタ                  | On                          | Off                                        | 1  | R/W |           |
|        | D6  | PULK06 | K06プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D5  | PULK05 | K05プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D4  | PULK04 | K04プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D3  | PULK03 | K03プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D2  | PULK02 | K02プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D1  | PULK01 | K01プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
|        | D0  | PULK00 | K00プルアップコントロールレジスタ                  |                             |                                            |    |     |           |
| 00FF58 | D7  | -      | -                                   | -                           | -                                          | -  | -   | 読み出し時は"0" |
|        | D6  | CTK02H | K04 ~ K07ポートチャタリング防止<br>(入力レベル検定時間) | CTK02H CTK01H CTK00H        | 検定時間<br>128ms<br>64ms<br>16ms<br>4ms<br>なし | 0  | R/W |           |
|        | D5  | CTK01H |                                     |                             |                                            |    |     |           |
|        | D4  | CTK00H |                                     |                             |                                            |    |     |           |
|        | D3  | -      | -                                   | -                           | -                                          | -  | -   | 読み出し時は"0" |
|        | D2  | CTK02L | K00 ~ K03ポートチャタリング防止<br>(入力レベル検定時間) | CTK02L CTK01L CTK00L        | 検定時間<br>128ms<br>64ms<br>16ms<br>4ms<br>なし | 0  | R/W |           |
|        | D1  | CTK01L |                                     |                             |                                            |    |     |           |
|        | D0  | CTK00L |                                     |                             |                                            |    |     |           |

表5.5.5.1(b) 入力ポートの制御ビット

| アドレス   | ビット | 名称    | 機能               | 1                                                  | 0                                  | SR               | R/W                      | 注釈 |  |  |  |
|--------|-----|-------|------------------|----------------------------------------------------|------------------------------------|------------------|--------------------------|----|--|--|--|
| 00FF20 | D7  | PK01  | K00～K07割り込み      | PK01 PK00<br>PSIF1 PSIF0<br>PSW1 PSW0<br>PTM1 PTM0 | 優先<br>レベル3<br>レベル2<br>レベル1<br>レベル0 | 0<br>0<br>0<br>0 | R/W<br>R/W<br>R/W<br>R/W |    |  |  |  |
|        | D6  | PK00  | プライオリティレジスタ      |                                                    |                                    |                  |                          |    |  |  |  |
|        | D5  | PSIF1 | シリアルインターフェース割り込み |                                                    |                                    |                  |                          |    |  |  |  |
|        | D4  | PSIF0 | プライオリティレジスタ      |                                                    |                                    |                  |                          |    |  |  |  |
|        | D3  | PSW1  | ストップウォッチタイマ割り込み  |                                                    |                                    |                  |                          |    |  |  |  |
|        | D2  | PSW0  | プライオリティレジスタ      |                                                    |                                    |                  |                          |    |  |  |  |
|        | D1  | PTM1  | 計時タイマ割り込み        |                                                    |                                    |                  |                          |    |  |  |  |
|        | D0  | PTM0  | プライオリティレジスタ      |                                                    |                                    |                  |                          |    |  |  |  |
| 00FF24 | D7  | EK07  | K07割り込みイネーブル     | 割り込み<br>許可                                         | 割り込み<br>禁止                         | 0                | R/W                      |    |  |  |  |
|        | D6  | EK06  | K06割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D5  | EK05  | K05割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D4  | EK04  | K04割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D3  | EK03  | K03割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D2  | EK02  | K02割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D1  | EK01  | K01割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D0  | EK00  | K00割り込みイネーブル     |                                                    |                                    |                  |                          |    |  |  |  |
| 00FF28 | D7  | FK07  | K07割り込み要因フラグ     | (R)<br>割り込み<br>要因あり                                | (R)<br>割り込み<br>要因なし                | 0                | R/W                      |    |  |  |  |
|        | D6  | FK06  | K06割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D5  | FK05  | K05割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D4  | FK04  | K04割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D3  | FK03  | K03割り込み要因フラグ     | (W)<br>リセット                                        | (W)<br>無効                          |                  |                          |    |  |  |  |
|        | D2  | FK02  | K02割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D1  | FK01  | K01割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |
|        | D0  | FK00  | K00割り込み要因フラグ     |                                                    |                                    |                  |                          |    |  |  |  |

**K00D～K07D: 00FF54H**

K0x入力ポート端子の入力データが読み出せます。

"1"読み出し: HIGHレベル

"0"読み出し: LOWレベル

書き込み: 無効

入力ポートK00～K07の端子電圧がそれぞれHIGH(VDD)レベルのとき"1"、LOW(Vss)レベルのとき"0"として直接読み出せます。

本ビットは読み出し専用のため、書き込み動作は無効となります。

**PULK00～PULK07: 00FF56H**

入力プルアップ抵抗を制御します。

"1"書き込み: プルアップON

"0"書き込み: プルアップOFF

読み出し: 可能

PULK0xは各入力ポートK0xに対応するプルアップコントロールレジスタで、各入力ポートに内蔵されたプルアップ抵抗をON/OFFします。

マスクオプションでプルアップ抵抗なしを選択した場合、レジスタの設定は無効になり汎用レジスタとして使用することができます。

PULK0xに"1"を書き込むことにより、対応する入力ポートK0xがプルアップされます。"0"を書き込んだ場合、プルアップは行われません。

イニシャルリセット時、本レジスタは"1"(プルアップON)に設定されます。

**KCP00~KCP07: 00FF52H**

K00~K07入力ポート端子の割り込み発生条件(割り込み発生タイミング)を設定します。

- "1"書き込み: 立ち下がりエッジ  
 "0"書き込み: 立ち上がりエッジ  
 読み出し: 可能

KCP0xは各入力ポートK0xに対応する入力比較レジスタで、"1"に設定した入力ポートの割り込みは入力の立ち下がりエッジで、"0"に設定した入力ポートの割り込みは入力の立ち上がりエッジでそれぞれ発生します。

イニシャルリセット時、本レジスタは"1"(立ち下がりエッジ)に設定されます。

**CTK00L~CTK02L: 00FF58H·D0~D2**

K00~K03入力ポート割り込み用チャタリング除去回路の入力レベル検定時間を表5.5.5.2のとおり設定します。

表5.5.5.2 入力検定時間の設定

| CTK02L | CTK01L | CTK00L | 入力レベル検定時間 |
|--------|--------|--------|-----------|
| 1      | ×      | ×      | 128msec   |
| 0      | 1      | 1      | 64msec    |
| 0      | 1      | 0      | 16msec    |
| 0      | 0      | 1      | 4msec     |
| 0      | 0      | 0      | なし        |

本レジスタの設定変更は、必ず割り込みが禁止されている状態で行ってください。割り込みイネーブルレジスタEK0xによって割り込みが許可されている状態で設定を変更すると、割り込みが誤って発生する場合があります。

イニシャルリセット時、本レジスタは"0"(なし)に設定されます。

**CTK00H~CTK02H: 00FF58H·D4~D6**

K04~K07入力ポート割り込み用チャタリング除去回路の入力レベル検定時間を表5.5.5.3のとおり設定します。

表5.5.5.3 入力検定時間の設定

| CTK02H | CTK01H | CTK00H | 入力レベル検定時間 |
|--------|--------|--------|-----------|
| 1      | ×      | ×      | 128msec   |
| 0      | 1      | 1      | 64msec    |
| 0      | 1      | 0      | 16msec    |
| 0      | 0      | 1      | 4msec     |
| 0      | 0      | 0      | なし        |

本レジスタの設定変更は、必ず割り込みが禁止されている状態で行ってください。割り込みイネーブルレジスタEK0xによって割り込みが許可されている状態で設定を変更すると、割り込みが誤って発生する場合があります。

イニシャルリセット時、本レジスタは"0"(なし)に設定されます。

**PK00, PK01: 00FF20H·D6, D7**

入力割り込みの優先レベルを設定します。

PK00、PK01は入力割り込みに対応した割り込みプライオリティレジスタです。

本レジスタによって設定できる割り込み優先レベルは表5.5.5.4のとおりです。

表5.5.5.4 割り込み優先レベルの設定

| PK01 | PK00 | 割り込み優先レベル   |
|------|------|-------------|
| 1    | 1    | レベル3 (IRQ3) |
| 1    | 0    | レベル2 (IRQ2) |
| 0    | 1    | レベル1 (IRQ1) |
| 0    | 0    | レベル0 (なし)   |

イニシャルリセット時、本レジスタは"0"(レベル0)に設定されます。

**EK00~EK07: 00FF24H**

CPUに対する割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

EK0xは各入力ポートK0xに対応する割り込みイネーブルレジスタで、"1"に設定した端子の割り込みが許可され、"0"に設定した端子の割り込みが禁止されます。

イニシャルリセット時、本レジスタは"0"(割り込み禁止)に設定されます。

**FK00~FK07: 00FF28H**

入力割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FK0xは各入力ポートK0xに対応する割り込み要因フラグで、割り込み発生条件の成立により"1"にセットされます。このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インタラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインタラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

イニシャルリセット時、本フラグはすべて"0"にリセットされます。

### 5.5.6 プログラミング上の注意事項

(1) 入力ポートをLOWレベルからプルアップ抵抗でHIGHレベルに変化させる場合、プルアップ抵抗と端子の負荷容量等の時定数によって波形立ち上がりに遅延が生じます。このため、入力ポートの取り込みには適切な待ち時間の設定が必要となります。これについては特に、キーマトリクス構成時のキースキャン等に注意が必要です。待ち時間は以下の式で求められる値以上を設定してください。

$$\text{待ち時間} = R_{IN} \times (C_{IN} + \text{基板上の負荷容量}) \times 1.6 \text{ [sec]}$$

$R_{IN}$ : プルアップ抵抗Max.値

$C_{IN}$ : 端子容量Max.値

(2) CTK0xレジスタの設定変更は、必ず割り込みが禁止されている状態で行ってください。割り込みイネーブルレジスタEK0xによって割り込みが許可されている状態で設定を変更すると、割り込みが誤って発生する場合があります。

## 5.6 出力ポート (Rポート)

### 5.6.1 出力ポートの構成

S1C88649は25ビット(R00～R07、R10～R17、R20～R24、R30～R33)の出力ポートを内蔵しています。出力ポートの構成はバスモードの設定により、以下のとおり異なります。

表5.6.1.1 出力ポートの構成

| 端子  | バスモード        |                |
|-----|--------------|----------------|
|     | シングルチップマキシマム | 拡張512K         |
| R00 | 出力ポートR00     | アドレスA0         |
| R01 | 出力ポートR01     | アドレスA1         |
| R02 | 出力ポートR02     | アドレスA2         |
| R03 | 出力ポートR03     | アドレスA3         |
| R04 | 出力ポートR04     | アドレスA4         |
| R05 | 出力ポートR05     | アドレスA5         |
| R06 | 出力ポートR06     | アドレスA6         |
| R07 | 出力ポートR07     | アドレスA7         |
| R10 | 出力ポートR10     | アドレスA8         |
| R11 | 出力ポートR11     | アドレスA9         |
| R12 | 出力ポートR12     | アドレスA10        |
| R13 | 出力ポートR13     | アドレスA11        |
| R14 | 出力ポートR14     | アドレスA12        |
| R15 | 出力ポートR15     | アドレスA13        |
| R16 | 出力ポートR16     | アドレスA14        |
| R17 | 出力ポートR17     | アドレスA15        |
| R20 | 出力ポートR20     | アドレスA16        |
| R21 | 出力ポートR21     | アドレスA17        |
| R22 | 出力ポートR22     | アドレスA18        |
| R23 | 出力ポートR23     | RD信号           |
| R24 | 出力ポートR24     | WR信号           |
| R30 | 出力ポートR30     | 出力ポートR30/CE0信号 |
| R31 | 出力ポートR31     | 出力ポートR31/CE1信号 |
| R32 | 出力ポートR32     | 出力ポートR32/CE2信号 |
| R33 | 出力ポートR32     | 出力ポートR33/CE3信号 |

ここではシングルチップマキシマムモード時の構成として出力ポートのみの説明を行います。バスの制御については"5.2 システムコントローラとバスの制御"を参照してください。

図5.6.1.1に出力ポートの基本構造を示します。



図5.6.1.1 出力ポートの構造

拡張512Kモードの場合、バス機能に使用される出力ポートのデータレジスタとハイインピーダンス制御レジスタはリード/ライト可能な汎用レジスタとして使用することができ、バス信号の出力には影響を与えません。

各出力ポートはソフトウェアによってハイインピーダンス制御が可能です。

これにより、出力信号ラインを他の外部デバイスと共有することも可能となります。

出力ポートには以下に示す端子系列ごとのハイインピーダンス制御レジスタが設けられており、このレジスタによってコンプリメンタリ出力、またはハイインピーダンス状態のいずれかが選択できます。

| 表5.6.2.1 ハイインピーダンス制御レジスタ |         |
|--------------------------|---------|
| レジスタ                     | 出力ポート端子 |
| HZR0L                    | R00～R03 |
| HZR0H                    | R04～R07 |
| HZR1L                    | R10～R13 |
| HZR1H                    | R14～R17 |
| HZR20                    | R20     |
| HZR21                    | R21     |
| HZR22                    | R22     |
| HZR23                    | R23     |
| HZR24                    | R24     |
| HZR30                    | R30     |
| HZR31                    | R31     |
| HZR32                    | R32     |
| HZR33                    | R33     |

ハイインピーダンス制御レジスタHZRxxに"1"を設定すると対応する出力ポート端子がハイインピーダンス状態となり、"0"を設定するとコンプリメンタリ出力となります。

### 5.6.3 DC出力

図5.6.1.1に示すように、出力ポートのデータレジスタに"1"を書き込むと出力端子がHIGH(VDD)レベルとなり、"0"を書き込むとLOW(Vss)レベルとなります。出力がハイインピーダンス状態の場合にデータレジスタに書き込まれたデータは、出力をコンプリメンタリに切り換えた時点で端子から出力されます。

### 5.6.4 出力ポートの制御方法

表5.6.4.1に出力ポートの制御ビットを示します。

表5.6.4.1(a) 出力ポートの制御ビット

| アドレス   | ビット | 名称    | 機能                 | 1         | 0        | SR | R/W | 注釈     |  |
|--------|-----|-------|--------------------|-----------|----------|----|-----|--------|--|
| 00FF70 | D7  | HZR51 | 汎用レジスタ             | 1         | 0        | 0  | R/W | 予約レジスタ |  |
|        | D6  | HZR50 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D5  | HZR4H | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D4  | HZR4L | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D3  | HZR1H | R14~R17ハイインピーダンス制御 | ハイインピーダンス | コンブリメンタリ | 0  | R/W |        |  |
|        | D2  | HZR1L | R10~R13ハイインピーダンス制御 |           |          |    |     |        |  |
|        | D1  | HZR0H | R04~R07ハイインピーダンス制御 |           |          |    |     |        |  |
|        | D0  | HZR0L | R00~R03ハイインピーダンス制御 |           |          |    |     |        |  |
| 00FF71 | D7  | HZR27 | 汎用レジスタ             | 1         | 0        | 0  | R/W | 予約レジスタ |  |
|        | D6  | HZR26 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D5  | HZR25 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D4  | HZR24 | R24ハイインピーダンス制御     | ハイインピーダンス | コンブリメンタリ | 0  | R/W |        |  |
|        | D3  | HZR23 | R23ハイインピーダンス制御     |           |          |    |     |        |  |
|        | D2  | HZR22 | R22ハイインピーダンス制御     |           |          |    |     |        |  |
|        | D1  | HZR21 | R21ハイインピーダンス制御     |           |          |    |     |        |  |
|        | D0  | HZR20 | R20ハイインピーダンス制御     |           |          |    |     |        |  |
| 00FF72 | D7  | HZR37 | 汎用レジスタ             | 1         | 0        | 0  | R/W | 予約レジスタ |  |
|        | D6  | HZR36 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D5  | HZR35 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D4  | HZR34 | 汎用レジスタ             | 1         | 0        | 0  | R/W |        |  |
|        | D3  | HZR33 | R33ハイインピーダンス制御     | ハイインピーダンス | コンブリメンタリ | 0  | R/W |        |  |
|        | D2  | HZR32 | R32ハイインピーダンス制御     |           |          |    |     |        |  |
|        | D1  | HZR31 | R31ハイインピーダンス制御     |           |          |    |     |        |  |
|        | D0  | HZR30 | R30ハイインピーダンス制御     |           |          |    |     |        |  |
| 00FF73 | D7  | R07D  | R07出力ポートデータ        | High      | Low      | 1  | R/W |        |  |
|        | D6  | R06D  | R06出力ポートデータ        |           |          |    |     |        |  |
|        | D5  | R05D  | R05出力ポートデータ        |           |          |    |     |        |  |
|        | D4  | R04D  | R04出力ポートデータ        |           |          |    |     |        |  |
|        | D3  | R03D  | R03出力ポートデータ        |           |          |    |     |        |  |
|        | D2  | R02D  | R02出力ポートデータ        |           |          |    |     |        |  |
|        | D1  | R01D  | R01出力ポートデータ        |           |          |    |     |        |  |
|        | D0  | R00D  | R00出力ポートデータ        |           |          |    |     |        |  |
| 00FF74 | D7  | R17D  | R17出力ポートデータ        | High      | Low      | 1  | R/W |        |  |
|        | D6  | R16D  | R16出力ポートデータ        |           |          |    |     |        |  |
|        | D5  | R15D  | R15出力ポートデータ        |           |          |    |     |        |  |
|        | D4  | R14D  | R14出力ポートデータ        |           |          |    |     |        |  |
|        | D3  | R13D  | R13出力ポートデータ        |           |          |    |     |        |  |
|        | D2  | R12D  | R12出力ポートデータ        |           |          |    |     |        |  |
|        | D1  | R11D  | R11出力ポートデータ        |           |          |    |     |        |  |
|        | D0  | R10D  | R10出力ポートデータ        |           |          |    |     |        |  |
| 00FF75 | D7  | R27D  | 汎用レジスタ             | 1         | 0        | 1  | R/W | 予約レジスタ |  |
|        | D6  | R26D  | 汎用レジスタ             | 1         | 0        | 1  | R/W |        |  |
|        | D5  | R25D  | 汎用レジスタ             | 1         | 0        | 1  | R/W |        |  |
|        | D4  | R24D  | R24出力ポートデータ        | High      | Low      | 1  | R/W |        |  |
|        | D3  | R23D  | R23出力ポートデータ        |           |          |    |     |        |  |
|        | D2  | R22D  | R22出力ポートデータ        |           |          |    |     |        |  |
|        | D1  | R21D  | R21出力ポートデータ        |           |          |    |     |        |  |
|        | D0  | R20D  | R20出力ポートデータ        |           |          |    |     |        |  |

表5.6.4.1(b) 出力ポートの制御ビット

| アドレス   | ビット | 名称   | 機能          | 1 | 0 | SR | R/W | 注釈     |
|--------|-----|------|-------------|---|---|----|-----|--------|
| 00FF76 | D7  | R37D | 汎用レジスタ      | 1 | 0 | 1  | R/W | 予約レジスタ |
|        | D6  | R36D | 汎用レジスタ      | 1 | 0 | 1  | R/W |        |
|        | D5  | R35D | 汎用レジスタ      | 1 | 0 | 1  | R/W |        |
|        | D4  | R34D | 汎用レジスタ      | 1 | 0 | 1  | R/W |        |
|        | D3  | R33D | R33出力ポートデータ |   |   |    |     |        |
|        | D2  | R32D | R32出力ポートデータ |   |   |    |     |        |
|        | D1  | R31D | R31出力ポートデータ |   |   |    |     |        |
|        | D0  | R30D | R30出力ポートデータ |   |   |    |     |        |

**HZR0L, HZR0H: 00FF70H·D0, D1****HZR1L, HZR1H: 00FF70H·D2, D3****HZR20~HZR24: 00FF71H·D0~D4****HZR30~HZR33: 00FF72H·D0~D3**

各出力端子をハイインピーダンスに設定します。

"1"書き込み: ハイインピーダンス

"0"書き込み: コンプリメンタリ

読み出し: 可能

HZRxxは出力ポート端子のハイインピーダンス制御レジスタで、表5.6.2.1に示すとおり各出力ポート端子に対応しています。

HZRxxに"1"を設定すると対応する出力ポート端子がハイインピーダンス状態となり、"0"を設定するとコンプリメンタリ出力となります。

イニシャルリセット時、本レジスタはすべて"0"(コンプリメンタリ)に設定されます。

**R00D~R07D: 00FF73H****R10D~R17D: 00FF74H****R20D~R24D: 00FF75H·D0~D4****R30D~R33D: 00FF76H·D0~D3**

Rxx出力ポート端子の出力データを設定します。

"1"書き込み: HIGHレベル出力

"0"書き込み: LOWレベル出力

読み出し: 可能

RxxDは各出力ポートのデータレジスタで、"1"を設定すると対応する出力ポート端子がHIGH(VDD)レベルとなり、"0"を設定するとLOW(Vss)レベルとなります。

イニシャルリセット時、本レジスタはすべて"1"(HIGHレベル出力)に設定されます。

バス信号の出力に設定されている出力ポートのデータレジスタは、出力端子に影響を与えないリード/ライト可能な汎用レジスタとして使用することができます。

## 5.7 入出力兼用ポート(Pポート)

### 5.7.1 入出力兼用ポートの構成

S1C88649は16ビット(P00～P07、P10～P17)の入出力兼用(I/O)ポートを内蔵しています。

入出力兼用ポートの構成はバスモードにより、以下のとおり異なります。

表5.7.1.1 入出力兼用(I/O)ポートの構成

| 端子  | バスモード                   |         |
|-----|-------------------------|---------|
|     | シングルチップマキシマム            | 拡張512K  |
| P00 | I/OポートP00               | データバスD0 |
| P01 | I/OポートP01               | データバスD1 |
| P02 | I/OポートP02               | データバスD2 |
| P03 | I/OポートP03               | データバスD3 |
| P04 | I/OポートP04               | データバスD4 |
| P05 | I/OポートP05               | データバスD5 |
| P06 | I/OポートP06               | データバスD6 |
| P07 | I/OポートP07               | データバスD7 |
| P10 | I/OポートP10 (SIN)         |         |
| P11 | I/OポートP11 (SOUT)        |         |
| P12 | I/OポートP12 (SCLK)        |         |
| P13 | I/OポートP13 (SRDY)        |         |
| P14 | I/OポートP14 (TOUT0/TOUT1) |         |
| P15 | I/OポートP15 (TOUT2/TOUT3) |         |
| P16 | I/OポートP16 (FOUT)        |         |
| P17 | I/OポートP17 (BZ)          |         |

データバスについては"5.2 システムコントローラとバスの制御"を参照してください。

図5.7.1.1に入出力兼用ポートの構造を示します。



図5.7.1.1 入出力兼用ポートの構造

入出力兼用ポートは1ビットごとに入力モード、または出力モードを設定することができます。この設定はI/Oコントロールレジスタにデータを書き込むことによって行います。

入出力兼用ポートP10～P13はシリアルインターフェースの入出力端子と共に用意されており、どの用途で使用するかをソフトウェアによって選択することができます。

シリアルインターフェースの詳細については"5.8 シリアルインターフェース"を参照してください。

データバスとシリアルインターフェースの出力端子に設定される入出力兼用ポートのデータレジスタとI/Oコントロールレジスタは、端子の入出力には影響を与えないリード/ライト可能な汎用レジスタとして使用することができます。また、シリアルインターフェースの入力端子に設定される入出力兼用ポートのI/Oコントロールレジスタも同様に、汎用レジスタとして使用することができます。

入出力兼用ポートP14～P17は汎用DC入出力のほかに特殊出力機能を持っており、ソフトウェアによってどちらを使用するかを選択することができます。

### 5.7.2 マスクオプション

#### 入出力兼用ポートプルアップ抵抗

|           |      |      |
|-----------|------|------|
| P00 ..... | 抵抗あり | 抵抗なし |
| P01 ..... | 抵抗あり | 抵抗なし |
| P02 ..... | 抵抗あり | 抵抗なし |
| P03 ..... | 抵抗あり | 抵抗なし |
| P04 ..... | 抵抗あり | 抵抗なし |
| P05 ..... | 抵抗あり | 抵抗なし |
| P06 ..... | 抵抗あり | 抵抗なし |
| P07 ..... | 抵抗あり | 抵抗なし |
| P10 ..... | 抵抗あり | 抵抗なし |
| P11 ..... | 抵抗あり | 抵抗なし |
| P12 ..... | 抵抗あり | 抵抗なし |
| P13 ..... | 抵抗あり | 抵抗なし |
| P14 ..... | 抵抗あり | 抵抗なし |
| P15 ..... | 抵抗あり | 抵抗なし |
| P16 ..... | 抵抗あり | 抵抗なし |
| P17 ..... | 抵抗あり | 抵抗なし |

入出力兼用ポートP00～P07、P10～P17には入力モード時においてONするプルアップ抵抗が内蔵されており、これを使用するかしないかを各ポート(1ビット)ごとに選択することができます。

### 5.7.3 I/Oコントロールレジスタと入力/出力モード

入出力兼用ポートP00～P07とP10～P17は、それぞれのビットに対応したI/OコントロールレジスタIOC00～IOC07とIOC10～IOC17にデータを書き込むことによって、入力モードあるいは出力モードに設定されます。

入力モードに設定する場合はI/Oコントロールレジスタに"0"を書き込みます。入力モードに設定された入出力兼用ポートは、ハイインピーダンス状態となり入力ポートとして機能します。

入力モード時の読み出しでは入力端子の状態が直接読み込まれ、そのデータは入力端子がHIGH(VDD)レベルのときに"1"、LOW(Vss)レベルのときに"0"となります。

ソフトウェアで内蔵プルアップ抵抗を有効に設定しておくと、入力モード時にポート端子がプルアップされます。

入力モード時においても、端子の状態に影響を与えることなくデータレジスタに対して書き込みは行えます。

出力モードに設定する場合はI/Oコントロールレジスタに"1"を書き込みます。出力モードに設定された入出力兼用ポートは出力ポートとして機能し、ポート出力データが"1"の場合にHIGH(VDD)レベル、"0"の場合にLOW(Vss)レベルを出力します。出力モード時の読み出しでは、データレジスタの内容が読み込まれます。

イニシャルリセット時、I/Oコントロールレジスタは"0"(入出力兼用ポートは入力モード)に設定されます。

#### 5.7.4 プルアップ制御

マスクオプションでプルアップ抵抗ありを選択した場合、これを使用するかしないかを各ポート(1ビット)ごとに選択することができます。

各ポートに対応したプルアップコントロールレジスタPULPxxに"1"を書き込むことによりプルアップ抵抗が有効になり、入力モード時にPxx端子がプルアップされます。"0"を書き込んだ場合、プルアップは行われません。

マスクオプションでプルアップ抵抗なしを選択した場合、レジスタの設定は無効になり汎用レジスタとして使用することができます。

出力モード時には、プルアップコントロールレジスタの設定は無効になります(出力時にはプルアップされません)。

イニシャルリセット時、プルアップコントロールレジスタは"1"(プルアップ)に設定されます。

内蔵プルアップ抵抗によって、ポート端子をLOWレベルからHIGHレベルに変化させる場合、プルアップ抵抗と端子の負荷容量等の時定数によって波形立ち上がりに遅延が生じます。このため、入出力兼用ポートの取り込みには適切な待ち時間の設定が必要となります。待ち時間は以下の式で求められる値以上を設定してください。

待ち時間 =  $R_{IN} \times (C_{IN} + \text{基板上の負荷容量}) \times 1.6 \text{ [sec]}$

$R_{IN}$ : プルアップ抵抗Max.値

$C_{IN}$ : 端子容量Max.値

使用しない入出力兼用ポートについてはマスクオプションデフォルトの"抵抗あり"を選択し、プルアップコントロールレジスタを有効に設定してください。

#### 5.7.5 特殊出力

入出力兼用ポートP14～P17は汎用DC入出力のほかに表5.7.5.1に示す特殊出力をソフトウェアによって選択することができます。

表5.7.5.1 特殊出力ポート

| 出力ポート | 特殊出力          |
|-------|---------------|
| P14   | TOUT0/TOUT1出力 |
| P15   | TOUT2/TOUT3出力 |
| P16   | FOUT出力        |
| P17   | BZ出力          |

P14～P17を特殊出力ポートとして使用する場合は、対応するI/Oコントロールレジスタ(IOC14～IOC17)に"1"を書き込み、ポートを出力モードに設定してください。

##### TOUT出力(P14, P15)

S1C88649は外部デバイスに対してクロックを供給する場合などのために、TOUTx信号(プログラマブルタイマの出力クロック)をP14、P15端子から出力させることができます。

TOUTx信号(x=0～3)の出力はレジスタPTOUTxによって制御します。PTOUTxに"1"を設定するとTOUTx信号が対応するポート端子から出力され、"0"を設定するとDC出力を行います。このとき、I/OコントロールレジスタIOC14/IOC15およびデータレジスタP14D/P15Dの設定は無効になります。

TOUT0～TOUT3信号はプログラマブルタイマ0～3のアンダーフローおよびコンペアマッチによって生成されたタイマ出力信号です。周波数の制御等については"5.11 プログラマブルタイマ"を参照してください。

なお、TOUTx信号はレジスタPTOUTxとは非同期に発生していますので、レジスタの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。

図5.7.5.1にTOUT信号の出力波形を示します。



図5.7.5.1 TOUT信号の出力波形

注! PTOUT0とPTOUT1を同時に設定した場合はPTOUT1が、PTOUT2とPTOUT3を同時に設定した場合はPTOUT3が有効になります。

## FOUT出力(P16)

S1C88649は外部デバイスに対してクロックを供給する場合などのために、FOUT信号(発振クロックfosc1またはfosc3の分周クロック)をP16ポート端子から出力させることができます。

FOUT信号の出力はレジスタFOUTONによって制御します。FOUTONに"1"を設定するとFOUT信号がP16ポート端子から出力され、"0"を設定するとDC出力を行います。このとき、I/OコントロールレジスタIOC16およびデータレジスタP16Dの設定は無効になります。

FOUT信号の周波数はソフトウェアによるレジスタFOUT0～FOUT2への設定によって、表5.7.5.2に示す8種類の中から1つを選択することができます。

表5.7.5.2 FOUT周波数の設定

| FOUT2 | FOUT1 | FOUT0 | FOUT周波数   |
|-------|-------|-------|-----------|
| 0     | 0     | 0     | fosc1 / 1 |
| 0     | 0     | 1     | fosc1 / 2 |
| 0     | 1     | 0     | fosc1 / 4 |
| 0     | 1     | 1     | fosc1 / 8 |
| 1     | 0     | 0     | fosc3 / 1 |
| 1     | 0     | 1     | fosc3 / 2 |
| 1     | 1     | 0     | fosc3 / 4 |
| 1     | 1     | 1     | fosc3 / 8 |

(fosc1: OSC1発振周波数、fosc3: OSC3発振周波数)

FOUTの周波数を "fosc3/n" とする場合は、FOUTを出力する以前にOSC3の発振をONさせる必要があります。

なお、OSC3発振回路をONにしてから発振が安定するまでに数msec～数10msecの時間を必要とします。したがって、不安定なFOUT信号が外部に出力されることで不具合が生じる場合はOSC3発振ONの後、充分な待ち時間をおいてからFOUTの出力をに行ってください。(発振開始時間は発振子、外付け部品によって変動します。

"8 電気的特性"に発振開始時間の一例を示しますので参照してください。)

なお、FOUT信号はレジスタFOUTONとは非同期に発生していますので、レジスタの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。

図5.7.5.2にFOUT信号の出力波形を示します。



図5.7.5.2 FOUT信号の出力波形

## BZ出力(P17)

S1C88649は外付けブザーを駆動する場合のために、BZ信号(サウンドジェネレータの出力)をP17ポート端子から出力させることができます。

BZ信号の出力はレジスタBZON、BZSHTおよびBZSTPによって制御します。BZONまたはBZSHTに"1"を設定するとBZ信号がP17ポート端子から出力され、BZONに"0"またはBZSTPに"1"を設定するとDC出力を行います。このとき、I/OコントロールレジスタIOC17およびデータレジスタP17Dの設定は無効になります。

BZ信号はサウンドジェネレータの出力が用いられます。周波数やエンベロープの制御等については"5.13 サウンドジェネレータ"を参照してください。

なお、BZ信号はレジスタBZON、BZSHTおよびBZSTPとは非同期に発生していますので、レジスタの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。

図5.7.5.3にBZ信号の出力波形を示します。



図5.7.5.3 BZ信号の出力波形

## 5.7.6 入出力兼用ポートの制御方法

表5.7.6.1に入出力兼用ポートの制御ビットを示します。

表5.7.6.1(a) 入出力兼用ポートの制御ビット

| アドレス   | ビット | 名称     | 機能                 | 1 | 0 | SR | R/W | 注釈 |
|--------|-----|--------|--------------------|---|---|----|-----|----|
| 00FF60 | D7  | IOC07  | P07 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D6  | IOC06  | P06 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D5  | IOC05  | P05 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D4  | IOC04  | P04 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D3  | IOC03  | P03 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D2  | IOC02  | P02 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D1  | IOC01  | P01 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D0  | IOC00  | P00 I/Oコントロールレジスタ  |   |   |    |     |    |
| 00FF61 | D7  | IOC17  | P17 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D6  | IOC16  | P16 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D5  | IOC15  | P15 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D4  | IOC14  | P14 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D3  | IOC13  | P13 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D2  | IOC12  | P12 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D1  | IOC11  | P11 I/Oコントロールレジスタ  |   |   |    |     |    |
|        | D0  | IOC10  | P10 I/Oコントロールレジスタ  |   |   |    |     |    |
| 00FF62 | D7  | P07D   | P07入出力兼用ポートデータ     |   |   |    |     |    |
|        | D6  | P06D   | P06入出力兼用ポートデータ     |   |   |    |     |    |
|        | D5  | P05D   | P05入出力兼用ポートデータ     |   |   |    |     |    |
|        | D4  | P04D   | P04入出力兼用ポートデータ     |   |   |    |     |    |
|        | D3  | P03D   | P03入出力兼用ポートデータ     |   |   |    |     |    |
|        | D2  | P02D   | P02入出力兼用ポートデータ     |   |   |    |     |    |
|        | D1  | P01D   | P01入出力兼用ポートデータ     |   |   |    |     |    |
|        | D0  | P00D   | P00入出力兼用ポートデータ     |   |   |    |     |    |
| 00FF63 | D7  | P17D   | P17入出力兼用ポートデータ     |   |   |    |     |    |
|        | D6  | P16D   | P16入出力兼用ポートデータ     |   |   |    |     |    |
|        | D5  | P15D   | P15入出力兼用ポートデータ     |   |   |    |     |    |
|        | D4  | P14D   | P14入出力兼用ポートデータ     |   |   |    |     |    |
|        | D3  | P13D   | P13入出力兼用ポートデータ     |   |   |    |     |    |
|        | D2  | P12D   | P12入出力兼用ポートデータ     |   |   |    |     |    |
|        | D1  | P11D   | P11入出力兼用ポートデータ     |   |   |    |     |    |
|        | D0  | P10D   | P10入出力兼用ポートデータ     |   |   |    |     |    |
| 00FF64 | D7  | PULP07 | P07ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D6  | PULP06 | P06ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D5  | PULP05 | P05ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D4  | PULP04 | P04ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D3  | PULP03 | P03ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D2  | PULP02 | P02ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D1  | PULP01 | P01ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D0  | PULP00 | P00ブルアップコントロールレジスタ |   |   |    |     |    |
| 00FF65 | D7  | PULP17 | P17ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D6  | PULP16 | P16ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D5  | PULP15 | P15ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D4  | PULP14 | P14ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D3  | PULP13 | P13ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D2  | PULP12 | P12ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D1  | PULP11 | P11ブルアップコントロールレジスタ |   |   |    |     |    |
|        | D0  | PULP10 | P10ブルアップコントロールレジスタ |   |   |    |     |    |

表5.7.6.1(b) 入出力兼用ポートの制御ビット

| アドレス   | ビット | 名称       | 機能                  | 1         | 0         | SR    | R/W | 注釈          |
|--------|-----|----------|---------------------|-----------|-----------|-------|-----|-------------|
| 00FF30 | D7  | MODE16_A | PTM0-1 8/16ビットモード選択 | 16ビット×1   | 8ビット×2    | 0     | R/W |             |
|        | D6  | -        | -                   | -         | -         | -     |     | 読み出し時は常時"0" |
|        | D5  | -        | -                   | -         | -         | -     |     |             |
|        | D4  | -        | -                   | -         | -         | -     |     |             |
|        | D3  | PTOUT0   | PTM0クロック出力制御        | On        | Off       | 0     | R/W |             |
|        | D2  | PTRUN0   | PTM0 Run/Stop制御     | Run       | Stop      | 0     | R/W |             |
|        | D1  | PSET0    | PTM0プリセット           | プリセット     | 無効        | 0     | W   | 読み出し時は"0"   |
|        | D0  | CKSEL0   | PTM0入力クロック選択        | 外部クロック    | 内部クロック    | 0     | R/W |             |
|        |     |          |                     |           |           |       |     |             |
| 00FF31 | D7  | -        | -                   | -         | -         | -     |     | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -         | -         | -     |     |             |
|        | D5  | -        | -                   | -         | -         | -     |     |             |
|        | D4  | -        | -                   | -         | -         | -     |     |             |
|        | D3  | PTOUT1   | PTM1クロック出力制御        | On        | Off       | 0     | R/W |             |
|        | D2  | PTRUN1   | PTM1 Run/Stop制御     | Run       | Stop      | 0     | R/W |             |
|        | D1  | PSET1    | PTM1プリセット           | プリセット     | 無効        | 0     | W   | 読み出し時は"0"   |
|        | D0  | CKSEL1   | PTM1入力クロック選択        | 外部クロック    | 内部クロック    | 0     | R/W |             |
|        |     |          |                     |           |           |       |     |             |
| 00FF38 | D7  | MODE16_B | PTM2-3 8/16ビットモード選択 | 16ビット×1   | 8ビット×2    | 0     | R/W |             |
|        | D6  | -        | -                   | -         | -         | -     |     | 読み出し時は常時"0" |
|        | D5  | -        | -                   | -         | -         | -     |     |             |
|        | D4  | -        | -                   | -         | -         | -     |     |             |
|        | D3  | PTOUT2   | PTM2クロック出力制御        | On        | Off       | 0     | R/W |             |
|        | D2  | PTRUN2   | PTM2 Run/Stop制御     | Run       | Stop      | 0     | R/W |             |
|        | D1  | PSET2    | PTM2プリセット           | プリセット     | 無効        | 0     | W   | 読み出し時は"0"   |
|        | D0  | CKSEL2   | PTM2入力クロック選択        | 外部クロック    | 内部クロック    | 0     | R/W |             |
|        |     |          |                     |           |           |       |     |             |
| 00FF39 | D7  | -        | -                   | -         | -         | -     |     | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -         | -         | -     |     |             |
|        | D5  | -        | -                   | -         | -         | -     |     |             |
|        | D4  | -        | -                   | -         | -         | -     |     |             |
|        | D3  | PTOUT3   | PTM3クロック出力制御        | On        | -         | 0     | R/W |             |
|        | D2  | PTRUN3   | PTM3 Run/Stop制御     | Run       | Off       | 0     | R/W |             |
|        | D1  | PSET3    | PTM3プリセット           | プリセット     | Stop      | 0     | W   | 読み出し時は"0"   |
|        | D0  | CKSEL3   | PTM3入力クロック選択        | 外部クロック    | 無効        | 0     | R/W |             |
|        |     |          |                     |           |           |       |     |             |
| 00FF40 | D7  | WDEN     | ウォッチドッグタイマーネーブル     | 無効        | 有効        | 1     | R/W |             |
|        | D6  | FOUT2    | FOUT周波数選択           |           |           |       |     |             |
|        |     |          | FOUT2 FOUT1 FOUT0   | 周波数       |           |       |     |             |
|        |     |          | 0 0 0               | fosc1 / 1 |           |       |     |             |
|        | D5  | FOUT1    | 0 0 1               | fosc1 / 2 |           |       |     |             |
|        |     |          | 0 1 0               | fosc1 / 4 |           |       |     |             |
|        |     |          | 0 1 1               | fosc1 / 8 |           |       |     |             |
|        | D4  | FOUT0    | 1 0 0               | fosc3 / 1 |           |       |     |             |
|        |     |          | 1 0 1               | fosc3 / 2 |           |       |     |             |
|        |     |          | 1 1 0               | fosc3 / 4 |           |       |     |             |
|        |     |          | 1 1 1               | fosc3 / 8 |           |       |     |             |
|        | D3  | FOUTON   | FOUT出力制御            | On        | Off       | 0     | R/W |             |
|        | D2  | WDRST    | ウォッチドッグタイマリセット      | リセット      | 無効        | -     | W   | 読み出し時は常時"0" |
|        | D1  | TMRST    | 計時タイマリセット           | リセット      | 無効        | -     | W   |             |
|        | D0  | TMRUN    | 計時タイマRun/Stop制御     | Run       | Stop      | 0     | R/W |             |
|        |     |          |                     |           |           |       |     |             |
| 00FF44 | D7  | -        | -                   | -         | -         | -     |     | 読み出し時は常時"0" |
|        | D6  | BZSTP    | ワンショットブザー強制停止       | 強制停止      | 無効        | -     | W   |             |
|        | D5  | BZSHT    | ワンショットブザートリガ/ステータス  | R         | Busy      | Ready | 0   |             |
|        |     |          | W                   | トリガ       | 無効        |       |     |             |
|        | D4  | SHTPW    | ワンショットブザー時間幅選択      | 125msec   | 31.25msec | 0     | R/W |             |
|        | D3  | ENRTM    | エンペロープ減衰時間          | 1sec      | 0.5sec    | 0     | R/W |             |
|        | D2  | ENRST    | エンペロープリセット          | リセット      | 無効        | -     | W   | 読み出し時は"0"   |
|        | D1  | ENON     | エンペロープOn/Off制御      | On        | Off       | 0     | R/W | *1          |
|        | D0  | BZON     | ブザー出力制御             | On        | Off       | 0     | R/W |             |

\*1 ワンショット出力時、"0"にリセット

## DC出力制御

**P00D~P07D: 00FF62H****P10D~P17D: 00FF63H**

Pxx入出力兼用ポート端子のデータの読み出し、および出力データの設定を行います。

## データ書き込み時

"1"書き込み: HIGHレベル

"0"書き込み: LOWレベル

入出力兼用ポートが出力モードに設定されている場合、書き込んだデータがそのまま入出力兼用ポート端子に出力されます。ポートデータとして"1"を書き込んだ場合はポート端子はHIGH(VDD)レベルとなり、"0"を書き込んだ場合はLOW(Vss)レベルとなります。

入力モードの場合もポートデータの書き込みは行えます。

## データ読み出し時

"1"読み出し: HIGHレベル ("1")

"0"読み出し: LOWレベル ("0")

入出力兼用ポートが入力モードの場合はポート端子に入力されている電圧レベルが読み出されます。端子電圧がHIGH(VDD)レベルの場合は"1"、LOW(Vss)レベルの場合は"0"がそれぞれ入力データとして読み出されます。

また、出力モードの場合はデータレジスタの内容が読み出されます。

イニシャルリセット時、本レジスタはすべて"1"(HIGHレベル)に設定されます。

注! 特殊出力およびデータバスとシリアルインターフェースの出力端子に設定される入出力兼用ポートのデータレジスタは、端子の入出力には影響を与えないリード/ライト可能な汎用レジスタとして使用することができます。

**IOC00~IOC07: 00FF60H****IOC10~IOC17: 00FF61H**

入出力兼用ポートの入力/出力モードを設定します。

"1"書き込み: 出力モード

"0"書き込み: 入力モード

読み出し: 可能

IOCxxは各入出力兼用ポートにビット単位で対応するI/Oコントロールレジスタです。IOCxxに"1"を書き込むと対応する入出力兼用ポートPxxが出力モードとなり、"0"を書き込むと入力モードとなります。なお、特殊出力を使用する場合は、出力端子となる入出力兼用ポートのI/Oコントロールレジスタ(IOC14 ~ IOC17)に常時"1"を設定する必要があります。

イニシャルリセット時、本レジスタはすべて"0"(入力モード)に設定されます。

注! 特殊出力およびデータバスとシリアルインターフェースの入出力端子に設定される入出力兼用ポートのI/Oコントロールレジスタは、端子の入出力には影響を与えないリード/ライト可能な汎用レジスタとして使用することができます。

**PULP00~PULP07: 00FF64H****PULP10~PULP17: 00FF65H**

入力モード時のプルアップを設定します。

"1"書き込み: プルアップON

"0"書き込み: プルアップOFF

読み出し: 可能

PULPxxは各入出力兼用ポートにビット単位で対応するプルアップコントロールレジスタです。

マスクオプションでプルアップ抵抗なしを選択した場合、レジスタの設定は無効になり汎用レジスタとして使用することができます。

PULPxxに"1"を書き込むことにより、対応する入出力兼用ポートが入力モード時にプルアップがONとなります。"0"を書き込んだ場合、プルアップは行われません。

イニシャルリセット時、これらのレジスタは"1"に設定され、プルアップ抵抗がすべてONになります。

注! 特殊出力およびシリアルインターフェースの出力端子に設定される入出力兼用ポートのプルアップコントロールレジスタは、プルアップには影響を与えないリード/ライト可能な汎用レジスタとして使用することができます。シリアル入力に用いられるポートのプルアップコントロールレジスタは入出力兼用ポートの場合と同様に機能します。

## 特殊出力制御

**PTOUT0: 00FF30H-D3****PTOUT1: 00FF31H-D3****PTOUT2: 00FF38H-D3****PTOUT3: 00FF39H-D3**

TOUT(プログラマブルタイム出力クロック)信号の出力制御を行います。

"1"書き込み: TOUT信号出力

"0"書き込み: DC出力

読み出し: 可能

PTOUT0 ~ PTOUT3はTOUT0 ~ TOUT3信号の出力制御レジスタです。"1"を設定するとTOUT0またはTOUT1信号はP14ポート端子から、TOUT2またはTOUT3信号はP15ポート端子から出力され、"0"を設定するとDC出力を行います。

このとき、I/OコントロールレジスタIOC14/IOC15およびデータレジスタP14D/P15Dの設定は無効になります。  
イニシャルリセット時、PTOUTは"0"(DC出力)に設定されます。

注! PTOUT0とPTOUT1を同時に設定した場合はPTOUT1が、PTOUT2とPTOUT3を同時に設定した場合はPTOUT3が有効になります。  
なお、プログラマブルタイマを16ビットモードに設定した場合、TOUT0、TOUT2を出力することはできません。

#### FOUTON: 00FF40H·D3

FOUT(fosc1/fosc3分周クロック)信号の出力制御を行います。

"1"書き込み: FOUT信号出力  
"0"書き込み: DC出力  
読み出し: 可能

FOUTONはFOUT信号の出力制御レジスタで、"1"を設定するとFOUT信号がP16ポート端子から出力され、"0"を設定するとDC出力を行います。  
このとき、I/OコントロールレジスタIOC16およびデータレジスタP16Dの設定は無効になります。  
イニシャルリセット時、FOUTONは"0"(DC出力)に設定されます。

#### FOUT0~FOUT2: 00FF40H·D4~D6

FOUT信号の周波数を表5.7.6.2のとおり設定します。

表5.7.6.2 FOUT周波数の設定

| FOUT2 | FOUT1 | FOUT0 | FOUT周波数   |
|-------|-------|-------|-----------|
| 0     | 0     | 0     | fosc1 / 1 |
| 0     | 0     | 1     | fosc1 / 2 |
| 0     | 1     | 0     | fosc1 / 4 |
| 0     | 1     | 1     | fosc1 / 8 |
| 1     | 0     | 0     | fosc3 / 1 |
| 1     | 0     | 1     | fosc3 / 2 |
| 1     | 1     | 0     | fosc3 / 4 |
| 1     | 1     | 1     | fosc3 / 8 |

(fosc1: OSC1発振周波数、fosc3: OSC3発振周波数)

イニシャルリセット時、本レジスタは"0"(fosc1/1)に設定されます。

#### BZON: 00FF44H·D0

BZ(ブザー)信号の出力制御を行います。

"1"書き込み: BZ信号出力  
"0"書き込み: DC出力  
読み出し: 可能

BZONはBZ信号の出力制御レジスタで、"1"を設定するとBZ信号がP17ポート端子から出力され、"0"を設定するとDC出力を行います。

このとき、I/OコントロールレジスタIOC17およびデータレジスタP17Dの設定は無効になります。  
イニシャルリセット時、BZONは"0"(DC出力)に設定されます。

#### BZSHT: 00FF44H·D5

ワンショットブザー出力の制御を行います。

"1"書き込み: トリガ  
"0"書き込み: ノーオペレーション  
"1"読み出し: BUSY  
"0"読み出し: READY

BZSHTに"1"を書き込むことによってワンショット出力回路が動作し、BZ信号が出力されます。このブザー出力はSHTPWによって設定した時間の経過後に自動的にOFFとなります。このとき、I/OコントロールレジスタIOC17およびデータレジスタP17Dの設定は無効になります。

ワンショット出力は通常のブザー出力がOFF(BZON="0")の状態でのみ有効で、ON(BZON="1")状態でのトリガは無効となります。

ワンショット出力中に再トリガを行った場合は、その時点からSHTPWによって設定した時間を計測し直します。(時間延長)

ワンショット出力回路の動作状態はBZSHTを読み出すことによって確認することができ、ワンショット出力(BUSY)中は"1"、OFF(READY)時は"0"が読み出せます。

イニシャルリセット時、BZSHTは"0"(READY)に設定されます。

#### BZSTP: 00FF44H·D6

ワンショットブザー出力の強制停止を行います。

"1"書き込み: 強制停止  
"0"書き込み: ノーオペレーション  
読み出し: 常時"0"

BZSTPに"1"を書き込むことによって、SHTPWによる設定時間が経過する以前にワンショットブザー出力を強制停止させることができます。

BZSTPへの"0"書き込みおよびワンショットブザー出力中以外の"1"書き込みは無効となります。

なお、BZSHTとBZSTPに同時に"1"を書き込んだ場合はBZSTPが優先され、ワンショットブザー出力は停止状態となります。

BZSTPは書き込み専用のため、読み出し時は常時"0"となります。

### 5.7.7 プログラミング上の注意事項

- (1) プルアップ抵抗を有効に設定したポート端子をLOWレベルからHIGHレベルに変化させる場合、プルアップ抵抗と端子の負荷容量等の時定数によって波形立ち上がりに遅延が生じます。このため、入出力兼用ポートの取り込みには適切な待ち時間の設定が必要となります。待ち時間は以下の式で求められる値以上を設定してください。

$$\text{待ち時間} = R_{IN} \times (C_{IN} + \text{基板上の負荷容量}) \times 1.6 \text{ [sec]}$$

$R_{IN}$ : プルアップ抵抗Max.値

$C_{IN}$ : 端子容量Max.値

- (2) 特殊出力(TOUT0～3、FOUT、BZ)信号は出力制御レジスタ(PTOUT0～3、FOUTON、BZON、BZSHT、BZSTP)とは非同期に発生していますので、出力制御レジスタの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。
- (3) FOUTの周波数を"fosc3/n"とする場合は、FOUTを出力する以前にOSC3の発振をONさせる必要があります。なお、OSC3発振回路をONにしてから発振が安定するまでに数msec～数10msecの時間を必要とします。したがって、不安定なFOUT信号が外部に出力されることで不具合が生じる場合はOSC3発振ONの後、充分な待ち時間をおいてからFOUTの出力をに行ってください。(発振開始時間は発振子、外付け部品によって変動します。"8 電気的特性"に発振開始時間の一例を示しますので参照してください。)
- (4) 特殊出力(TOUT0～3、FOUT、BZ)信号がインペーブルの状態でSLP命令を実行した場合は、SLEEP状態からの復帰時に特殊出力に不安定なクロックが出力されます。したがって、SLEEP状態へ移行する場合は、SLP命令の実行以前に特殊出力信号をディセーブル状態に設定してください。

## 5.8 シリアルインタフェース

### 5.8.1 シリアルインタフェースの構成

S1C88649はクロック同期式または調歩同期式の選択が可能な全二重方式(調歩同期式選択時)のシリアルインタフェースを内蔵しています。

転送方式はソフトウェアによって選択でき、クロック同期式を選択した場合は8ビットのデータ転送が可能です。調歩同期式では7ビットまたは8ビットのデータ転送が可能で、受信データのパリティチェックおよび送信データへのパリティビットの付加もソフトウェア選択によって自動的に行えます。

図5.8.1.1にシリアルインタフェースの構成を示します。



図5.8.1.1 シリアルインタフェースの構成

### 5.8.2 端子機能の切り換え

シリアルインタフェースの入出力端子SIN、SOUT、SCLK、SRDYは入出力兼用ポートP10～P13と共に用いており、シリアルインタフェースの入出力端子として用いる場合はレジスタESIFに"1"を書き込む必要があります。イニシャルリセット時は入出力兼用ポート端子に設定されます。

シリアルインタフェースの入出力端子に設定される入出力兼用ポート端子はそれぞれの信号と転送モードによって入出力方向が設定され、対応する入出力兼用ポートのI/Oコントロールレジスタの設定は無効となります。

表5.8.2.1 入出力端子の構成

| 端子  | シリアルインタフェース選択時 |
|-----|----------------|
| P10 | SIN            |
| P11 | SOUT           |
| P12 | SCLK           |
| P13 | SRDY           |

\* 転送モードにより使用する端子が異なります。

使用する端子の構成は、レジスタSMD0およびSMD1によって設定する転送モードによって決まります。

SIN、SOUTはそれぞれシリアルデータの入力、出力端子で、クロック同期式および調歩同期式ともに共通です。SCLKはクロック同期式専用で、同期クロックの入出力端子となります。SRDYはクロック同期式スレーブモード専用で、送受信レディ信号の出力端子となっています。調歩同期式を選択した場合はSCLKおよびSRDYを使用しませんので、P12、P13入出力兼用ポート端子は入出力兼用ポートとして使用することができます。

同様に、クロック同期式マスタモードを選択した場合はSRDYを使用しませんので、P13入出力兼用ポート端子は入出力兼用ポートとして使用することができます。

### 5.8.3 転送モード

シリアルインターフェースの転送モードは、モード選択レジスタSMD0およびSMD1の2ビットの設定によって以下の4種類が選択できます。

表5.8.3.1 転送モード

| SMD1 | SMD0 | モード         |
|------|------|-------------|
| 1    | 1    | 調歩同期式8ビット   |
| 1    | 0    | 調歩同期式7ビット   |
| 0    | 1    | クロック同期式スレーブ |
| 0    | 0    | クロック同期式マスタ  |

表5.8.3.2 転送モードによる端子設定

| モード         | SIN | SOUT | SCLK | SRDY |
|-------------|-----|------|------|------|
| 調歩同期式8ビット   | 入力  | 出力   | P12  | P13  |
| 調歩同期式7ビット   | 入力  | 出力   | P12  | P13  |
| クロック同期式スレーブ | 入力  | 出力   | 入力   | 出力   |
| クロック同期式マスタ  | 入力  | 出力   | 出力   | P13  |

イニシャルリセット時はクロック同期式マスタモードに設定されます。

#### クロック同期式マスタモード

本モードでは、内蔵ソフトレジスタの同期クロックとして内部クロックを使用する、本シリアルインターフェースをマスタとしたクロック同期式8ビットシリアル転送が行えます。

同期クロックはSCLK端子からも出力され、外部(スレーブ側)のシリアル入出力デバイスを制御することができます。

このモードではSRDY端子を使用しませんので、この端子を入出力兼用ポートとして使用することができます。

図5.8.3.1(a)にクロック同期式マスタモードにおける入出力端子の接続例を示します。

#### クロック同期式スレーブモード

本モードでは、外部(マスタ側)のシリアル入出力デバイスから供給される同期クロックを使用する、本シリアルインターフェースをスレーブとしたクロック同期式8ビットシリアル転送が行えます。

同期クロックはSCLK端子より入力し、本シリアルインターフェースの同期クロックとして使用します。

また、SRDY端子からは送受信レディ状態を示すSRDY信号がシリアルインターフェースの動作状態にしたがって出力されます。

スレーブモードではクロック源を選択するレジスタSCS0、SCS1の設定が無効となります。

図5.8.3.1(b)にクロック同期式スレーブモードにおける入出力端子の接続例を示します。

#### 調歩同期式7ビットモード

このモードでは、調歩同期式7ビット転送が行えます。データ受信時のパリティチェックおよびデータ送信時のパリティビットの付加(奇数/偶数/なし)を指定でき、データをパリティなし7ビットまたはパリティ付き7ビットとして処理できます。このモードでは内部クロックを使用しますので、SCLK端子は使用しません。また、SRDY端子も使用しませんので、この2つの端子は入出力兼用ポートとして使用することができます。

図5.8.3.1(c)に調歩同期式モードにおける入出力端子の接続例を示します。

#### 調歩同期式8ビットモード

このモードでは、調歩同期式8ビット転送が行えます。データ受信時のパリティチェックおよびデータ送信時のパリティビットの付加(奇数/偶数/なし)を指定でき、データをパリティなし8ビットまたはパリティ付き8ビットとして処理できます。このモードでは内部クロックを使用しますので、SCLK端子は使用しません。また、SRDY端子も使用しませんので、この2つの端子は入出力兼用ポートとして使用することができます。

図5.8.3.1(c)に調歩同期式モードにおける入出力端子の接続例を示します。



図5.8.3.1 シリアルインターフェース入出力端子の接続例

## 5.8.4 クロック源

クロック源はクロック選択レジスタSCS0、SCS1の2ビットの設定によって以下の4種類が選択できます。

表5.8.4.1 クロック源

| SCS1 | SCS0 | クロック源           |
|------|------|-----------------|
| 1    | 1    | プログラマブルタイマ      |
| 1    | 0    | $f_{OSC3} / 4$  |
| 0    | 1    | $f_{OSC3} / 8$  |
| 0    | 0    | $f_{OSC3} / 16$ |

図5.8.4.1 同期クロックの分周



クロック同期式スレーブモードでは本レジスタの設定は無効となり、SCLK端子より入力される外部クロックが使用されます。

"プログラマブルタイマ"を選択した場合は、プログラマブルタイマ1のアンダーフローを1/2分周した信号がクロック源として使用されます。転送速度設定の詳細については"5.11 プログラマブルタイマ"を参照してください。

イニシャルリセット時は"fosc3/16"が設定されます。

選択したクロックはさらに1/16に分周され、同期クロックとして使用されます。

また、クロック同期式スレーブモードのSCLKは外部からの入力がそのまま使用されます。

表5.8.4.2にプログラマブルタイマをクロック源とした場合の転送速度とOSC3発振周波数の例を示します。

OSC3発振回路の分周信号をクロック源とする場合は、シリアルインターフェースを使用する以前にOSC3の発振をONさせる必要があります。

なお、OSC3発振回路をONにしてから発振が安定するまでに数msec～数10msecの時間を必要とします。したがって、シリアルインターフェースの送受信開始はOSC3発振ONの後、充分な待ち時間をおいてから行ってください。(発振開始時間は発振子、外付け部品によって変動します。"8 電気的特性"に発振開始時間の一例を示しますので参照してください。)

イニシャルリセット時、OSC3発振回路はON状態に設定されます。

表5.8.4.2 転送速度とOSC3発振周波数

| 転送速度<br>(bps) | OSC3発振周波数/プログラマブルタイマの設定 |                      |                      |       |       |       |       |       |       |
|---------------|-------------------------|----------------------|----------------------|-------|-------|-------|-------|-------|-------|
|               | $f_{OSC3}=2.4756MHz$    | $f_{OSC3}=3.0720MHz$ | $f_{OSC3}=3.6864MHz$ | PST1X | RDR1X | PST1X | RDR1X | PST1X | RDR1X |
| 19,200        | 00H                     | 03H                  | 00H                  | 04H   | 00H   | 05H   |       |       |       |
| 9,600         | 00H                     | 07H                  | 00H                  | 09H   | 00H   | 0BH   |       |       |       |
| 4,800         | 00H                     | 0FH                  | 00H                  | 13H   | 00H   | 17H   |       |       |       |
| 2,400         | 00H                     | 1FH                  | 00H                  | 27H   | 00H   | 2FH   |       |       |       |
| 1,200         | 00H                     | 3FH                  | 00H                  | 4FH   | 00H   | 5FH   |       |       |       |
| 600           | 00H                     | 7FH                  | 00H                  | 9FH   | 00H   | BFH   |       |       |       |
| 300           | 02H                     | 1FH                  | 03H                  | 09H   | 01H   | BFH   |       |       |       |
| 150           | 02H                     | 3FH                  | 03H                  | 13H   | 02H   | 5FH   |       |       |       |

\* アンダーフロー信号を用いるためCDR1Xの値は影響しません。

### 5.8.5 送受信の制御

以下に送受信の制御を行うレジスタ等を説明します。送受信の制御手順と動作については次項よりモード別に説明しますので、そちらを参照してください。

#### シフトレジスタと受信データバッファ

本シリアルインターフェースには、送信と受信それぞれに専用のシフトレジスタが設けられています。このため、調歩同期式モード選択時には送信と受信を同時に使う全二重通信が可能です。

TRXD0～TRXD7に書き込まれた送信データはシフトレジスタによってシリアル変換され、SOUT端子から出力されます。

受信部にはシフトレジスタとは別に受信データバッファが設けられています。

受信時には、SIN端子から入力されたデータが、シフトレジスタによってパラレル変換され、受信データバッファに書き込まれます。

受信データバッファの読み出しをシリアル入力とは非同期にその動作中に行えるため、効率のよい連続受信が行えます。

ただし、クロック同期式モードではバッファ機能を使用しませんので、次のデータ受信が始まる前にデータを読み出す必要があります。

#### 送信許可レジスタ、送信制御ビット

送信の制御には、送信許可レジスタTXENと送信制御ビットTXTRGを使用します。

送信許可レジスタTXENは送信の許可/禁止状態を設定するレジスタです。このレジスタに"1"を書き込んで送信を許可状態にすると、シフトレジスタへのクロック入力がイネーブルとなり、データの送信が行える状態となります。クロック同期式モードでは、SCLK端子の同期クロック入出力もイネーブルとなります。

送信制御ビットTXTRGは送信開始のトリガとして使用します。

送信シフトレジスタに送信データを書き込み、送信準備ができたところでTXTRGに"1"を書き込み送信を開始させます。

割り込みを許可している場合は、送信が終了した時点で割り込みが発生します。

次の送信データがある場合は、この割り込みを利用してデータの書き込みを行うことができます。

また、TXTRGはステータスとして読み出しが可能で、"1"の場合は送信動作中、"0"の場合は送信停止中を示します。

詳細タイミングについては、各モードのタイミングチャートをそれぞれ参照してください。

なお、送信を行わない場合はTXENを"0"として、送信禁止状態に設定してください。

#### 受信許可レジスタ、受信制御ビット

受信の制御には、受信許可レジスタRXENと受信制御ビットRXTRGを使用します。

受信許可レジスタRXENは受信の許可/禁止状態を設定するレジスタです。このレジスタに"1"を書き込んで受信を許可状態にすると、シフトレジスタへのクロック入力がイネーブルとなり、データの受信が行える状態となります。クロック同期式モードでは、SCLK端子の同期クロック入出力もイネーブルとなります。

これによって受信を開始し、SIN端子から入力されるシリアルデータをシフトレジスタに取り込みます。

受信制御ビットRXTRGは、クロック同期式と調歩同期式で若干動作が異なります。

クロック同期式でのRXTRGは受信開始のトリガとして使用します。

受信データを読み出し、次の受信準備ができたところでRXTRGに"1"を書き込み受信を開始させます。(スレーブモードではRXTRGに"1"を書き込んだところでSRDYが"0"となります。)

調歩同期式でのRXTRGは、次のデータの受信準備に使用します。受信データバッファにある受信データを読み出し、バッファが空となったことを知らせるためRXTRGに"1"を書き込みます。RXTRGに"1"を書き込まなかった場合は、次の受信が終了した時点でオーバーランエラーフラグOERが"1"にセットされます。(受信データを読み出す動作とRXTRGに"1"を書き込む動作との間に受信を終了した場合は、オーバーランエラーとなります。)

また、RXTRGはステータスとして読み出しが可能で、クロック同期式、調歩同期式どちらのモードでも"1"の場合は受信動作中、"0"の場合は受信停止中を示します。

詳細タイミングについては、各モードのタイミングチャートをそれぞれ参照してください。

なお、受信を行わない場合はRXENを"0"として、受信禁止状態に設定してください。

### 5.8.6 クロック同期式転送の動作

クロック同期式転送は8ビットデータを8個のクロックに同期させて転送する方式で、送信側、受信側で同じ同期クロックを使用します。本シリアルインターフェースをマスタモードで使用する場合はSCS0、SCS1で選択したクロックを1/16に分周したものが同期クロックとして使用され、さらにSCLK端子を通してスレーブ側(外部のシリアル入出力デバイス)に出力されます。スレーブモードで使用する場合は、マスタ側(外部のシリアル入出力デバイス)からSCLK端子に入力されたクロックを同期クロックとして使用します。

クロック同期式モードでは1本のクロックライン(SCLK)を送受信で共用するため、送信と受信を同時にすることはできません。(クロック同期式モードでは半二重通信となります。)

転送データは8ビット固定で、LSB(ビット0)を先頭として送受信が行われます。



図5.8.6.1 クロック同期式の転送データフォーマット

以下にクロック同期式転送を行う場合の初期化および送受信の制御手順と動作について説明します。シリアルインターフェース割り込みについては"5.8.8 割り込み機能"を参照してください。

#### シリアルインターフェースの初期化

クロック同期式転送を行う場合には以下の初期設定を行う必要があります。

##### (1) 送受信禁止に設定

シリアルインターフェースの設定は、送信許可レジスタTXENおよび受信許可レジスタRXENにそれぞれ"0"を書き込んで、送受信を禁止にした状態で行ってください。

なお、この2つのレジスタは実際にデータ転送を開始するまで、禁止状態に固定してください。

##### (2) ポート選択

イニシャルリセット時、シリアルインターフェースの入出力端子SIN、SOUT、SCLK、SRDYは入出力兼用ポート端子P10～P13に設定されますので、シリアルインターフェースイネーブルレジスタESIFに"1"を書き込んでこれらの端子をシリアルインターフェース用に設定します。

##### (3) 転送モードの設定

モード選択レジスタSMD0およびSMD1の2ビットに以下のデータを書き込んでクロック同期式モードを選択します。

マスタモード SMD0 = "0"、SMD1 = "0"  
スレーブモード SMD0 = "1"、SMD1 = "0"

##### (4) クロック源の選択

マスタモードの場合はクロック源選択レジスタSCS0、SCS1の2ビットにデータを書き込んで同期クロック源を選択します。(表5.8.4.1参照)  
スレーブモードでは、この選択は不要です。

(2)～(4)の各レジスタは同一アドレス上に割り付けられていますので、1命令で一度に設定が可能です。

なお、このアドレスにはパリティイネーブルレジスタEPRも割り付けられていますが、クロック同期式モードではパリティを必要としないため、その設定内容にかかわらずパリティチェックは行われません。

##### (5) クロック源の制御

マスタモードを選択し、クロック源にプログラマブルタイムを選択した場合は、プログラマブルタイム側で転送速度の設定を行ってください。("5.11 プログラマブルタイム"参照)  
OSC3発振回路の分周信号をクロック源として選択した場合は、データ転送を開始する以前にOSC3の発振をONさせる必要があります。("5.4 発振回路"参照)

## データの送信手順

送信時の制御手順と動作は以下のとおりです。

- (1) 送信許可レジスタTXENおよび受信許可レジスタRXENに"0"を書き込み、シリアルインターフェースをリセットします。
- (2) 送信許可レジスタTXENに"1"を書き込み、送信許可状態に設定します。
- (3) 送信するデータをTRXD0～TRXD7に書き込みます。
- (4) マスタモードの場合は、必要に応じてスレーブ側(外部シリアル入出力デバイス)の受信レディ状態を確認してください。受信レディ状態になるまで待ちます。
- (5) 送信制御ビットTXTRGに"1"を書き込み、送信を開始させます。

マスタモードであれば、この制御によって同期クロックがイネーブルとなり、送信用シフトレジスタに供給されるとともにSCLK端子から出力されます。

スレーブモードでは、SCLK端子に同期クロックが入力されるのを待ちます。

シフトレジスタの送信データは同期クロックの各立ち下がりエッジで1ビットずつシフトされ、SOUT端子より出力されます。最後のビット(MSB)が出力されると、次の送信が開始されるまでSOUT端子はそのレベルを保持します。

シフトレジスタのデータ送信が終了したところで、送信完了割り込み要因フラグFSTRAが"1"にセットされます。割り込みが許可されている場合は、この時点で送信完了割り込みが発生します。

本割り込みを利用して次の送信データをセットしてください。

- (6) 送信データのバイト数だけ(3)～(5)を繰り返し、送信が終了した時点で送信許可レジスタTXENに"0"を書き込み、送信禁止状態に設定します。



図5.8.6.2 クロック同期式の送信手順

### データの受信手順

受信時の制御手順と動作は以下のとおりです。

- (1) 受信許可レジスタRXENおよび送信許可レジスタTXENに"0"を書き込み、シリアルインターフェースをリセットします。
- (2) 受信許可レジスタRXENに"1"を書き込み、受信許可状態に設定します。
- (3) マスタモードの場合は、必要に応じてスレーブ側(外部シリアル入出力デバイス)の送信レディ状態を確認してください。送信レディ状態になるまで待ちます。
- (4) 受信制御ビットRXTRGに"1"を書き込み、受信を開始させます。

マスタモードであれば、この制御によって同期クロックがイネーブルとなり、受信用シフトレジスタに供給されるとともにSCLK端子から出力されます。

スレーブモードでは、SCLK端子に同期クロックが入力されるのを待ちます。

SIN端子から入力される受信データは同期クロックの立ち上がりエッジに同期して順次シフトレジスタ内に取り込まれます。

8ビット目のデータが同期クロック最後(8個目)の立ち上がりエッジで取り込まれたところで、シフトレジスタ内のデータが受信データバッファに転送され、受信完了割り込み要因フラグFSRECが"1"にセットされます。割り込みが許可されている場合は、この時点で受信完了割り込みが発生します。

- (5) 受信完了割り込みを利用して、受信データをTRXD0～TRXD7から読み出します。

- (6) 受信データのバイト数だけ(3)～(5)を繰り返し、受信が終了した時点で受信許可レジスタRXENに"0"を書き込み、受信禁止状態に設定します。



図5.8.6.3 クロック同期式の受信手順

### 送受信レディ( $\overline{\text{SRDY}}$ )信号

本シリアルインターフェースをクロック同期式スレーブモード(外部クロック入力)で使用する場合は、マスター側(外部のシリアル入出力デバイス)に対して本シリアルインターフェースが送受信可能かどうかを示すSRDY信号が出力されます。この信号はSRDY端子から出力され、本インターフェースが送信または受信可能なREADY状態のときに"0"(LOWレベル)、送受信動作時などのBUSY状態のときに"1"(HIGHレベル)となります。

SRDY信号は送信制御ビットTXTRG、または受信制御ビットRXTRGに"1"を書き込んだ直後に"1"から"0"に変化し、初の同期クロックが入力された時点(立ち下がりエッジ)で"0"から"1"に戻ります。



(a) マスター モード送信タイミング

マスター モードに設定した場合は、スレーブ側から同様の信号を入力ポートまたは入出力兼用ポートを使用して取り込み、転送の制御を行ってください。この場合、 $\overline{\text{SRDY}}$ 端子は設定されずP13端子が入出力兼用ポートとして機能しますので、このポートをその制御にあてるこもできます。

### タイミングチャート

クロック同期式転送のタイミングチャートを図5.8.6.4に示します。



(b) スレーブ モード送信タイミング



(c) マスター モード受信タイミング



(d) スレーブ モード受信タイミング

図5.8.6.4 タイミングチャート(クロック同期式転送)

### 5.8.7 調歩同期式転送の動作

調歩同期式転送は、シリアル変換した各データの前後にスタートビットとストップビットを付加して転送を行う方式です。この方式では、送信側、受信側それぞれ完全に同期の一致したクロックを用いる必要はなく、各データの前後に付けられたスタート/ストップビットで同期をとりながら転送を行います。この転送モードを選択することによって、RS-232Cインターフェース機能などを容易に実現することができます。

本インターフェースは送受信個別にシフトレジスタを持っており、送受信が同時に使える全二重方式の転送が可能となっています。

転送データは、調歩同期式7ビットモードでは7ビットデータ(パリティなし)または7ビットデータ+パリティビットのいずれかが選択できます。調歩同期式8ビットモードでは8ビットデータ(パリティなし)または8ビットデータ+パリティビットのいずれかが同様に選択できます。パリティには偶数または奇数が選択でき、受信データのパリティチェックおよび送信データへのパリティビット付加を自動的に行います。したがって、プログラムでパリティデータそのものを意識する必要はありません。

スタートビット、ストップビットはそれぞれ1ビット固定で、データはLSB(ビット0)を先頭として送受信が行われます。



図5.8.7.1 調歩同期式の転送データフォーマット

以下に調歩同期式転送を行う場合の初期化および送受信の制御手順と動作について説明します。

シリアルインターフェース割り込みについては"5.8.8 割り込み機能"を参照してください。

#### シリアルインターフェースの初期化

調歩同期式転送を行う場合には以下の初期設定を行う必要があります。

##### (1) 送受信禁止に設定

シリアルインターフェースの設定は、送信許可レジスタTXENおよび受信許可レジスタRXENにそれぞれ"0"を書き込んで、送受信を禁止にした状態で行ってください。

なお、この2つのレジスタは実際にデータ転送を開始するまで、禁止状態に固定してください。

##### (2) ポート選択

イニシャルリセット時、シリアルインターフェースの入出力端子SIN、SOUTは入出力兼用ポート端子P10、P11に設定されますので、シリアルインターフェースイネーブルレジスタESIFに"1"を書き込んでこれらの端子をシリアルインターフェース用に設定します。

クロック同期式モードにおいて設定されるSCLK、SRDY端子は調歩同期式モードでは使用しません。これらの端子は入出力兼用ポート端子P12、P13として機能します。

##### (3) 転送モードの設定

モード選択レジスタSMD0およびSMD1の2ビット以下データを書き込んで調歩同期式モードを選択します。

7ビットモード SMD0 = "0"、SMD1 = "1"

8ビットモード SMD0 = "1"、SMD1 = "1"

##### (4) パリティビットの選択

パリティビットをチェックおよび付加する場合はパリティイネーブルレジスタEPRに"1"を書き込んで"パリティチェックあり"に設定してください。この設定によって、調歩同期式7ビットモードでは7ビットデータ+パリティビットのデータ構成に、調歩同期式8ビットモードでは8ビットデータ+パリティビットのデータ構成にそれぞれ設定されます。この場合、受信時のパリティチェックと送信時のパリティビット付加は、ハードウェアによって自動的に行われます。また、"パリティチェックあり"とした場合は、さらにパリティモード選択レジスタPMDによって、パリティを"奇数"とするか"偶数"とするかを選択する必要があります。

レジスタPMDに"0"を書き込んで"パリティチェックなし"を選択すると、調歩同期式7ビットモードでは7ビットデータ(パリティなし)のデータ構成に、調歩同期式8ビットモードでは8ビットデータ(パリティなし)のデータ構成にそれぞれ設定され、パリティチェックおよびパリティビットの付加は行われません。

##### (5) クロック源の選択

クロック源選択レジスタSCS0およびSCS1の2ビットにデータを書き込んでクロック源を選択します。(表5.8.4.1参照)

(2)~(5)の各レジスタは同一アドレス上に割り付けられていますので、1命令で一度に設定が可能です。

## (6) クロック源の制御

クロック源にプログラマブルタイマを選択した場合は、プログラマブルタイマ側で転送速度の設定を行ってください。("5.11 プログラマブルタイマ"参照)

OSC3発振回路の分周信号をクロック源として選択した場合は、データ転送を開始する以前にOSC3の発振をONさせる必要があります。("5.4 発振回路"参照)

## データの送信

送信時の制御手順と動作は以下のとおりです。

- (1) 送信許可レジスタTXENに"0"を書き込み、シリアルインターフェースをリセットします。
- (2) 送信許可レジスタTXENに"1"を書き込み、送信許可状態に設定します。
- (3) 送信するデータをTRXD0～TRXD7に書き込みます。  
なお、7ビットデータ選択時は、TRXD7のデータは無効となります。
- (4) 送信制御ビットTXTRGに"1"を書き込み、送信を開始させます。

この制御によってシフトクロックがイネーブルとなり、その立ち下がりエッジに同期してスタートビット(LOW)がSOUT端子に出力されます。シフトレジスタに設定された送信データは、その後のクロックの各立ち下がりエッジで1ビットずつシフトされSOUT端子より出力されます。データ出力後はトップビット(HIGH)が出力され、次のスタートビットの出力までHIGHレベルが保持されます。

送信が終了したところで、送信完了割り込み要因フラグFSTRAが"1"にセットされます。割り込みが許可されている場合は、この時点で送信完了割り込みが発生します。

本割り込みを利用して次の送信データをセットしてください。

- (5) 送信データのバイト数だけ(3)～(4)を繰り返し、送信が終了した時点で送信許可レジスタTXENに"0"を書き込み、送信禁止状態に設定します。



図5.8.7.2 調歩同期式の送信手順

### データの受信

受信時の制御手順と動作は以下のとおりです。

- (1) 受信許可レジスタRXENに"0"を書き込んで受信禁止状態に設定し、パリティエラー、オーバーランエラー、フレーミングエラーの発生を示すPERフラグ、OERフラグ、FERフラグをそれぞれリセットします。
- (2) 受信許可レジスタRXENに"1"を書き込み、受信許可状態に設定します。
- (3) SIN端子にスタートビット(LOW)が入力された時点からシフトクロックがイネーブルとなり、受信データが2個目以降のクロックの立ち上がりエッジに同期して順次シフトレジスタ内に取り込まれます。

データビットが取り込まれた後、ストップビットがチェックされ、HIGHレベルでない場合にはフレーミングエラーとなり、エラー割り込み要因フラグFSERRが"1"にセットされます。割り込みが許可されている場合には、この時点でエラー割り込みが発生します。

受信が終了すると、シフトレジスタ内のデータが受信データバッファに転送され、受信完了割り込み要因フラグFSRECが"1"にセットされます。割り込みが許可されている場合には、この時点で受信完了割り込みが発生します。(オーバーランエラー発生時は割り込み要因フラグFSRECは"1"にセットされず、受信完了割り込みも発生しません。)

また、"パリティチェックあり"を選択している場合は、シフトレジスタから受信データバッファにデータが転送される際にパリティチェックが行われ、パリティエラーが検出された場合にはエラー割り込み要因フラグFSERRが"1"にセットされます。割り込みを許可している場合には、前記フレーミングエラー同様この時点でエラー割り込みが発生します。

- (4) 受信完了割り込みを利用して、受信データをTRXD0～TRXD7から読み出します。

- (5) 受信制御ビットRXTRGに"1"を書き込み、受信データが読み出されたことを知らせます。

RXTRGに"1"を書き込む以前に次のデータを受信すると、オーバーランエラーと認識され、エラー割り込み要因フラグFSERRが"1"にセットされます。割り込みを許可している場合には、前記フレーミングエラー、パリティエラー同様この時点でエラー割り込みが発生します。

- (6) 受信データのバイト数だけ(3)～(5)を繰り返し、受信が終了した時点で受信許可レジスタRXENに"0"を書き込み、受信禁止状態に設定します。



図5.8.7.3 調歩同期式の受信手順

## 受信エラー

受信時には以下の3種類のエラーを、割り込みによって検出することができます。

### (1) パリティエラー

レジスタEPRに"1"を書き込んで"パリティチェックあり"を選択した場合には、受信時にパリティチェック(垂直パリティチェック)が行われます。これは送信データ(1キャラクタ)中の"1"のビット数の合計にパリティを加え、その数が奇数か偶数かをパリティビットにのせて送信し、それを受信側でチェックする方式です。パリティチェックはシフトレジスタに受信されたデータが受信データバッファに転送される際に行われ、データ(パリティビット含)中の"1"のビット数がレジスタPMDで設定した奇数または偶数パリティと整合がとれるかをチェックします。このとき、不整合となった場合にはパリティエラーと認識され、パリティエラーフラグPERおよびエラー割り込み要因フラグFSERRが"1"にセットされます。割り込みを許可している場合は、この時点でエラー割り込みが発生します。なお、フラグPERは"1"を書き込むことによって"0"にリセットされます。

本エラーが発生した場合でも、その受信データは受信データバッファに転送され、受信動作も継続されます。ただし、その時点での受信データはパリティエラーのため保証されません。

### (2) フレーミングエラー

調歩同期式転送ではスタートビット("0")とストップビット("1")で1キャラクタごとに同期をとっています。ストップビットを"0"として受信した場合、シリアルインターフェースは同期ずれと判断してフレーミングエラーを発生します。

本エラーが発生すると、フレーミングエラーフラグFERおよびエラー割り込み要因フラグFSERRが"1"にセットされます。割り込みを許可している場合は、この時点でエラー割り込みが発生します。なお、フラグFERは"1"を書き込むことによって"0"にリセットされます。

本エラーが発生した場合でも、その受信データは受信データバッファに転送され、受信動作も継続されます。ただし、以後のデータ受信でフレーミングエラーとならない場合でも、それらのデータは保証されません。

### (3) オーバーランエラー

RXTRGに"1"を書き込む前に次のデータを受信すると、前回の受信データが上書きされるためオーバーランエラーが発生します。

本エラーが発生すると、オーバーランエラーフラグOERおよびエラー割り込み要因フラグFSERRが"1"にセットされます。割り込みを許可している場合は、この時点でエラー割り込みが発生します。なお、フラグOERは"1"を書き込むことによって"0"にリセットされます。

本エラーが発生した場合でも、その受信データは受信データバッファに転送され、受信動作も継続されます。なお、RXTRGに"1"を書き込むタイミングと受信データが受信データバッファに転送されるタイミングが重なった場合は、オーバーランエラーと認識されます。

## タイミングチャート

調歩同期式転送のタイミングチャートを図5.8.7.4に示します。



図5.8.7.4 タイミングチャート(調歩同期式転送)

### 5.8.8 割り込み機能

本シリアルインターフェースには以下に示す3種類の割り込みを発生させる機能があります。

- 送信完了割り込み
- 受信完了割り込み
- エラー割り込み

それぞれの割り込み要因に対して割り込み要因フラグFSxxxと割り込みイネーブルレジスタESxxxが設けられており、割り込みの許可/禁止をソフトウェアによって設定することができます。また、CPUに対するシリアルインターフェース割り込みの優先レベルを割り込みプライオリティレジスタPSIF0、PSIF1によって任意のレベル(0～3)に設定できます。

上記、割り込み制御レジスタの詳細と割り込み発生後の動作については、"5.16 割り込みとスタンバイ状態"を参照してください。

図5.8.8.1にシリアルインターフェース割り込み回路の構成を示します。

#### 送信完了割り込み

本割り込み要因は、シフトレジスタに書き込んだデータの送信が終了した時点で発生し、割り込み要因フラグFSTRAを"1"にセットします。

このとき、割り込みイネーブルレジスタESTRAが"1"で、かつ割り込みプライオリティレジスタPSIF0、PSIF1がインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込みイネーブルレジスタESTRAに"0"が設定され、割り込みが禁止されている場合は、CPUに対する割り込みは発生しません。ただし、この場合でも割り込み要因フラグFSTRAは"1"にセットされます。

割り込み要因フラグFSTRAは"1"を書き込むことによって"0"にリセットされます。

本割り込み要因の発生によって、次の送信データのセットと送信開始の制御(TXTRGに"1"を書き込む)を行うことができます。

本割り込み要因の例外処理ベクタアドレスは、00002CHに設定されています。



図5.8.8.1 シリアルインタフェース割り込み回路の構成

### 受信完了割り込み

本割り込み要因は、受信が完了してシフトレジスタに取り込まれた受信データが受信データバッファに転送された時点で発生し、割り込み要因フラグFSRECを"1"にセットします。このとき、割り込みイネーブルレジスタESRECが"1"で、かつ割り込みプライオリティレジスタPSIF0、PSIF1がインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込みイネーブルレジスタESRECに"0"が設定され、割り込みが禁止されている場合は、CPUに対する割り込みは発生しません。ただし、この場合でも割り込み要因フラグFSRECは"1"にセットされます。

割り込み要因フラグFSRECは"1"を書き込むことによって"0"にリセットされます。

本割り込み要因の発生により、受信データの読み出しが可能となります。

なお、パリティエラーおよびフレーミングエラー発生時にも割り込み要因フラグFSRECは"1"にセットされます。

本割り込み要因の例外処理ベクタアドレスは、00002AHに設定されています。

### エラー割り込み

本割り込み要因は、受信時にパリティエラー、フレーミングエラー、オーバーランエラーが検出された時点で発生し、割り込み要因フラグFSERRを"1"にセットします。このとき、割り込みイネーブルレジスタESERRが"1"で、かつ割り込みプライオリティレジスタPSIF0、PSIF1がインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込みイネーブルレジスタESERRに"0"が設定され、割り込みが禁止されている場合は、CPUに対する割り込みは発生しません。ただし、この場合でも割り込み要因フラグFSERRは"1"にセットされます。

割り込み要因フラグFSERRは"1"を書き込むことによって"0"にリセットされます。

3種類のエラーとも同一の割り込み要因となっていますので、発生したエラーの識別はエラーフラグPER(パリティエラー)、OER(オーバーランエラー)、FER(フレーミングエラー)で行ってください。

本割り込み要因の例外処理ベクタアドレスは、000028Hに設定されています。

### 5.8.9 シリアルインタフェースの制御方法

表5.8.9.1にシリアルインタフェースの制御ビットを示します。

表5.8.9.1(a) シリアルインタフェースの制御ビット

| アドレス   | ビット | 名称    | 機能                                                 | 1                                                  | 0                            | SR          | R/W | 注釈                                       |         |
|--------|-----|-------|----------------------------------------------------|----------------------------------------------------|------------------------------|-------------|-----|------------------------------------------|---------|
| 00FF48 | D7  | -     | -                                                  | -                                                  | -                            | -           | -   | 読み出し時は"0"                                |         |
|        | D6  | EPR   | パリティイネーブルレジスタ                                      | パリティ付き                                             | パリティなし                       | 0           | R/W | 調歩同期式のみ                                  |         |
|        | D5  | PMD   | パリティモード選択                                          | 奇数                                                 | 偶数                           | 0           | R/W |                                          |         |
|        | D4  | SCS1  | クロック源選択<br>SCS1 SCS0 クロック源<br>1 1 プログラマブルタイマ       |                                                    |                              | 0           | R/W | クロック同期式<br>スレーブモード<br>では外部クロック<br>が選択される |         |
|        | D3  | SCS0  | 1 0 fosc3 / 4<br>0 1 fosc3 / 8<br>0 0 fosc3 / 16   |                                                    |                              | 0           | R/W |                                          |         |
|        | D2  | SMD1  | シリアルI/Fモード選択<br>SMD1 SMD0 モード<br>1 1 調歩同期式8ビット     |                                                    |                              | 0           | R/W |                                          |         |
|        | D1  | SMD0  | 1 0 調歩同期式7ビット<br>0 1 クロック同期式スレーブ<br>0 0 クロック同期式マスタ |                                                    |                              | 0           | R/W |                                          |         |
|        | D0  | ESIF  | シリアルI/Fイネーブルレジスタ                                   | シリアルI/F                                            | I/Oポート                       | 0           | R/W |                                          |         |
|        | D7  | -     | -                                                  | -                                                  | -                            | -           | -   | 読み出し時は"0"                                |         |
|        | D6  | FER   | シリアルI/F<br>フレーミングエラーフラグ                            | R<br>W                                             | エラー<br>リセット(0)               | エラーなし<br>無効 | 0   | R/W                                      | 調歩同期式のみ |
| 00FF49 | D5  | PER   | シリアルI/F<br>パリティエラーフラグ                              | R<br>W                                             | エラー<br>リセット(0)               | エラーなし<br>無効 | 0   | R/W                                      |         |
|        | D4  | OER   | シリアルI/F<br>オーバーランエラーフラグ                            | R<br>W                                             | エラー<br>リセット(0)               | エラーなし<br>無効 | 0   | R/W                                      |         |
|        | D3  | RXTRG | シリアルI/F受信トリガ/ステータス                                 | R<br>W                                             | 受信中<br>トリガ                   | 停止中<br>無効   | 0   | R/W                                      |         |
|        | D2  | RXEN  | シリアルI/F受信許可                                        |                                                    | 許可                           | 禁止          | 0   | R/W                                      |         |
|        | D1  | TXTRG | シリアルI/F送信トリガ/ステータス                                 | R<br>W                                             | 送信中<br>トリガ                   | 停止中<br>無効   | 0   | R/W                                      |         |
|        | D0  | TXEN  | シリアルI/F送信許可                                        |                                                    | 許可                           | 禁止          | 0   | R/W                                      |         |
|        | D7  | TRXD7 | シリアルI/F送受信データD7 (MSB)                              |                                                    |                              |             |     |                                          |         |
|        | D6  | TRXD6 | シリアルI/F送受信データD6                                    |                                                    |                              |             |     |                                          |         |
| 00FF4A | D5  | TRXD5 | シリアルI/F送受信データD5                                    |                                                    |                              |             |     |                                          |         |
|        | D4  | TRXD4 | シリアルI/F送受信データD4                                    |                                                    |                              |             |     |                                          |         |
|        | D3  | TRXD3 | シリアルI/F送受信データD3                                    |                                                    |                              |             |     |                                          |         |
|        | D2  | TRXD2 | シリアルI/F送受信データD2                                    |                                                    |                              |             |     |                                          |         |
|        | D1  | TRXD1 | シリアルI/F送受信データD1                                    |                                                    |                              |             |     |                                          |         |
|        | D0  | TRXD0 | シリアルI/F送受信データD0 (LSB)                              |                                                    |                              |             |     |                                          |         |
|        | D7  | PK01  | K00 ~ K07割り込み                                      |                                                    |                              |             |     |                                          |         |
|        | D6  | PK00  | プライオリティレジスタ                                        |                                                    |                              |             |     |                                          |         |
| 00FF20 | D5  | PSIF1 | シリアルインタフェース割り込み                                    | PK01 PK00<br>PSIF1 PSIF0<br>PSW1 PSW0<br>PTM1 PTM0 | 優先<br>レベル                    | 0           | R/W |                                          |         |
|        | D4  | PSIF0 | プライオリティレジスタ                                        | 1 1<br>1 0<br>0 1<br>0 0                           | レベル3<br>レベル2<br>レベル1<br>レベル0 | 0           | R/W |                                          |         |
|        | D3  | PSW1  | ストップウォッチタイマ割り込み                                    |                                                    |                              | 0           | R/W |                                          |         |
|        | D2  | PSW0  | プライオリティレジスタ                                        |                                                    |                              | 0           | R/W |                                          |         |
|        | D1  | PTM1  | 計時タイマ割り込み                                          |                                                    |                              |             |     |                                          |         |
|        | D0  | PTM0  | プライオリティレジスタ                                        |                                                    |                              |             |     |                                          |         |

表5.8.9.1(b) シリアルインタフェースの制御ビット

| アドレス   | ビット | 名称    | 機能                    | 1                  | 0                | SR | R/W | 注釈          |  |
|--------|-----|-------|-----------------------|--------------------|------------------|----|-----|-------------|--|
| 00FF23 | D7  | —     | —                     | —                  | —                | —  | —   | 読み出し時は常時"0" |  |
|        | D6  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D5  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D4  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D3  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D2  | ESERR | シリアルI/F(エラー)割り込みイネーブル | 割り込み許可             | 割り込み禁止           | 0  | R/W |             |  |
|        | D1  | ESREC | シリアルI/F(受信)割り込みイネーブル  |                    |                  |    |     |             |  |
|        | D0  | ESTRA | シリアルI/F(送信)割り込みイネーブル  |                    |                  |    |     |             |  |
| 00FF27 | D7  | —     | —                     | —                  | —                | —  | —   | 読み出し時は常時"0" |  |
|        | D6  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D5  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D4  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D3  | —     | —                     | —                  | —                | —  | —   |             |  |
|        | D2  | FSERR | シリアルI/F(エラー)割り込み要因フラグ | (R)<br>(W)<br>リセット | (R)<br>(W)<br>無効 | 0  | R/W |             |  |
|        | D1  | FSREC | シリアルI/F(受信)割り込み要因フラグ  |                    |                  |    |     |             |  |
|        | D0  | FSTRA | シリアルI/F(送信)割り込み要因フラグ  |                    |                  |    |     |             |  |

**ESIF: 00FF48H·D0**

シリアルインタフェース用端子(P10～P13)の設定を行います。

"1"書き込み: シリアル入出力端子  
"0"書き込み: 入出力兼用ポート端子  
読み出し: 可能

ESIFはシリアルインタフェースイネーブルレジスタで、"1"を書き込んだ場合はP10～P13端子がシリアル入出力端子(SIN、SOUT、SCLK、SRDY)となり、"0"を書き込んだ場合は入出力兼用ポート端子となります。

なお、転送モードによる端子の設定は表5.8.3.2を参照してください。

イニシャルリセット時、ESIFは"0"(入出力兼用ポート)に設定されます。

**SMD0, SMD1: 00FF48H·D1, D2**

転送モードを表5.8.9.2のとおり設定します。

表5.8.9.2 転送モードの設定

| SMD1 | SMD0 | モード         |
|------|------|-------------|
| 1    | 1    | 調歩同期式8ビット   |
| 1    | 0    | 調歩同期式7ビット   |
| 0    | 1    | クロック同期式スレーブ |
| 0    | 0    | クロック同期式マスター |

SMD0、SMD1は読み出しも可能です。  
イニシャルリセット時、本レジスタは"0"(クロック同期式マスター)に設定されます。

**SCS0, SCS1: 00FF48H·D3, D4**

クロック源を表5.8.9.3のとおり選択します。

表5.8.9.3 クロック源の選択

| SCS1 | SCS0 | クロック源      |
|------|------|------------|
| 1    | 1    | プログラマブルタイマ |
| 1    | 0    | fosc3 / 4  |
| 0    | 1    | fosc3 / 8  |
| 0    | 0    | fosc3 / 16 |

SCS0、SCS1は読み出しも可能です。

クロック同期式スレーブモードでは、本レジスタの設定は無効です。

イニシャルリセット時、本レジスタは"0"(fosc3/16)に設定されます。

**EPR: 00FF48H·D6**

パリティ機能を選択します。

"1"書き込み: パリティあり  
"0"書き込み: パリティなし  
読み出し: 可能

受信データのパリティチェックおよび送信データへのパリティビットの付加を行うか行わないかを選択します。EPRに"1"を書き込むと受信データの最上位ビットがパリティビットと見なされてパリティチェックが行われます。送信データに対してはパリティビットが自動的に付加されます。"0"を書き込んだ場合はチェックおよび付加は行われません。

パリティは調歩同期式モードの場合にのみ有効で、クロック同期式モードではEPRの設定は無効となります。

イニシャルリセット時、EPRは"0"(パリティなし)に設定されます。

**PMD: 00FF48H·D5**

奇数パリティ/偶数パリティを選択します。

"1"書き込み: 奇数パリティ

"0"書き込み: 偶数パリティ

読み出し: 可能

PMDに"1"を書き込むと奇数パリティが選択され、"0"を書き込むと偶数パリティが選択されます。パリティチェックおよびパリティビットの付加はEPRに"1"が書き込まれている場合にのみ有効で、EPRに"0"が書き込まれている場合は、PMDによる奇数パリティ/偶数パリティの設定は無効となります。イニシャルリセット時、PMDは"0"(偶数パリティ)に設定されます。

**TXEN: 00FF49H·D0**

シリアルインターフェースを送信許可状態に設定します。

"1"書き込み: 送信許可

"0"書き込み: 送信禁止

読み出し: 可能

TXENに"1"を書き込むとシリアルインターフェースが送信許可状態となり、"0"を書き込むと送信禁止状態となります。

シリアルインターフェースのモード初期設定等を行う場合は、TXENを"0"に設定してください。

イニシャルリセット時、TXENは"0"(送信禁止)に設定されます。

**TXTRG: 00FF49H·D1**

送信開始のトリガ/動作状態(送信中/停止中)を示すステータスとして機能します。

"1"読み出し: 送信中

"0"読み出し: 停止中

"1"書き込み: 送信開始

"0"書き込み: 無効

送信データを書き込んだ後、TXTRGに"1"を書き込むことで送信処理を開始します。

TXTRGはステータスとして読み出しが可能で、"1"の場合は送信動作中、"0"の場合は送信停止中を示します。

イニシャルリセット時、TXTRGは"0"(停止中)に設定されます。

**RXEN: 00FF49H·D2**

シリアルインターフェースを受信許可状態に設定します。

"1"書き込み: 受信許可

"0"書き込み: 受信禁止

読み出し: 可能

RXENに"1"を書き込むとシリアルインターフェースが受信許可状態となり、"0"を書き込むと受信禁止状態となります。

シリアルインターフェースのモード初期設定等を行う場合は、RXENを"0"に設定してください。

イニシャルリセット時、RXENは"0"(受信禁止)に設定されます。

**RXTRG: 00FF49H·D3**

受信開始のトリガ/次のデータの受信準備/動作状態(受信中/停止中)を示すステータスとして機能します。

"1"読み出し: 受信中

"0"読み出し: 停止中

"1"書き込み: 受信開始/次のデータの受信準備

"0"書き込み: 無効

RXTRGは、クロック同期式と調歩同期式で若干動作が異なります。

クロック同期式でのRXTRGは受信開始のトリガとして使用します。

受信データを読み出し、次の受信準備ができたところでRXTRGに"1"を書き込み受信を開始させます。(スレーブモードではRXTRGに"1"を書き込んだところでSRDYが"0"となります。)

調歩同期式でのRXTRGは、次のデータの受信準備に使用します。受信データバッファにある受信データを読み出し、バッファが空となったことを知らせるためRXTRGに"1"を書き込みます。

RXTRGに"1"を書き込まなかった場合、次の受信が終了した時点でオーバーランエラーフラグOERが"1"にセットされます。(受信データを読み出す動作とRXTRGに"1"を書き込む動作との間に受信を終了した場合はオーバーランエラーとなります。)

また、RXTRGはステータスとして読み出しが可能で、クロック同期式、調歩同期式どちらのモードでも"1"の場合は受信動作中、"0"の場合は受信停止中を示します。

イニシャルリセット時、RXTRGは"0"(停止中)に設定されます。

**TRXD0~TRXD7: 00FF4AH****送信時**

送信データを送信シフトレジスタに書き込みます。

"1"書き込み: HIGHレベル

"0"書き込み: LOWレベル

送信開始前に送信データを書き込みます。

連続送信の場合、データの書き込みは送信完了割り込みを待ってから行ってください。

調歩同期式7ビットモードにおいてはTRXD7が無効となります。

SOUT端子からはシリアル変換されたデータが、"1"に設定されたビットがHIGH(V<sub>DD</sub>)レベル、"0"に設定されたビットがLOW(V<sub>SS</sub>)レベルとして出力されます。

**受信時**

受信データを読み出します。

"1"読み出し: HIGHレベル

"0"読み出し: LOWレベル

受信データバッファのデータが読み出せます。

シフトレジスタが本バッファとは別に設けられていますので、調歩同期式モードでは受信動作中にデータの読み出しが行えます。(クロック同期式モードではバッファ機能を使用しません。)

データの読み出しがは受信完了割り込みを待ってから行ってください。

調歩同期式7ビットモードにおいてパリティチェックを行っている場合、パリティビットに対応する8ビット目(TRXD7)には"0"がロードされます。

SIN端子から入力されたシリアルデータはHIGH(V<sub>DD</sub>)レベルのビットを"1"、LOW(V<sub>SS</sub>)レベルのビットを"0"としてパラレル変換され、本バッファにロードされます。

イニシャルリセット時、バッファの内容は不定となります。

**OER: 00FF49H·D4**

オーバーランエラーの発生を示します。

"1"読み出し: エラーあり

"0"読み出し: エラーなし

"1"書き込み: "0"にリセット

"0"書き込み: 無効

OERはオーバーランエラーの発生を示すエラーフラグで、エラーが発生した場合に"1"となります。オーバーランエラーは調歩同期式モードの受信において、RXTRGに"1"を書き込む前に次のデータの受信を完了した場合に発生します。

OERは"1"を書き込むことで"0"にリセットされます。

イニシャルリセット時、およびRXENが"0"のときOERは"0"(エラーなし)に設定されます。

**PER: 00FF49H·D5**

パリティエラーの発生を示します。

"1"読み出し: エラーあり

"0"読み出し: エラーなし

"1"書き込み: "0"にリセット

"0"書き込み: 無効

PERはパリティエラーの発生を示すエラーフラグで、エラーが発生した場合に"1"となります。

パリティエラーは調歩同期式モードでパリティチェックを行っている場合に、パリティの合っていないデータを受信すると発生します。

PERは"1"を書き込むことで"0"にリセットされます。イニシャルリセット時、およびRXENが"0"のとき、PERは"0"(エラーなし)に設定されます。

**FER: 00FF49H·D6**

フレーミングエラーの発生を示します。

"1"読み出し: エラーあり

"0"読み出し: エラーなし

"1"書き込み: "0"にリセット

"0"書き込み: 無効

FERはフレーミングエラーの発生を示すエラーフラグで、エラーが発生した場合に"1"となります。フレーミングエラーは調歩同期式モードの受信において、ストップビットが"0"になっていた場合に発生します。

FERは"1"を書き込むことで"0"にリセットされます。イニシャルリセット時、およびRXENが"0"のときFERは"0"(エラーなし)に設定されます。

**PSIF0, PSIF1: 00FF20H·D4, D5**

シリアルインターフェース割り込みの優先レベルを設定します。

PSIF0、PSIF1はシリアルインターフェース割り込みに対応した割り込みプライオリティレジスタで、設定できる割り込み優先レベルは表5.8.9.4のとおりです。

表5.8.9.4 割り込み優先レベルの設定

| PSIF1 | PSIF0 | 割り込み優先レベル   |
|-------|-------|-------------|
| 1     | 1     | レベル3 (IRQ3) |
| 1     | 0     | レベル2 (IRQ2) |
| 0     | 1     | レベル1 (IRQ1) |
| 0     | 0     | レベル0 (なし)   |

イニシャルリセット時、本レジスタは"0"(レベル0)に設定されます。

***ESTRA, ESREC, ESERR: 00FF23H·D0, D1, D2***

CPUに対する割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

ESTRA、ESREC、ESERRはそれぞれ送信完了、受信完了、受信エラーの割り込み要因に対応する割り込みイネーブルレジスタで、"1"に設定した割り込みが許可され、"0"に設定した割り込みが禁止されます。

イニシャルリセット時、本レジスタはすべて"0"(割り込み禁止)に設定されます。

***FSTRA, FSREC, FSERR: 00FF27H·D0, D1, D2***

シリアルインタフェース割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FSTRA、FSREC、FSERRはそれぞれ送信完了、受信完了、受信エラーの割り込みに対応する割り込み要因フラグで、それぞれの要因の発生により"1"にセットされます。

送信完了割り込み要因は、シフトレジスタのデータ送信が終了したところで発生します。

受信完了割り込み要因は、受信データが受信データバッファに転送されたところで発生します。

受信エラー割り込み要因は、データ受信時にパリティエラー、フレーミングエラー、オーバーランエラーが検出された場合に発生します。

このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインラプトフラグ(I0, I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

イニシャルリセット時、本フラグはすべて"0"にリセットされます。

**5.8.10 プログラミング上の注意事項**

- (1) シリアルインタフェースのモード初期設定は、送受信が禁止の状態(TXEN=RXEN="0")で行ってください。
- (2) シリアルインタフェースが送信(受信)中のときは、TXTRG(RXTRG)に対して二重トリガ("1"書き込み)は行わないでください。また、SLP命令も実行しないでください。(SLP命令を実行する場合はTXEN=RXEN="0"としてください。)
- (3) クロック同期式モードでは1本のクロックライン(SCLK)を送受信で共用するため、送信と受信を同時にすることはできません。したがって、TXTRG(RXTRG)が"1"の最中はRXTRG(TXTRG)に"1"は書き込まないでください。
- (4) 調歩同期式モードにおいて、受信時にパリティエラーおよびフレーミングエラーが発生した場合は受信エラー割り込み要因フラグFSERRは、受信完了割り込み要因フラグFSRECに対して表5.8.10.1に示す時間早く"1"にセットされます。したがって、エラー処理ルーチン等で待ち時間を設けて、受信完了割り込み要因フラグFSRECを"0"にリセットしてください。  
なお、オーバーランエラー発生時には受信完了割り込み要因フラグFSRECは"1"にセットされず、受信完了割り込みも発生しません。

表5.8.10.1 エラー発生時のFSERRとFSRECの時間差

| クロック源      | 時間差              |
|------------|------------------|
| fosc3 / n  | fosc3 / n の1/2周期 |
| プログラマブルタイマ | タイマ1アンダーフローの1周期  |

- (5) OSC3発振回路の分周信号をクロック源とする場合は、シリアルインタフェースを使用する以前にOSC3の発振をONさせる必要があります。  
なお、OSC3発振回路をONにしてから発振が安定するまでに数msec～数10msecの時間を必要とします。したがって、シリアルインタフェースの送受信開始はOSC3発振ONの後、充分な待ち時間をおいてから行ってください。(発振開始時間は発振子、外付け部品によって変動します。"8 電気的特性"に発振開始時間の一例を示しますので参照してください。)

イニシャルリセット時、OSC3発振回路はON状態に設定されます。

## 5.9 計時タイマ

### 5.9.1 計時タイマの構成

S1C88649はOSC1発振回路を原振とする計時タイマを内蔵しています。計時タイマはfosc1を分周した256Hz信号を入力クロックとする8ビットのバイナリカウンタで構成され、各ビット(128～1Hz)のデータをソフトウェアによって読み出すことができます。

通常はこの計時タイマを、時計などの様々な各種の計時機能に使用します。

図5.9.1.1に計時タイマの構成を示します。



図5.9.1.1 計時タイマの構成

### 5.9.2 割り込み機能

計時タイマは32Hz、8Hz、2Hz、1Hzの各信号によって割り込みを発生させることができます。

図5.9.2.1に計時タイマ割り込み回路の構成を示します。

32Hz、8Hz、2Hz、1Hz信号の立ち下がりエッジで、それぞれに対応する割り込み要因フラグFTM32、FTM8、FTM2、FTM1が"1"にセットされ、割り込みが発生します。各割り込み要因フラグに対応した割り込みマイネーブルレジスタETM32、ETM8、ETM2、ETM1の設定により、割り込みを禁止することもできます。

また、CPUに対する計時タイマ割り込みの優先レベルを割り込みプライオリティレジスタPTM0、PTM1によって任意のレベル(0～3)に設定できます。

上記、割り込み制御レジスタの詳細と割り込み発生後の動作については"5.16 割り込みとスタンバイ状態"を参照してください。

各割り込み要因の例外処理ベクタアドレスは、それぞれ以下のとおり設定されています。

32Hz割り込み: 000034H

8Hz割り込み: 000036H

2Hz割り込み: 000038H

1Hz割り込み: 00003AH

図5.9.2.2に計時タイマのタイミングチャートを示します。



図5.9.2.1 計時タイマ割り込み回路の構成



図5.9.2.2 計時タイマのタイミングチャート

### 5.9.3 計時タイマの制御方法

表5.9.3.1に計時タイマの制御ビットを示します。

表5.9.3.1 計時タイマの制御ビット

| アドレス   | ビット | 名称     | 機能                     | 1                                                  | 0                                    | SR | R/W | 注釈        |  |
|--------|-----|--------|------------------------|----------------------------------------------------|--------------------------------------|----|-----|-----------|--|
| 00FF40 | D7  | WDEN   | ウォッチドッグタイマイネーブル        | 有効                                                 | 無効                                   | 1  | R/W |           |  |
|        | D6  | FOUT2  | FOUT周波数選択              |                                                    |                                      | 0  | R/W |           |  |
|        | D5  | FOUT1  | FOUT2 FOUT1 FOUT0 周波数  | 0 0 0 fosc1 / 1                                    |                                      |    |     |           |  |
|        |     |        |                        | 0 0 1 fosc1 / 2                                    |                                      |    |     |           |  |
|        |     |        |                        | 0 1 0 fosc1 / 4                                    |                                      |    |     |           |  |
|        |     |        |                        | 0 1 1 fosc1 / 8                                    |                                      |    |     |           |  |
|        |     | FOUT0  |                        | 1 0 0 fosc3 / 1                                    |                                      |    |     |           |  |
|        |     |        |                        | 1 0 1 fosc3 / 2                                    |                                      |    |     |           |  |
|        |     |        |                        | 1 1 0 fosc3 / 4                                    |                                      |    |     |           |  |
|        |     |        |                        | 1 1 1 fosc3 / 8                                    |                                      |    |     |           |  |
|        | D3  | FOUTON | FOUT出力制御               | On                                                 | Off                                  | 0  | R/W |           |  |
|        | D2  | WDRST  | ウォッチドッグタイマリセット         | リセット                                               | 無効                                   | -  | W   | 読み出し時は    |  |
|        | D1  | TMRST  | 計時タイマリセット              | リセット                                               | 無効                                   | -  | W   | 常時"0"     |  |
|        | D0  | TMRUN  | 計時タイマRun/Stop制御        | Run                                                | Stop                                 | 0  | R/W |           |  |
| 00FF41 | D7  | TMD7   | 計時タイマデータ 1Hz           | High                                               | Low                                  | 0  | R   |           |  |
|        | D6  | TMD6   | 計時タイマデータ 2Hz           |                                                    |                                      |    |     |           |  |
|        | D5  | TMD5   | 計時タイマデータ 4Hz           |                                                    |                                      |    |     |           |  |
|        | D4  | TMD4   | 計時タイマデータ 8Hz           |                                                    |                                      |    |     |           |  |
|        | D3  | TMD3   | 計時タイマデータ 16Hz          |                                                    |                                      |    |     |           |  |
|        | D2  | TMD2   | 計時タイマデータ 32Hz          |                                                    |                                      |    |     |           |  |
|        | D1  | TMD1   | 計時タイマデータ 64Hz          |                                                    |                                      |    |     |           |  |
|        | D0  | TMD0   | 計時タイマデータ128Hz          |                                                    |                                      |    |     |           |  |
| 00FF20 | D7  | PK01   | K00 ~ K07割り込み          | PK01 PK00<br>PSIF1 PSIF0<br>PSW1 PSW0<br>PTM1 PTM0 | 優先<br>レベル                            | 0  | R/W |           |  |
|        | D6  | PK00   | プライオリティレジスタ            |                                                    |                                      |    |     |           |  |
|        | D5  | PSIF1  | シリアルインタフェース割り込み        |                                                    |                                      |    |     |           |  |
|        | D4  | PSIF0  | プライオリティレジスタ            |                                                    |                                      |    |     |           |  |
|        | D3  | PSW1   | ストップウォッチタイマ割り込み        |                                                    | レベル3<br>レベル2<br>レベル1<br>レベル0         | 0  | R/W |           |  |
|        | D2  | PSW0   | プライオリティレジスタ            |                                                    |                                      |    |     |           |  |
|        | D1  | PTM1   | 計時タイマ割り込み              |                                                    |                                      |    |     |           |  |
|        | D0  | PTM0   | プライオリティレジスタ            |                                                    |                                      |    |     |           |  |
| 00FF22 | D7  | -      | 汎用レジスタ                 | 割り込み<br>許可                                         | 割り込み<br>禁止                           | 0  | R/W | 予約レジスタ    |  |
|        | D6  | ESW100 | ストップウォッチ100Hz割り込みイネーブル |                                                    |                                      |    |     |           |  |
|        | D5  | ESW10  | ストップウォッチ10Hz割り込みイネーブル  |                                                    |                                      |    |     |           |  |
|        | D4  | ESW1   | ストップウォッチ1Hz割り込みイネーブル   |                                                    |                                      |    |     |           |  |
|        | D3  | ETM32  | 計時タイマ32Hz割り込みイネーブル     |                                                    |                                      |    |     |           |  |
|        | D2  | ETM8   | 計時タイマ8Hz割り込みイネーブル      |                                                    |                                      |    |     |           |  |
|        | D1  | ETM2   | 計時タイマ2Hz割り込みイネーブル      |                                                    |                                      |    |     |           |  |
|        | D0  | ETM1   | 計時タイマ1Hz割り込みイネーブル      |                                                    |                                      |    |     |           |  |
| 00FF26 | D7  | -      | -                      | (R)<br>割り込み<br>要因あり<br><br>(W)<br>リセット             | (R)<br>割り込み<br>要因なし<br><br>(W)<br>無効 | 0  | R/W | 読み出し時は"0" |  |
|        | D6  | FSW100 | ストップウォッチ100Hz割り込み要因フラグ |                                                    |                                      |    |     |           |  |
|        | D5  | FSW10  | ストップウォッチ10Hz割り込み要因フラグ  |                                                    |                                      |    |     |           |  |
|        | D4  | FSW1   | ストップウォッチ1Hz割り込み要因フラグ   |                                                    |                                      |    |     |           |  |
|        | D3  | FTM32  | 計時タイマ32Hz割り込み要因フラグ     |                                                    |                                      |    |     |           |  |
|        | D2  | FTM8   | 計時タイマ8Hz割り込み要因フラグ      |                                                    |                                      |    |     |           |  |
|        | D1  | FTM2   | 計時タイマ2Hz割り込み要因フラグ      |                                                    |                                      |    |     |           |  |
|        | D0  | FTM1   | 計時タイマ1Hz割り込み要因フラグ      |                                                    |                                      |    |     |           |  |

**TMD0~TMD7: 00FF41H**

計時タイマのデータが読み出せます。

各ビットと周波数との対応は以下のとおりです。

|             |           |
|-------------|-----------|
| TMD0: 128Hz | TMD4: 8Hz |
| TMD1: 64Hz  | TMD5: 4Hz |
| TMD2: 32Hz  | TMD6: 2Hz |
| TMD3: 16Hz  | TMD7: 1Hz |

TMD0~TMD7は読み出し専用のため、書き込み動作は無効となります。

イニシャルリセット時、タイマデータは"00H"に設定されます。

**TMRST: 00FF40H·D1**

計時タイマをリセットします。

"1"書き込み: 計時タイマリセット

"0"書き込み: ノーオペレーション

読み出し: 常時"0"

計時タイマはTMRSTに"1"を書き込むことによってリセットされます。計時タイマがRUN状態でリセットを行うとリセット直後にリスタートします。また、STOP状態の場合はリセットデータ"00H"が保持されます。

"0"の書き込みはノーオペレーションとなります。TMRSTは書き込み専用のため、読み出し時は常時"0"となります。

**TMRUN: 00FF40H·D0**

計時タイマのRUN/STOPを制御します。

"1"書き込み: RUN

"0"書き込み: STOP

読み出し: 可能

計時タイマはTMRUNに"1"を書き込むことによってアップカウントを開始し、"0"の書き込みにより停止します。

STOP状態ではリセットか次にRUN状態にするまで、タイマのデータは保持されます。また、STOP状態からRUN状態にすることによって、保持していたデータから継続してカウントを進めることができます。

イニシャルリセット時、TMRUNは"0"(STOP)に設定されます。

**PTM0, PTM1: 00FF20H·D0, D1**

計時タイマ割り込みの優先レベルを設定します。

PTM0、PTM1は計時タイマ割り込みに対応した割り込みプライオリティレジスタで、設定できる割り込み優先レベルは表5.9.3.2のとおりです。

表5.9.3.2 割り込み優先レベルの設定

| PTM1 | PTM0 | 割り込み優先レベル   |
|------|------|-------------|
| 1    | 1    | レベル3 (IRQ3) |
| 1    | 0    | レベル2 (IRQ2) |
| 0    | 1    | レベル1 (IRQ1) |
| 0    | 0    | レベル0 (なし)   |

イニシャルリセット時、本レジスタは"0"(レベル0)に設定されます。

**ETM1, ETM2, ETM8, ETM32: 00FF22H·D0~D3**

CPUに対する割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

ETM1、ETM2、ETM8、ETM32はそれぞれ1Hz、2Hz、8Hz、32Hzの割り込み要因に対応する割り込みイネーブルレジスタで、"1"に設定した割り込みが許可され、"0"に設定した割り込みが禁止されます。イニシャルリセット時、本レジスタはすべて"0"(割り込み禁止)に設定されます。

**FTM1, FTM2, FTM8, FTM32: 00FF26H·D0~D3**

計時タイマ割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FTM1、FTM2、FTM8、FTM32はそれぞれ1Hz、2Hz、8Hz、32Hzの割り込みに対応する割り込み要因フラグで、各信号の立ち下がりエッジに同期して"1"にセットされます。

このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インタラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインタラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

イニシャルリセット時、本フラグはすべて"0"にリセットされます。

### 5.9.4 プログラミング上の注意事項

- (1) 計時タイマはレジスタTMRUNへの書き込みに  
対して、256Hz信号の立ち下がりエッジに同期  
して実際にRUN/STOP状態となります。  
したがって、TMRUNに"0"を書き込んだ場合  
は、"+1"余分にカウントしたところでタイマが  
停止状態となります。また、このときTMRUN  
は実際にタイマがSTOP状態となるまで、読み  
出しに対して"1"を保持します。  
図5.9.4.1にRUN/STOP制御のタイミングチャー  
トを示します。



図5.9.4.1 RUN/STOP制御のタイミングチャート

- (2) 計時タイマがRUNしている状態(TMRUN="1")  
でSLP命令を実行した場合は、SLEEP状態から  
の復帰時に計時タイマが不安定な動作となります。  
したがって、SLEEP状態へ移行する場合は、  
SLP命令の実行以前に計時タイマをSTOP  
状態(TMRUN="0")に設定してください。

## 5.10 ストップウォッチタイマ

### 5.10.1 ストップウォッチタイマの構成

S1C88649は1/100sec単位と1/10sec単位のストップウォッチタイマを内蔵しています。ストップウォッチタイマはfosc1を分周した256Hz信号を入力クロックとする4ビット2段のBCDカウンタ(1/100sec単位、1/10sec単位)で構成され、カウントデータをソフトウェアによって読み出すことができます。図5.10.1.1にストップウォッチタイマの構成を示します。

ストップウォッチタイマは計時タイマとは別のタイマとして使用することができ、ストップウォッチ機能などをソフトウェアによって容易に実現することができます。

### 5.10.2 カウントアップパターン

ストップウォッチタイマは、それぞれ4ビットのBCDカウンタSWD0～SWD3とSWD4～SWD7で構成されています。



図5.10.1.1 ストップウォッチタイマの構成

図5.10.2.1  
ストップウォッチタイマの  
カウントアップパターン

図5.10.2.1にストップウォッチタイマのカウントアップパターンを示します。

帰還分周回路はfosc1を分周した256Hz信号から2/256secと3/256sec間隔の近似100Hz信号を発生します。

1/100secカウンタ(SWD0～SWD3)は、帰還分周回路が2/256secと3/256sec間隔で発生する近似100Hz信号をカウントして、25/256secと26/256sec間隔の近似10Hz信号を発生します。

カウントアップは、2/256secと3/256sec間隔による擬似的な1/100secカウントとなります。

1/10secカウンタ(SWD4～SWD7)は、1/100secカウンタが25/256secと26/256sec間隔で発生する近似10Hz信号を4:6の割合でカウントして、1Hz信号を発生します。

カウントアップは、25/256secと26/256sec間隔による擬似的な1/10secカウントとなります。

### 5.10.3 割り込み機能

ストップウォッチタイマは100Hz(近似100Hz)、10Hz(近似10Hz)、1Hzの各信号によって割り込みを発生させることができます。

図5.10.3.1にストップウォッチタイマ割り込み回路の構成を示します。

100Hz、10Hz、1Hz信号の立ち下がりエッジで、それぞれに対応する割り込み要因フラグFSW100、FSW10、FSW1が"1"にセットされ、割り込みが発生します。各割り込み要因フラグに対応した割り込みイネーブルレジスタESW100、ESW10、ESW1の設定により、割り込みを禁止することもできます。

また、CPUに対するストップウォッチタイマ割り込みの優先レベルを割り込みプライオリティレジスタPSW0、PSW1によって任意のレベル(0~3)に設定できます。

上記、割り込み制御レジスタの詳細と割り込み発生後の動作については"5.16 割り込みとスタンバイ状態"を参照してください。

各割り込み要因の例外処理ベクタアドレスは、それぞれ以下のとおり設定されています。

100Hz割り込み: 00002EH

10Hz割り込み: 000030H

1Hz割り込み: 000032H

図5.10.3.2にストップウォッチタイマのタイミングチャートを示します。



図5.10.3.1 ストップウォッチタイマ割り込み回路の構成



図5.10.3.2 ストップウォッチタイマのタイミングチャート

## 5.10.4 ストップウォッチタイマの制御方法

表5.10.4.1にストップウォッチタイマの制御ビットを示します。

表5.10.4.1 ストップウォッチタイマの制御ビット

| アドレス   | ビット | 名称     | 機能                     | 1                                                  | 0                                                         | SR | R/W | 注釈          |  |  |  |
|--------|-----|--------|------------------------|----------------------------------------------------|-----------------------------------------------------------|----|-----|-------------|--|--|--|
| 00FF42 | D7  | -      | -                      | -                                                  | -                                                         | -  | -   | 読み出し時は常時"0" |  |  |  |
|        | D6  | -      | -                      | -                                                  | -                                                         | -  | -   |             |  |  |  |
|        | D5  | -      | -                      | -                                                  | -                                                         | -  | -   |             |  |  |  |
|        | D4  | -      | -                      | -                                                  | -                                                         | -  | -   |             |  |  |  |
|        | D3  | -      | -                      | -                                                  | -                                                         | -  | -   |             |  |  |  |
|        | D2  | -      | -                      | -                                                  | -                                                         | -  | -   |             |  |  |  |
|        | D1  | SWRST  | ストップウォッチタイマリセット        | リセット                                               | 無効                                                        | -  | W   |             |  |  |  |
|        | D0  | SWRUN  | ストップウォッチタイマRun/Stop制御  | Run                                                | Stop                                                      | 0  | R/W |             |  |  |  |
| 00FF43 | D7  | SWD7   | ストップウォッチタイマデータ         |                                                    |                                                           |    |     |             |  |  |  |
|        | D6  | SWD6   |                        |                                                    |                                                           |    |     |             |  |  |  |
|        | D5  | SWD5   | BCD (1/10sec)          |                                                    |                                                           |    |     |             |  |  |  |
|        | D4  | SWD4   |                        |                                                    |                                                           |    |     |             |  |  |  |
|        | D3  | SWD3   | ストップウォッチタイマデータ         |                                                    |                                                           |    |     |             |  |  |  |
|        | D2  | SWD2   |                        |                                                    |                                                           |    |     |             |  |  |  |
|        | D1  | SWD1   | BCD (1/100sec)         |                                                    |                                                           |    |     |             |  |  |  |
|        | D0  | SWD0   |                        |                                                    |                                                           |    |     |             |  |  |  |
| 00FF20 | D7  | PK01   | K00～K07割り込み            | PK01 PK00<br>PSIF1 PSIF0<br>PSW1 PSW0<br>PTM1 PTM0 | 優先<br>レベル<br>1 1 レベル3<br>1 0 レベル2<br>0 1 レベル1<br>0 0 レベル0 | 0  | R/W |             |  |  |  |
|        | D6  | PK00   | プライオリティレジスタ            |                                                    |                                                           | 0  | R/W |             |  |  |  |
|        | D5  | PSIF1  | シリアルインタフェース割り込み        |                                                    |                                                           | 0  | R/W |             |  |  |  |
|        | D4  | PSIF0  | プライオリティレジスタ            |                                                    |                                                           | 0  | R/W |             |  |  |  |
|        | D3  | PSW1   | ストップウォッチタイマ割り込み        | 割り込み<br>許可                                         | 割り込み<br>禁止                                                | 0  | R/W |             |  |  |  |
|        | D2  | PSW0   | プライオリティレジスタ            |                                                    |                                                           | 0  | R/W |             |  |  |  |
|        | D1  | PTM1   | 計時タイマ割り込み              |                                                    |                                                           | 0  | R/W |             |  |  |  |
|        | D0  | PTM0   | プライオリティレジスタ            |                                                    |                                                           | 0  | R/W |             |  |  |  |
| 00FF22 | D7  | -      | 汎用レジスタ                 | 1                                                  | 0                                                         | 0  | R/W | 予約レジスタ      |  |  |  |
|        | D6  | ESW100 | ストップウォッチ100Hz割り込みイネーブル | 割り込み<br>許可                                         | 割り込み<br>禁止                                                | 0  | R/W |             |  |  |  |
|        | D5  | ESW10  | ストップウォッチ10Hz割り込みイネーブル  |                                                    |                                                           |    |     |             |  |  |  |
|        | D4  | ESW1   | ストップウォッチ1Hz割り込みイネーブル   |                                                    |                                                           |    |     |             |  |  |  |
|        | D3  | ETM32  | 計時タイマ32Hz割り込みイネーブル     |                                                    |                                                           |    |     |             |  |  |  |
|        | D2  | ETM8   | 計時タイマ8Hz割り込みイネーブル      |                                                    |                                                           |    |     |             |  |  |  |
|        | D1  | ETM2   | 計時タイマ2Hz割り込みイネーブル      |                                                    |                                                           |    |     |             |  |  |  |
|        | D0  | ETM1   | 計時タイマ1Hz割り込みイネーブル      |                                                    |                                                           |    |     |             |  |  |  |
| 00FF26 | D7  | -      | -                      | -                                                  | -                                                         | -  | -   | 読み出し時は"0"   |  |  |  |
|        | D6  | FSW100 | ストップウォッチ100Hz割り込み要因フラグ | (R)<br>割り込み<br>要因あり                                | (R)<br>割り込み<br>要因なし                                       | 0  | R/W |             |  |  |  |
|        | D5  | FSW10  | ストップウォッチ10Hz割り込み要因フラグ  |                                                    |                                                           |    |     |             |  |  |  |
|        | D4  | FSW1   | ストップウォッチ1Hz割り込み要因フラグ   |                                                    |                                                           |    |     |             |  |  |  |
|        | D3  | FTM32  | 計時タイマ32Hz割り込み要因フラグ     | (W)<br>リセット                                        | (W)<br>無効                                                 |    |     |             |  |  |  |
|        | D2  | FTM8   | 計時タイマ8Hz割り込み要因フラグ      |                                                    |                                                           |    |     |             |  |  |  |
|        | D1  | FTM2   | 計時タイマ2Hz割り込み要因フラグ      |                                                    |                                                           |    |     |             |  |  |  |
|        | D0  | FTM1   | 計時タイマ1Hz割り込み要因フラグ      |                                                    |                                                           |    |     |             |  |  |  |

**SWD0~SWD7: 00FF43H**

ストップウォッチタイマのデータが読み出せます。上位/下位ビブルとBCD桁との対応は以下のとあります。

SWD0 ~ SWD3: BCD (1/100sec)  
SWD4 ~ SWD7: BCD (1/10sec)

SWD0 ~ SWD7は読み出し専用のため、書き込み動作は無効となります。

イニシャルリセット時、タイマデータは"00H"に設定されます。

**SWRST: 00FF42H·D1**

ストップウォッチタイマをリセットします。

"1"書き込み: ストップウォッチタイマリセット

"0"書き込み: ノーオペレーション

読み出し: 常時"0"

ストップウォッチタイマはSWRSTに"1"を書き込むことによってリセットされます。ストップウォッチタイマがRUN状態でリセットを行うとリセット直後にリスタートします。また、STOP状態の場合はリセットデータ"00H"が保持されます。

"0"の書き込みはノーオペレーションとなります。SWRSTは書き込み専用のため、読み出し時は常時"0"となります。

**SWRUN: 00FF42H·D0**

ストップウォッチタイマのRUN/STOPを制御します。

"1"書き込み: RUN

"0"書き込み: STOP

読み出し: 可能

ストップウォッチタイマはSWRUNに"1"を書き込むことによってアップカウントを開始し、"0"の書き込みにより停止します。

STOP状態ではリセットか次にRUN状態にするまで、タイマのデータは保持されます。また、STOP状態からRUN状態にすることによって、保持していたデータから継続してカウントを進めることができます。

イニシャルリセット時、SWRUNは"0"(STOP)に設定されます。

**PSW0, PSW1: 00FF20H·D2, D3**

ストップウォッチタイマ割り込みの優先レベルを設定します。PSW0、PSW1はストップウォッチタイマ割り込みに対応した割り込みプライオリティレジスタで、設定できる割り込み優先レベルは表5.10.4.2のとおりです。

表5.10.4.2 割り込み優先レベルの設定

| PSW1 | PSW0 | 割り込み優先レベル   |
|------|------|-------------|
| 1    | 1    | レベル3 (IRQ3) |
| 1    | 0    | レベル2 (IRQ2) |
| 0    | 1    | レベル1 (IRQ1) |
| 0    | 0    | レベル0 (なし)   |

イニシャルリセット時、本レジスタは"0"(レベル0)に設定されます。

**ESW1, ESW10, ESW100: 00FF22H·D4, D5, D6**

CPUに対する割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

ESW1、ESW10、ESW100はそれぞれ1Hz、10Hz、100Hzの割り込み要因に対応する割り込みイネーブルレジスタで、"1"に設定した割り込みが許可され、"0"に設定した割り込みが禁止されます。

イニシャルリセット時、本レジスタはすべて"0"(割り込み禁止)に設定されます。

**FSW1, FSW10, FSW100: 00FF26H·D4, D5, D6**

タイマ割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FSW1、FSW10、FSW100はそれぞれ1Hz、10Hz、100Hzの割り込みに対応する割り込み要因フラグで、各信号の立ち下がりエッジに同期して"1"にセットされます。

このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インタラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインタラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

イニシャルリセット時、本フラグはすべて"0"にリセットされます。

### 5.10.5 プログラミング上の注意事項

(1) ストップウォッチタイマはレジスタSWRUNへの書き込みに対して、256Hz信号の立ち下がりエッジに同期して実際にRUN/STOP状態となります。

したがって、SWRUNに"0"を書き込んだ場合は、"+1"余分にカウントしたところでタイマが停止状態となる場合があります。また、このときSWRUNは実際にタイマがSTOP状態となるまで、読み出しに対して"1"を保持します。

図5.10.5.1にRUN/STOP制御のタイミングチャートを示します。



図5.10.5.1 RUN/STOP制御のタイミングチャート

(2) ストップウォッチタイマがRUNしている状態(SWRUN="1")でSLP命令を実行した場合は、SLEEP状態からの復帰時にストップウォッチタイマが不安定な動作となります。

したがって、SLEEP状態へ移行する場合は、SLP命令の実行以前にストップウォッチタイマをSTOP状態(SWRUN="0")に設定してください。

## 5.11 プログラマブルタイマ

### 5.11.1 プログラマブルタイマの構成

S1C88649は16ビットのプログラマブルタイマを2系統内蔵しています。それぞれの系統のタイマは16ビットプリセッタブルダウンカウンタで構成され、16ビット×1チャネルあるいは8ビット×2チャネルのプログラマブルタイマとして使用することができます。また、入力ポート端子を使用したイベントカウンタ機能も合わせ持っています。

図5.11.1.1に16ビットプログラマブルタイマの構成を示します。

各系統の16ビットプログラマブルタイマには、8ビットのダウンカウンタ2本と、それぞれのダウンカウンタに対応した8ビットのリロードデータレジスタ(RDR00/01、RDR10/11)および8ビットのコンペアデータレジスタ(CDR00/01、CDR10/11)が設けられています。

リロードデータレジスタはダウンカウンタの初期値を設定するレジスタです。コンペアデータレジスタはダウンカウンタの内容と比較するためのデータを格納するレジスタです。

これらのレジスタの設定により、PWM波形を生成し、TOUT0～3信号として外部デバイスに対して出力することもできます。また、タイマ1のアンダーフローからシリアルインターフェースのクロックが生成されます。



図5.11.1.1 16ビットプログラマブルタイマの構成

### 5.11.2 動作モード

タイマ0と1、タイマ2と3はそれぞれ2チャネルの8ビットタイマまたは1チャネルの16ビットタイマとして使用することができます。これに対応する2種類の動作モードが設定されており、8/16ビットモード選択レジスタ MODE16\_A(タイマ0-1用)、MODE16\_B(タイマ2-3用)によって選択することができます。MODE16\_A(MODE16\_B)を"0"に設定すると8ビットモード(8ビット×2チャネル)、"1"を設定すると16ビットモード(16ビット×1チャネル)になります。



図5.11.2.1 8/16ビットモードのカウンタ構成(タイマ0と1の例)

表5.11.2.1(a) 8ビットモード時の制御レジスタ(タイマ0と1の例)

| アドレス   | ビット | 名称       | 機能                  | 1       | 0      | SR | R/W | 注釈          |
|--------|-----|----------|---------------------|---------|--------|----|-----|-------------|
| 00FF30 | D7  | MODE16_A | PTMO-1 8/16ビットモード選択 | 16ビット×1 | 8ビット×2 | 0  | R/W | 読み出し時は常時"0" |
|        | D6  | —        | —                   | —       | —      | —  | —   |             |
|        | D5  | —        | —                   | —       | —      | —  | —   |             |
|        | D4  | —        | —                   | —       | —      | —  | —   |             |
|        | D3  | PTOUT0   | PTMOクロック出力制御        | On      | Off    | 0  | R/W |             |
|        | D2  | PTRUN0   | PTMO Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET0    | PTMOプリセット           | プリセット   | 無効     | 0  | W   | 読み出し時は"0"   |
|        | D0  | CKSEL0   | PTMO入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |
| 00FF31 | D7  | —        | —                   | —       | —      | —  | —   | 読み出し時は常時"0" |
|        | D6  | —        | —                   | —       | —      | —  | —   |             |
|        | D5  | —        | —                   | —       | —      | —  | —   |             |
|        | D4  | —        | —                   | —       | —      | —  | —   |             |
|        | D3  | PTOUT1   | PTM1クロック出力制御        | On      | Off    | 0  | R/W |             |
|        | D2  | PTRUN1   | PTM1 Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET1    | PTM1プリセット           | プリセット   | 無効     | 0  | W   | 読み出し時は"0"   |
|        | D0  | CKSEL1   | PTM1入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |

表5.11.2.1(b) 16ビットモード時の制御レジスタ(タイマ0と1の例)

| アドレス   | ビット | 名称       | 機能                  | 1       | 0      | SR | R/W | 注釈          |
|--------|-----|----------|---------------------|---------|--------|----|-----|-------------|
| 00FF30 | D7  | MODE16_A | PTMO-1 8/16ビットモード選択 | 16ビット×1 | 8ビット×2 | 0  | R/W | 読み出し時は常時"0" |
|        | D6  | —        | —                   | —       | —      | —  | —   |             |
|        | D5  | —        | —                   | —       | —      | —  | —   |             |
|        | D4  | —        | —                   | —       | —      | —  | —   |             |
|        | D3  | PTOUT0   | 無効("0"固定)           | 無効      | "0"固定  | 0  | R/W |             |
|        | D2  | PTRUN0   | PTMO Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET0    | PTMOプリセット           | プリセット   | 無効     | 0  | W   | 読み出し時は"0"   |
|        | D0  | CKSEL0   | PTMO入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |
| 00FF31 | D7  | —        | —                   | —       | —      | —  | —   | 読み出し時は常時"0" |
|        | D6  | —        | —                   | —       | —      | —  | —   |             |
|        | D5  | —        | —                   | —       | —      | —  | —   |             |
|        | D4  | —        | —                   | —       | —      | —  | —   |             |
|        | D3  | PTOUT1   | PTM1クロック出力制御        | On      | Off    | 0  | R/W |             |
|        | D2  | PTRUN1   | 無効("0"固定)           | 無効      | "0"固定  | 0  | R/W |             |
|        | D1  | PSET1    | 無効("0"固定)           | 無効      | "0"固定  | 0  | W   | 読み出し時は"0"   |
|        | D0  | CKSEL1   | 無効("0"固定)           | 無効      | "0"固定  | 0  | R/W |             |

### 5.11.3 入力クロックの設定

カウンタに入力するクロックは、各タイマごとに設けられた入力クロック選択レジスタ(CKSEL)によって内部クロックまたは外部クロックから選択できます。内部クロックはプリスケーラの出力です。外部クロックはイベントカウンタとして使用するためのもので、入力ポートの信号をカウントクロックとして使用します。各タイマの入力クロック選択レジスタと入力クロックを表5.11.3.1に示します。

表5.11.3.1 入力クロックの選択

| タイマ  | レジスタ設定       | 入力クロック        |
|------|--------------|---------------|
| タイマ0 | CKSEL0 = "0" | INCL0(プリスケーラ) |
|      | CKSEL0 = "1" | EXCL0(K06入力)  |
| タイマ1 | CKSEL1 = "0" | INCL1(プリスケーラ) |
|      | CKSEL1 = "1" | EXCL0(K06入力)  |
| タイマ2 | CKSEL2 = "0" | INCL2(プリスケーラ) |
|      | CKSEL2 = "1" | EXCL1(K07入力)  |
| タイマ3 | CKSEL3 = "0" | INCL3(プリスケーラ) |
|      | CKSEL3 = "1" | EXCL1(K07入力)  |

外部クロックを選択した場合は、入力ポートの信号がそのままプログラマブルタイマに入力されます。

内部クロックを使用する場合、タイマごとに源振クロックとプリスケーラの分周比を選択して、クロック周波数を設定します。

源振クロックは、タイマ個々に用意された源振クロック選択レジスタPRTF0～PRTF3で指定します。PRTFxに"1"を書き込むとタイマxの源振クロックとしてOSC1クロックが、"0"を書き込むとOSC3クロックが選択されます。OSC3クロックを使用する場合は、OSC3発振回路をONにしておく必要があります。OSC3発振回路の制御については"5.4 発振回路"を参照してください。

プリスケーラにはタイマ個別に分周比選択レジスタPSTx0～PSTx2が設けられています。なお、分周比は源振によって設定内容が変わるので注意してください。

表5.11.3.2 分周比と制御レジスタ

| 分周比選択レジスタ |       |       | 分周比        |           |
|-----------|-------|-------|------------|-----------|
| PSTx2     | PSTx1 | PSTx0 | (OSC3)     | (OSC1)    |
| 1         | 1     | 1     | fosc3/4096 | fosc1/128 |
| 1         | 1     | 0     | fosc3/1024 | fosc1/64  |
| 1         | 0     | 1     | fosc3/256  | fosc1/32  |
| 1         | 0     | 0     | fosc3/64   | fosc1/16  |
| 0         | 1     | 1     | fosc3/32   | fosc1/8   |
| 0         | 1     | 0     | fosc3/8    | fosc1/4   |
| 0         | 0     | 1     | fosc3/2    | fosc1/2   |
| 0         | 0     | 0     | fosc3/1    | fosc1/1   |

設定したクロックはクロック出力ON/OFF制御レジスタPRPRTxに"1"を書き込むことにより、タイマxに出力されます。

16ビットモードを選択している場合は、タイマ0(2)の入力クロックで動作し、タイマ1(3)にはタイマ0(2)のアンダーフロー信号がクロックとして入力されます。したがって、タイマ1(3)の入力クロックの設定は無効となります。

### 5.11.4 タイマの動作と制御

#### リロードデータレジスタと初期値の設定

リロードデータレジスタ(RDRx)はダウンカウンタの初期値を設定するレジスタです。

8ビットモード時はタイマごとに独立した8ビットレジスタRDR0(タイマ0)、RDR1(タイマ1)、RDR2(タイマ2)、RDR3(タイマ3)として使用します。

16ビットモード時はRDR0(2)レジスタがリロードデータの下位8ビット、RDR1(3)レジスタが上位8ビットとして扱われます。

リロードデータレジスタは読み出し/書き込み可能で、イニシャルリセット時はすべてFFHに設定されます。

ここに書き込んだデータがダウンカウンタにプリセットされ、その値からダウンカウントが行われます。

ダウンカウンタへのプリセットは、次の2つの場合に行われます

#### 1) ソフトウェアでプリセットを行った場合

ソフトウェアによるプリセットはタイマxに対応するプリセット制御ビットPSETxによって行います。このビットに"1"を書き込むと、その時点でリロードデータレジスタの内容がダウンカウンタにロードされます。

16ビットモード時はPSET0(2)によって16ビットリロードデータが1度にロードされます。この場合、PSET1(3)への書き込みは無効となります。

#### 2) ダウンカウンタがカウント中にアンダーフローした場合

ダウンカウンタはそのアンダーフローによりリロードデータをプリセットしますので、リロードデータレジスタの設定値により、アンダーフロー周期が決定します。このアンダーフローは割り込みを発生するとともに外部へのクロック(TOUTx信号)出力を制御します。

### コンペアデータレジスタ

プログラマブルタイマにはデータの比較器が内蔵されており、カウントデータを任意の値と比較することができます。この値を設定するレジスタがコンペアデータレジスタ(CDRx)です。

8ビットモード時はタイマごとに独立した8ビットレジスタCDR0(タイマ0)、CDR1(タイマ1)、CDR2(タイマ2)、CDR3(タイマ3)として使用します。

16ビットモード時はCDR0(2)レジスタがコンペアデータの下位8ビット、CDR1(3)レジスタが上位8ビットとして扱われます。

コンペアデータレジスタは読み出し/書き込み可能で、イニシャルリセット時はすべて00Hに設定されます。

プログラマブルタイマはコンペアデータレジスタ(CDRx)とカウントデータを比較し、同じ値になったところでコンペアマッチ信号を発生します。このコンペアマッチ信号は割り込みを発生するとともに外部へのクロック(TOUTx信号)出力を制御します。

### タイマの動作

タイマにはそれぞれ、RUN/STOPを制御するレジスタPTRUNxが設けられています。タイマxはPTRUNxに"1"を書き込むことによってダウンカウントを開始します。なお、カウントを始める前に、入力クロックの制御とリロードデータをプリセットしておく必要があります。

PTRUNxレジスタに"0"を書き込むとクロックの入力が禁止され、カウントは停止します。

このRUN/STOPの制御はカウンタのデータには影響を与えません。カウントの停止中もカウンタのデータは保持されており、そのデータから継続してカウントを開始させることができます。

8ビットモード時はPTRUN0(2)レジスタ、PTRUN1(3)レジスタにより、タイマ個別に制御可能です。

16ビットモード時はPTRUN0(2)レジスタにより16ビットを一括して制御します。この場合、PTRUN1(3)レジスタの制御は無効となります。

カウンタにはバッファPTM0(タイマ0)、PTM1(タイマ1)、PTM2(タイマ2)、PTM3(タイマ3)が付属しており、任意のタイミングで読み出しが可能です。

ダウンカウント中にカウンタがコンペアデータレジスタの設定値と一致すると、コンペアマッチ割り込みを発生します。

また、カウンタがアンダーフローすると、アンダーフロー割り込みが発生するとともに、リロードデータレジスタに設定された初期値をカウンタにリロードします。

どちらの割り込みが発生した場合もダウンカウントはそのまま継続します。アンダーフロー割り込みの場合はリロードされた初期値からのカウントとなります。



図5.11.4.1 カウンタの基本動作タイミング(8ビットモードの例)

注! プログラマブルタイマは入力クロックの立ち下がりエッジでダウンカウントを行い、そこでアンダーフローが発生した場合は同時に割り込みを発生します。その後、リロードデータをカウンタにセットする動作を開始し、入力クロックの次の立ち上がりエッジでカウンタデータが確定します(\*1の区間)。

リロードデータを正しくカウンタにセットするために、割り込み発生後は\*1の区間を含め、カウンタデータが確定するまではリロードデータの書き換えを行わないでください。入力クロックの源振にOSC1(低速クロック)を使用し、CPUがOSC3(高速クロック)で動作している場合は、特に注意が必要です。

### 5.11.5 割り込み機能

16ビットプログラマブルタイマは、各タイマのコンペアマッチ信号およびアンダーフロー信号によって割り込みを発生させることができます。

図5.11.5.1に16ビットプログラマブルタイマ割り込み回路の構成を示します。

各タイマのコンペアマッチ信号およびアンダーフロー信号によって、それぞれに対応する割り込み要因フラグが"1"にセットされ、割り込みが発生します。各割り込み要因フラグに対応した割り込みイネーブルレジスタの設定により、割り込みを禁止することもできます。

また、CPUに対する割り込みの優先レベルを割り込みプライオリティレジスタによって任意のレベル(0~3)に設定できます。

それぞれの割り込み要因に対応する割り込み要因フラグ、割り込みイネーブルレジスタ、割り込みプライオリティレジスタは表5.11.5.1のとおりです。

8ビットモード時はタイマ個別にコンペアマッチ割り込み要因フラグとアンダーフロー割り込み要因フラグがセットされます。

16ビットモード時は16ビットのコンペアマッチ、アンダーフローによりタイマ1(3)の割り込み要因フラグがセットされます。

上記、割り込み制御レジスタの詳細と割り込み発生後の動作については"5.16 割り込みとスタンバイ状態"を参照してください。

各割り込み要因の例外処理ベクタアドレスは、それぞれ以下のとおり設定されています。

タイマ0アンダーフロー割り込み: 000016H  
 タイマ0コンペアマッチ割り込み: 000018H  
 タイマ1アンダーフロー割り込み: 00001AH  
 タイマ1コンペアマッチ割り込み: 00001CH  
 タイマ2アンダーフロー割り込み: 00001EH  
 タイマ2コンペアマッチ割り込み: 000020H  
 タイマ3アンダーフロー割り込み: 000022H  
 タイマ3コンペアマッチ割り込み: 000024H



図5.11.5.1 16ビットプログラマブルタイマ割り込み回路の構成

表5.11.5.1 割り込み制御レジスタ

| 割り込み要因               | 割り込み要因フラグ |            | 割り込みイネーブルレジスタ |            | 割り込みプライオリティレジスタ |            |
|----------------------|-----------|------------|---------------|------------|-----------------|------------|
|                      | 名称        | アドレス.Dx    | 名称            | アドレス.Dx    | 名称              | アドレス.Dx    |
| タイマ0<br>カウンタのアンダーフロー | FTU0      | 00FF29H.D0 | ETU0          | 00FF25H.D0 | PPT0            | 00FF21H.D2 |
|                      | コンペアマッチ   | FTC0       | 00FF29H.D1    | ETC0       | 00FF25H.D1      | PPT1       |
| タイマ1<br>カウンタのアンダーフロー | FTU1      | 00FF29H.D2 | ETU1          | 00FF25H.D2 |                 |            |
|                      | コンペアマッチ   | FTC1       | 00FF29H.D3    | ETC1       | 00FF25H.D3      |            |
| タイマ2<br>カウンタのアンダーフロー | FTU2      | 00FF29H.D4 | ETU2          | 00FF25H.D4 | PPT2            | 00FF21H.D4 |
|                      | コンペアマッチ   | FTC2       | 00FF29H.D5    | ETC2       | 00FF25H.D5      | PPT3       |
| タイマ3<br>カウンタのアンダーフロー | FTU3      | 00FF29H.D6 | ETU3          | 00FF25H.D6 |                 |            |
|                      | コンペアマッチ   | FTC3       | 00FF29H.D7    | ETC3       | 00FF25H.D7      |            |

### 5.11.6 TOUT出力の設定

16ビットプログラマブルタイマは、各タイマのアンダーフローおよびコンペアマッチ信号によってTOUT信号を発生させることができます。ここで発生したTOUT信号は、表5.11.6.1に示す出入力兼用ポート端子から出力させることができ、外部デバイスへのクロック供給やPWM波形出力として利用できます。

表5.11.6.1 TOUT出力端子

| タイマ  | 出力クロック名 | 出力端子 |
|------|---------|------|
| タイマ0 | TOUT0   | P14  |
| タイマ1 | TOUT1   | P14  |
| タイマ2 | TOUT2   | P15  |
| タイマ3 | TOUT3   | P15  |

TOUT信号はアンダーフロー信号の立ち下がりエッジで立ち上がり、コンペアマッチ信号の立ち下がりエッジで立ち下がります。したがって、リロードデータレジスタ(RDR)とコンペアデータレジスタ(CDR)の設定によりTOUT信号の周波数とデューティ比を変化させることができます。

ただし、条件としてRDR>CDR、CDR≠0としておく必要があります。RDR≤CDRの場合、TOUT信号は"1"に固定されます。

TOUT出力は、各タイマのTOUT出力制御レジスタPTOUTxによってON/OFFを制御できます。

PTOUTxに"1"を設定するとTOUTx信号が対応するポート端子から出力され、"0"を設定するとDC出力を行います。このとき、I/OコントロールレジスタIOC14/IOC15およびデータレジスタP14D/P15Dの設定は無効になります。

注! PTOUT0とPTOUT1を同時に設定した場合はPTOUT1が、PTOUT2とPTOUT3を同時に設定した場合はPTOUT3が有効になります。

16ビットモード時はタイマ1(3)の制御レジスタPTOUT1(3)によって出力を制御します。クロック出力もタイマ1(3)から行われます。

なお、TOUTx信号はレジスタPTOUTxとは非同期に発生していますので、レジスタの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。

図5.11.6.1にTOUT信号の出力波形を示します。



図5.11.6.1 TOUT信号の出力波形

### 5.11.7 シリアルインタフェースの転送速度設定

タイマ1のアンダーフロー信号をシリアルインタフェースのクロック源として使用することができます。

この場合の転送速度の設定はレジスタPST1X、RDR1Xによって行います(アンダーフロー信号を用いるためCDR1Xの値は影響しません。任意の値に設定してください)。

タイマ1のアンダーフロー信号はシリアルインタフェース内で1/32分周されるため、転送速度に対するレジスタRDR1Xへの設定値は次式のようになります。

$$RDR1X = fdiv / (32 * bps) - 1$$

fdiv: 入力クロック周波数(PST1Xの設定)

bps: 転送速度

表5.11.7.1 転送速度とOSC3発振周波数

| 転送速度<br>(bps) | OSC3発振周波数/プログラマブルタイマの設定 |       |                 |       |                 |       |
|---------------|-------------------------|-------|-----------------|-------|-----------------|-------|
|               | fosc3=2.4756MHz         |       | fosc3=3.0720MHz |       | fosc3=3.6864MHz |       |
|               | PST1X                   | RDR1X | PST1X           | RDR1X | PST1X           | RDR1X |
| 19,200        | 00H                     | 03H   | 00H             | 04H   | 00H             | 05H   |
| 9,600         | 00H                     | 07H   | 00H             | 09H   | 00H             | 0BH   |
| 4,800         | 00H                     | 0FH   | 00H             | 13H   | 00H             | 17H   |
| 2,400         | 00H                     | 1FH   | 00H             | 27H   | 00H             | 2FH   |
| 1,200         | 00H                     | 3FH   | 00H             | 4FH   | 00H             | 5FH   |
| 600           | 00H                     | 7FH   | 00H             | 9FH   | 00H             | B FH  |
| 300           | 02H                     | 1FH   | 03H             | 09H   | 01H             | B FH  |
| 150           | 02H                     | 3FH   | 03H             | 13H   | 02H             | 5FH   |

\* アンダーフロー信号を用いるためCDR1Xの値は影響しません。

## 5.11.8 プログラマブルタイマの制御方法

表5.11.8.1にプログラマブルタイマの制御ビットを示します。

表5.11.8.1(a) プログラマブルタイマの制御ビット

| アドレス   | ビット | 名称     | 機能                                                                                                                             | 1            | 0            | SR           | R/W | 注釈          |
|--------|-----|--------|--------------------------------------------------------------------------------------------------------------------------------|--------------|--------------|--------------|-----|-------------|
| 00FF14 | D7  | PRPRT1 | プログラマブルタイマ1クロック制御                                                                                                              | On           | Off          | 0            | R/W |             |
|        | D6  | PST12  | プログラマブルタイマ1分周比<br>PST12 PST11 PST10 (OSC3) (OSC1)                                                                              |              |              | 0            | R/W |             |
|        | D5  | PST11  | 1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16 |              |              | 0            | R/W |             |
|        | D4  | PST10  | 0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1              |              |              | 0            | R/W |             |
|        | D3  | PRPRT0 | プログラマブルタイマ0クロック制御                                                                                                              | On           | Off          | 0            | R/W |             |
|        | D2  | PST02  | プログラマブルタイマ0分周比<br>PST02 PST01 PST00 (OSC3) (OSC1)                                                                              |              |              | 0            | R/W |             |
|        | D1  | PST01  | 1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16 |              |              | 0            | R/W |             |
|        | D0  | PST00  | 0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1              |              |              | 0            | R/W |             |
|        | D7  | PRPRT3 | プログラマブルタイマ3クロック制御                                                                                                              | On           | Off          | 0            | R/W |             |
|        | D6  | PST32  | プログラマブルタイマ3分周比<br>PST32 PST31 PST30 (OSC3) (OSC1)                                                                              |              |              | 0            | R/W |             |
| 00FF15 | D5  | PST31  | 1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16 |              |              | 0            | R/W |             |
|        | D4  | PST30  | 0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1              |              |              | 0            | R/W |             |
|        | D3  | PRPRT2 | プログラマブルタイマ2クロック制御                                                                                                              | On           | Off          | 0            | R/W |             |
|        | D2  | PST22  | プログラマブルタイマ2分周比<br>PST22 PST21 PST20 (OSC3) (OSC1)                                                                              |              |              | 0            | R/W |             |
|        | D1  | PST21  | 1 1 1 fosc3 / 4096 fosc1 / 128<br>1 1 0 fosc3 / 1024 fosc1 / 64<br>1 0 1 fosc3 / 256 fosc1 / 32<br>1 0 0 fosc3 / 64 fosc1 / 16 |              |              | 0            | R/W |             |
|        | D0  | PST20  | 0 1 1 fosc3 / 32 fosc1 / 8<br>0 1 0 fosc3 / 8 fosc1 / 4<br>0 0 1 fosc3 / 2 fosc1 / 2<br>0 0 0 fosc3 / 1 fosc1 / 1              |              |              | 0            | R/W |             |
|        | D7  | —      | —                                                                                                                              | —            | —            | —            | —   | 読み出し時は常時"0" |
|        | D6  | —      | —                                                                                                                              | —            | —            | —            | —   |             |
|        | D5  | —      | —                                                                                                                              | —            | —            | —            | —   |             |
|        | D4  | 汎用レジスタ | —                                                                                                                              | 1            | 0            | 0            | R/W | 予約レジスタ      |
|        | D3  | PRTF3  | プログラマブルタイマ3源振クロック選択                                                                                                            | fosc1        | fosc3        | 0            | R/W |             |
| 00FF17 | D2  | PRTF2  | プログラマブルタイマ2源振クロック選択                                                                                                            | fosc1        | fosc3        | 0            | R/W |             |
|        | D1  | PRTF1  | プログラマブルタイマ1源振クロック選択                                                                                                            | fosc1        | fosc3        | 0            | R/W |             |
|        | D0  | PRTF0  | プログラマブルタイマ0源振クロック選択                                                                                                            | fosc1        | fosc3        | 0            | R/W |             |
|        | D7  | —      | 汎用レジスタ                                                                                                                         | 1            | 0            | 0            | R/W |             |
|        | D6  | —      | 汎用レジスタ                                                                                                                         | 1            | 0            | 0            | R/W |             |
| 00FF21 | D5  | PPT3   | プログラマブルタイマ3-2割り込み                                                                                                              | PPT3<br>PPT1 | PPT2<br>PPT0 | 優先<br>レベル    | 0   | R/W         |
|        | D4  | PPT2   | プライオリティレジスタ                                                                                                                    | 1<br>1       | 1<br>0       | レベル3<br>レベル2 |     |             |
|        | D3  | PPT1   | プログラマブルタイマ1-0割り込み                                                                                                              | 0<br>0       | 1<br>0       | レベル1<br>レベル0 | 0   | R/W         |
|        | D2  | PPT0   | プライオリティレジスタ                                                                                                                    | 0<br>0       | 0<br>0       | —            | —   |             |
|        | D1  | —      | —                                                                                                                              | —            | —            | —            | —   | 読み出し時は常時"0" |
|        | D0  | —      | —                                                                                                                              | —            | —            | —            | —   |             |

表5.11.8.1(b) プログラマブルタイマの制御ビット

| アドレス   | ビット | 名称       | 機能                   | 1                   | 0                   | SR | R/W             | 注釈        |
|--------|-----|----------|----------------------|---------------------|---------------------|----|-----------------|-----------|
| 00FF25 | D7  | ETC3     | PTM3コンペアマッチ割り込みイネーブル | 割り込み<br>許可          | 割り込み<br>禁止          | 0  | R/W             |           |
|        | D6  | ETU3     | PTM3アンダーフロー割り込みイネーブル |                     |                     |    |                 |           |
|        | D5  | ETC2     | PTM2コンペアマッチ割り込みイネーブル |                     |                     |    |                 |           |
|        | D4  | ETU2     | PTM2アンダーフロー割り込みイネーブル |                     |                     |    |                 |           |
|        | D3  | ETC1     | PTM1コンペアマッチ割り込みイネーブル |                     |                     |    |                 |           |
|        | D2  | ETU1     | PTM1アンダーフロー割り込みイネーブル |                     |                     |    |                 |           |
|        | D1  | ETC0     | PTM0コンペアマッチ割り込みイネーブル |                     |                     |    |                 |           |
|        | D0  | ETU0     | PTM0アンダーフロー割り込みイネーブル |                     |                     |    |                 |           |
| 00FF29 | D7  | FTC3     | PTM3コンペアマッチ割り込み要因フラグ | (R)<br>割り込み<br>要因あり | (R)<br>割り込み<br>要因なし | 0  | R/W             |           |
|        | D6  | FTU3     | PTM3アンダーフロー割り込み要因フラグ |                     |                     |    |                 |           |
|        | D5  | FTC2     | PTM2コンペアマッチ割り込み要因フラグ |                     |                     |    |                 |           |
|        | D4  | FTU2     | PTM2アンダーフロー割り込み要因フラグ |                     |                     |    |                 |           |
|        | D3  | FTC1     | PTM1コンペアマッチ割り込み要因フラグ |                     |                     |    |                 |           |
|        | D2  | FTU1     | PTM1アンダーフロー割り込み要因フラグ |                     |                     |    |                 |           |
|        | D1  | FTC0     | PTM0コンペアマッチ割り込み要因フラグ |                     |                     |    |                 |           |
|        | D0  | FTU0     | PTM0アンダーフロー割り込み要因フラグ |                     |                     |    |                 |           |
| 00FF30 | D7  | MODE16_A | PTM0-1 8/16ビットモード選択  | 16ビット×1             | 8ビット×2              | 0  | R/W             |           |
|        | D6  | —        | —                    | —                   | —                   | —  | 読み出し時は<br>常時"0" |           |
|        | D5  | —        | —                    | —                   | —                   | —  |                 |           |
|        | D4  | —        | —                    | —                   | —                   | —  |                 |           |
|        | D3  | PTOUT0   | PTM0クロック出力制御         | On                  | Off                 | 0  | R/W             |           |
|        | D2  | PTRUN0   | PTM0 Run/Stop制御      | Run                 | Stop                | 0  | R/W             |           |
|        | D1  | PSET0    | PTM0プリセット            | プリセット               | 無効                  | 0  | W               | 読み出し時は"0" |
|        | D0  | CKSEL0   | PTM0入力クロック選択         | 外部クロック              | 内部クロック              | 0  | R/W             |           |
| 00FF31 | D7  | —        | —                    | —                   | —                   | —  | 読み出し時は<br>常時"0" |           |
|        | D6  | —        | —                    | —                   | —                   | —  |                 |           |
|        | D5  | —        | —                    | —                   | —                   | —  |                 |           |
|        | D4  | —        | —                    | —                   | —                   | —  |                 |           |
|        | D3  | PTOUT1   | PTM1クロック出力制御         | On                  | Off                 | 0  | R/W             |           |
|        | D2  | PTRUN1   | PTM1 Run/Stop制御      | Run                 | Stop                | 0  | R/W             |           |
|        | D1  | PSET1    | PTM1プリセット            | プリセット               | 無効                  | 0  | W               | 読み出し時は"0" |
|        | D0  | CKSEL1   | PTM1入力クロック選択         | 外部クロック              | 内部クロック              | 0  | R/W             |           |
| 00FF32 | D7  | RDR07    | PTM0リロードデータD7 (MSB)  | High                | Low                 | 1  | R/W             |           |
|        | D6  | RDR06    | PTM0リロードデータD6        |                     |                     |    |                 |           |
|        | D5  | RDR05    | PTM0リロードデータD5        |                     |                     |    |                 |           |
|        | D4  | RDR04    | PTM0リロードデータD4        |                     |                     |    |                 |           |
|        | D3  | RDR03    | PTM0リロードデータD3        |                     |                     |    |                 |           |
|        | D2  | RDR02    | PTM0リロードデータD2        |                     |                     |    |                 |           |
|        | D1  | RDR01    | PTM0リロードデータD1        |                     |                     |    |                 |           |
|        | D0  | RDR00    | PTM0リロードデータD0 (LSB)  |                     |                     |    |                 |           |
| 00FF33 | D7  | RDR17    | PTM1リロードデータD7 (MSB)  | High                | Low                 | 1  | R/W             |           |
|        | D6  | RDR16    | PTM1リロードデータD6        |                     |                     |    |                 |           |
|        | D5  | RDR15    | PTM1リロードデータD5        |                     |                     |    |                 |           |
|        | D4  | RDR14    | PTM1リロードデータD4        |                     |                     |    |                 |           |
|        | D3  | RDR13    | PTM1リロードデータD3        |                     |                     |    |                 |           |
|        | D2  | RDR12    | PTM1リロードデータD2        |                     |                     |    |                 |           |
|        | D1  | RDR11    | PTM1リロードデータD1        |                     |                     |    |                 |           |
|        | D0  | RDR10    | PTM1リロードデータD0 (LSB)  |                     |                     |    |                 |           |

表5.11.8.1(c) プログラマブルタイマの制御ビット

| アドレス   | ビット | 名称       | 機能                  | 1       | 0      | SR | R/W | 注釈          |
|--------|-----|----------|---------------------|---------|--------|----|-----|-------------|
| 00FF34 | D7  | CDR07    | PTM0コンペアデータD7 (MSB) | High    | Low    | 0  | R/W |             |
|        | D6  | CDR06    | PTM0コンペアデータD6       |         |        |    |     |             |
|        | D5  | CDR05    | PTM0コンペアデータD5       |         |        |    |     |             |
|        | D4  | CDR04    | PTM0コンペアデータD4       |         |        |    |     |             |
|        | D3  | CDR03    | PTM0コンペアデータD3       |         |        |    |     |             |
|        | D2  | CDR02    | PTM0コンペアデータD2       |         |        |    |     |             |
|        | D1  | CDR01    | PTM0コンペアデータD1       |         |        |    |     |             |
|        | D0  | CDR00    | PTM0コンペアデータD0 (LSB) |         |        |    |     |             |
| 00FF35 | D7  | CDR17    | PTM1コンペアデータD7 (MSB) | High    | Low    | 0  | R/W |             |
|        | D6  | CDR16    | PTM1コンペアデータD6       |         |        |    |     |             |
|        | D5  | CDR15    | PTM1コンペアデータD5       |         |        |    |     |             |
|        | D4  | CDR14    | PTM1コンペアデータD4       |         |        |    |     |             |
|        | D3  | CDR13    | PTM1コンペアデータD3       |         |        |    |     |             |
|        | D2  | CDR12    | PTM1コンペアデータD2       |         |        |    |     |             |
|        | D1  | CDR11    | PTM1コンペアデータD1       |         |        |    |     |             |
|        | D0  | CDR10    | PTM1コンペアデータD0 (LSB) |         |        |    |     |             |
| 00FF36 | D7  | PTM07    | PTM0データD7 (MSB)     | High    | Low    | 1  | R   |             |
|        | D6  | PTM06    | PTM0データD6           |         |        |    |     |             |
|        | D5  | PTM05    | PTM0データD5           |         |        |    |     |             |
|        | D4  | PTM04    | PTM0データD4           |         |        |    |     |             |
|        | D3  | PTM03    | PTM0データD3           |         |        |    |     |             |
|        | D2  | PTM02    | PTM0データD2           |         |        |    |     |             |
|        | D1  | PTM01    | PTM0データD1           |         |        |    |     |             |
|        | D0  | PTM00    | PTM0データD0 (LSB)     |         |        |    |     |             |
| 00FF37 | D7  | PTM17    | PTM1データD7 (MSB)     | High    | Low    | 1  | R   |             |
|        | D6  | PTM16    | PTM1データD6           |         |        |    |     |             |
|        | D5  | PTM15    | PTM1データD5           |         |        |    |     |             |
|        | D4  | PTM14    | PTM1データD4           |         |        |    |     |             |
|        | D3  | PTM13    | PTM1データD3           |         |        |    |     |             |
|        | D2  | PTM12    | PTM1データD2           |         |        |    |     |             |
|        | D1  | PTM11    | PTM1データD1           |         |        |    |     |             |
|        | D0  | PTM10    | PTM1データD0 (LSB)     |         |        |    |     |             |
| 00FF38 | D7  | MODE16_B | PTM2-3 8/16ビットモード選択 | 16ビット×1 | 8ビット×2 | 0  | R/W | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -       | -      | -  |     |             |
|        | D5  | -        | -                   | -       | -      | -  |     |             |
|        | D4  | -        | -                   | -       | -      | -  |     |             |
|        | D3  | PTOUT2   | PTM2クロック出力制御        | On      | Off    | 0  | R/W |             |
|        | D2  | PTRUN2   | PTM2 Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET2    | PTM2プリセット           | プリセット   | 無効     | 0  | W   |             |
|        | D0  | CKSEL2   | PTM2入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |
| 00FF39 | D7  | -        | -                   | -       | -      | -  |     | 読み出し時は常時"0" |
|        | D6  | -        | -                   | -       | -      | -  |     |             |
|        | D5  | -        | -                   | -       | -      | -  |     |             |
|        | D4  | -        | -                   | -       | -      | -  |     |             |
|        | D3  | PTOUT3   | PTM3クロック出力制御        | On      | Off    | 0  | R/W |             |
|        | D2  | PTRUN3   | PTM3 Run/Stop制御     | Run     | Stop   | 0  | R/W |             |
|        | D1  | PSET3    | PTM3プリセット           | プリセット   | 無効     | 0  | W   |             |
|        | D0  | CKSEL3   | PTM3入力クロック選択        | 外部クロック  | 内部クロック | 0  | R/W |             |

表5.11.8.1(d) プログラマブルタイマの制御ビット

| アドレス   | ビット | 名称    | 機能                  | 1    | 0   | SR | R/W | 注釈 |
|--------|-----|-------|---------------------|------|-----|----|-----|----|
| 00FF3A | D7  | RDR27 | PTM2リロードデータD7 (MSB) | High | Low | 1  | R/W |    |
|        | D6  | RDR26 | PTM2リロードデータD6       |      |     |    |     |    |
|        | D5  | RDR25 | PTM2リロードデータD5       |      |     |    |     |    |
|        | D4  | RDR24 | PTM2リロードデータD4       |      |     |    |     |    |
|        | D3  | RDR23 | PTM2リロードデータD3       |      |     |    |     |    |
|        | D2  | RDR22 | PTM2リロードデータD2       |      |     |    |     |    |
|        | D1  | RDR21 | PTM2リロードデータD1       |      |     |    |     |    |
|        | D0  | RDR20 | PTM2リロードデータD0 (LSB) |      |     |    |     |    |
| 00FF3B | D7  | RDR37 | PTM3リロードデータD7 (MSB) | High | Low | 1  | R/W |    |
|        | D6  | RDR36 | PTM3リロードデータD6       |      |     |    |     |    |
|        | D5  | RDR35 | PTM3リロードデータD5       |      |     |    |     |    |
|        | D4  | RDR34 | PTM3リロードデータD4       |      |     |    |     |    |
|        | D3  | RDR33 | PTM3リロードデータD3       |      |     |    |     |    |
|        | D2  | RDR32 | PTM3リロードデータD2       |      |     |    |     |    |
|        | D1  | RDR31 | PTM3リロードデータD1       |      |     |    |     |    |
|        | D0  | RDR30 | PTM3リロードデータD0 (LSB) |      |     |    |     |    |
| 00FF3C | D7  | CDR27 | PTM2コンペアデータD7 (MSB) | High | Low | 0  | R/W |    |
|        | D6  | CDR26 | PTM2コンペアデータD6       |      |     |    |     |    |
|        | D5  | CDR25 | PTM2コンペアデータD5       |      |     |    |     |    |
|        | D4  | CDR24 | PTM2コンペアデータD4       |      |     |    |     |    |
|        | D3  | CDR23 | PTM2コンペアデータD3       |      |     |    |     |    |
|        | D2  | CDR22 | PTM2コンペアデータD2       |      |     |    |     |    |
|        | D1  | CDR21 | PTM2コンペアデータD1       |      |     |    |     |    |
|        | D0  | CDR20 | PTM2コンペアデータD0 (LSB) |      |     |    |     |    |
| 00FF3D | D7  | CDR37 | PTM3コンペアデータD7 (MSB) | High | Low | 0  | R/W |    |
|        | D6  | CDR36 | PTM3コンペアデータD6       |      |     |    |     |    |
|        | D5  | CDR35 | PTM3コンペアデータD5       |      |     |    |     |    |
|        | D4  | CDR34 | PTM3コンペアデータD4       |      |     |    |     |    |
|        | D3  | CDR33 | PTM3コンペアデータD3       |      |     |    |     |    |
|        | D2  | CDR32 | PTM3コンペアデータD2       |      |     |    |     |    |
|        | D1  | CDR31 | PTM3コンペアデータD1       |      |     |    |     |    |
|        | D0  | CDR30 | PTM3コンペアデータD0 (LSB) |      |     |    |     |    |
| 00FF3E | D7  | PTM27 | PTM2データD7 (MSB)     | High | Low | 1  | R   |    |
|        | D6  | PTM26 | PTM2データD6           |      |     |    |     |    |
|        | D5  | PTM25 | PTM2データD5           |      |     |    |     |    |
|        | D4  | PTM24 | PTM2データD4           |      |     |    |     |    |
|        | D3  | PTM23 | PTM2データD3           |      |     |    |     |    |
|        | D2  | PTM22 | PTM2データD2           |      |     |    |     |    |
|        | D1  | PTM21 | PTM2データD1           |      |     |    |     |    |
|        | D0  | PTM20 | PTM2データD0 (LSB)     |      |     |    |     |    |
| 00FF3F | D7  | PTM37 | PTM3データD7 (MSB)     | High | Low | 1  | R   |    |
|        | D6  | PTM36 | PTM3データD6           |      |     |    |     |    |
|        | D5  | PTM35 | PTM3データD5           |      |     |    |     |    |
|        | D4  | PTM34 | PTM3データD4           |      |     |    |     |    |
|        | D3  | PTM33 | PTM3データD3           |      |     |    |     |    |
|        | D2  | PTM32 | PTM3データD2           |      |     |    |     |    |
|        | D1  | PTM31 | PTM3データD1           |      |     |    |     |    |
|        | D0  | PTM30 | PTM3データD0 (LSB)     |      |     |    |     |    |

**MODE16\_A: 00FF30H·D7****MODE16\_B: 00FF38H·D7**


---

8/16ビットモードを選択します。

"1"書き込み: 16ビット×1チャネル

"0"書き込み: 8ビット×2チャネル

読み出し: 可能

MODE16\_Aはタイマ0-1、MODE16\_Bはタイマ2-3に対応する8/16ビットモード選択レジスタで、タイマ0(2)とタイマ1(3)を独立した2チャネルの8ビットタイマとして使用するか、組み合わせた1チャネルの16ビットタイマとして使用するか選択します。MODE16\_A(B)に"0"を書き込んだ場合は8ビット×2チャネル、"1"を書き込んだ場合は16ビット×1チャネルがそれぞれ選択されます。

イニシャルリセット時、本レジスタは"0"(8ビット×2チャネル)に設定されます。

**CKSEL0: 00FF30H·D0****CKSEL1: 00FF31H·D0****CKSEL2: 00FF38H·D0****CKSEL3: 00FF39H·D0**


---

各タイマの入力クロックを選択します。

"1"書き込み: 外部クロック

"0"書き込み: 内部クロック

読み出し: 可能

各タイマの入力クロックを外部クロック(入力ポートの入力信号)とするか内部クロック(プリスケーラの出力クロック)とするかを選択します。

CKSELxに"0"を書き込んだ場合はタイマxの入力クロックとして内部クロック(プリスケーラ出力INCLx)が選択されます。

"1"を書き込んだ場合は外部クロック(タイマ0と1はK06入力EXCL0、タイマ2と3はK07入力EXCL1)が選択され、イベントカウンタとして機能します。

なお、16ビットモードではCKSEL1(3)の設定が無効となります。

イニシャルリセット時、本レジスタは"0"(内部クロック)に設定されます。

**PRTF0: 00FF17H·D0****PRTF1: 00FF17H·D1****PRTF2: 00FF17H·D2****PRTF3: 00FF17H·D3**


---

各タイマの原振クロックを選択します(内部クロック使用時)。

"1"書き込み: fosc1

"0"書き込み: fosc3

読み出し: 可能

PRTFxに"1"を書き込むことにより、OSC1クロックがタイマxの原振として選択されます。"0"を書き込むと、OSC3クロックが選択されます。

イニシャルリセット時、本レジスタは"0"(fosc3)に設定されます。

**PST00~PST02: 00FF14H·D0~D2****PST10~PST12: 00FF14H·D4~D6****PST20~PST22: 00FF15H·D0~D2****PST30~PST32: 00FF15H·D4~D6**


---

各タイマの入力クロックを設定します(内部クロック使用時)。

表5.11.8.1(a)に示した8種類の分周比の中から選択できます。

本レジスタは読み出しも可能です。

イニシャルリセット時、本レジスタは"0"に設定されます。

**PRPRT0: 00FF14H·D3****PRPRT1: 00FF14H·D7****PRPRT2: 00FF15H·D3****PRPRT3: 00FF15H·D7**


---

各タイマへのクロック供給を制御します(内部クロック使用時)。

"1"書き込み: ON

"0"書き込み: OFF

読み出し: 可能

PRPRTxレジスタに"1"を書き込むことにより、PSTxレジスタで選択したクロックがタイマxに出力されます。

"0"を書き込むと、クロックは出力されません。

イニシャルリセット時、本レジスタは"0"(OFF)に設定されます。

**RDR00~RDR07: 00FF32H**  
**RDR10~RDR17: 00FF33H**  
**RDR20~RDR27: 00FF3AH**  
**RDR30~RDR37: 00FF3BH**

各タイマのカウンタの初期値を設定します。  
 本レジスタに設定したリロードデータがそれぞれのカウンタにロードされ、それを初期値としてダウンカウントが行われます。  
 リロードデータがカウンタにロードされる条件はPSETxに"1"を書き込んでプリセットを行う場合と、カウンタのアンダーフローによって自動的にリロードが行われる場合です。  
 本レジスタは読み出しも可能です。  
 イニシャルリセット時、本レジスタは"FFH"に設定されます。

**CDR00~CDR07: 00FF34H**  
**CDR10~CDR17: 00FF35H**  
**CDR20~CDR27: 00FF3CH**  
**CDR30~CDR37: 00FF3DH**

各タイマのコンペアデータを設定します。  
 本レジスタに設定したデータがそれぞれのカウンタデータと比較され、内容が一致したところでコンペアマッチ信号を出力します。コンペアマッチ信号は割り込みとTOUT出力波形を制御します。  
 本レジスタは読み出しも可能です。  
 イニシャルリセット時、本レジスタは"00H"に設定されます。

**PTM00~PTM07: 00FF36H**  
**PTM10~PTM17: 00FF37H**  
**PTM20~PTM27: 00FF3EH**  
**PTM30~PTM37: 00FF3FH**

各タイマのカウンタデータが読み出せます。  
 データは任意のタイミングで読み出しが可能です。  
 ただし、16ビットモードでは、PTM0(2)の読み出しによるPTM1(3)のタイマ1(3)カウンタデータのラッチは行われません。  
 タイマ0(2)からタイマ1(3)へのボロー発生を回避する必要がある場合は、PTRUN0(2)に"0"を書き込み、タイマをストップしてからカウンタデータの読み出しを行ってください。  
 PTMxは読み出し専用のため、書き込み動作は無効となります。  
 イニシャルリセット時、PTMxは"FFH"に設定されます。

**PSET0: 00FF30H·D1**  
**PSET1: 00FF31H·D1**  
**PSET2: 00FF38H·D1**  
**PSET3: 00FF39H·D1**

リロードデータをカウンタにプリセットします。  
 "1"書き込み: プリセット  
 "0"書き込み: 無効  
 読み出し: 常時"0"

PSETxに"1"を書き込むことによって、RDRxのリロードデータがタイマxのカウンタにプリセットされます。タイマxのカウンタがRUN状態のときにプリセットを行うとリロードデータのプリセット直後にリスタートします。  
 また、STOP状態の場合はプリセットされたリロードデータがそのまま保持されます。  
 "0"の書き込みはノーオペレーションとなります。  
 なお、16ビットモードを選択している場合はPSET0(2)によって16ビットのプリセットが行われるため、PSET1(3)への"1"書き込みは無効となります。  
 PSETxは書き込み専用のため、読み出しが常時"0"となります。

**PTRUN0: 00FF30H·D2**  
**PTRUN1: 00FF31H·D2**  
**PTRUN2: 00FF38H·D2**  
**PTRUN3: 00FF39H·D2**

カウンタのRUN/STOPを制御します。

"1"書き込み: RUN  
 "0"書き込み: STOP  
 読み出し: 可能

タイマxのカウンタはPTRUNxに"1"を書き込むことによってダウンカウントを開始し、"0"の書き込みにより停止します。

STOP状態ではプリセットか次にRUN状態にするまで、カウンタのデータは保持されます。また、STOP状態からRUN状態にすることによって、保持していたデータから継続してカウントを進めることができます。

なお、16ビットモードを選択している場合はPTRUN0(2)によって制御します。その場合、PTRUN1(3)は"0"に固定されます。

イニシャルリセット時、本レジスタは"0"(STOP)に設定されます。

**PTOUT0: 00FF30H·D3****PTOUT1: 00FF31H·D3****PTOUT2: 00FF38H·D3****PTOUT3: 00FF39H·D3**

TOUT信号の出力制御を行います。

"1"書き込み: TOUT信号出力

"0"書き込み: DC出力

読み出し: 可能

PTOUTxはTOUTx信号(タイマx出力クロック)の出力制御レジスタです。"1"を設定するとTOUT0またはTOUT1信号はP14ポート端子から、TOUT2またはTOUT3信号はP15ポート端子から出力され、"0"を設定するとDC出力を行います。

このとき、I/OコントロールレジスタIOC14/IOC15およびデータレジスタP14D/P15Dの設定は無効になります。

16ビットモードを選択している場合はPTOUT1(3)によって制御します。その場合、PTOUT0(2)は"0"に固定されます。

イニシャルリセット時、本レジスタは"0"(DC出力)に設定されます。

注! PTOUT0とPTOUT1を同時に設定した場合はPTOUT1が、PTOUT2とPTOUT3を同時に設定した場合はPTOUT3が有効になります。  
なお、プログラマブルタイマを16ビットモードに設定した場合、TOUT0、TOUT2を出力することはできません。

**PPT0, PPT1: 00FF21H·D2, D3****PPT2, PPT3: 00FF21H·D4, D5**

プログラマブルタイマ割り込みの優先レベルを設定します。

PPT0とPPT1はタイマ0と1、PPT2とPPT3はタイマ2と3の割り込みに対応した割り込みプライオリティレジスタです。

設定できる割り込み優先レベルは表5.11.8.2のとおりです。

表5.11.8.2 割り込み優先レベルの設定

| PPT3<br>PPT1 | PPT2<br>PPT0 | 割り込み優先レベル   |
|--------------|--------------|-------------|
| 1            | 1            | レベル3 (IRQ3) |
| 1            | 0            | レベル2 (IRQ2) |
| 0            | 1            | レベル1 (IRQ1) |
| 0            | 0            | レベル0 (なし)   |

イニシャルリセット時、本レジスタは"0"(レベル0)に設定されます。

**ETU0: 00FF25H·D0****ETU1: 00FF25H·D2****ETU2: 00FF25H·D4****ETU3: 00FF25H·D6**

CPUに対するアンダーフロー割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

ETUxレジスタはタイマxのアンダーフロー割り込み要因に対応する割り込みイネーブルレジスタで、"1"に設定した割り込みが許可され、"0"に設定した割り込みが禁止されます。

なお、16ビットモードを選択している場合はETU0(2)の設定は無効となります。

イニシャルリセット時、本レジスタは"0"(割り込み禁止)に設定されます。

**ETC0: 00FF25H·D1****ETC1: 00FF25H·D3****ETC2: 00FF25H·D5****ETC3: 00FF25H·D7**

CPUに対するコンペアマッチ割り込みの発生を許可または禁止します。

"1"書き込み: 割り込み許可

"0"書き込み: 割り込み禁止

読み出し: 可能

ETCxレジスタはタイマxのコンペアマッチ割り込み要因に対応する割り込みイネーブルレジスタで、"1"に設定した割り込みが許可され、"0"に設定した割り込みが禁止されます。

なお、16ビットモードを選択している場合はETC0(2)の設定は無効となります。

イニシャルリセット時、本レジスタは"0"(割り込み禁止)に設定されます。

**FTU0: 00FF29H·D0****FTU1: 00FF29H·D2****FTU2: 00FF29H·D4****FTU3: 00FF29H·D6**

アンダーフロー割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FTUxはタイマxの割り込みに対応する割り込み要因フラグで、それぞれのカウンタのアンダーフローに同期して"1"にセットされます。

このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インタラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインタラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

なお、16ビットモードを選択している場合は割り込み要因フラグFTU0(2)は"1"にセットされず、タイマ0(2)の割り込みも発生しません。16ビットモード時は、16ビットカウンタのアンダーフローによって割り込み要因フラグFTU1(3)が"1"にセットされます。

イニシャルリセット時、本フラグは"0"にリセットされます。

**FTC0: 00FF29H·D1****FTC1: 00FF29H·D3****FTC2: 00FF29H·D5****FTC3: 00FF29H·D7**

コンペアマッチ割り込みの発生状態を示します。

"1"読み出し: 割り込み要因あり

"0"読み出し: 割り込み要因なし

"1"書き込み: 要因フラグをリセット

"0"書き込み: 無効

FTCxはタイマxの割り込みに対応する割り込み要因フラグで、それぞれのカウンタのコンペアマッチ信号に同期して"1"にセットされます。

このとき、対応する割り込みイネーブルレジスタが"1"で、かつ対応する割り込みプライオリティレジスタがインタラプトフラグ(I0、I1)より高いレベルに設定されている場合、CPUに対し割り込みが発生します。

割り込み要因フラグは割り込みイネーブルレジスタや割り込みプライオリティレジスタの設定にかかわらず、割り込み発生条件の成立により"1"にセットされます。

割り込み発生後、次の割り込みを受け付けるには、インタラプトフラグの再設定(割り込みプライオリティレジスタが示すレベルより低いレベルをインタラプトフラグに設定するか、RETE命令を実行する。)と割り込み要因フラグのリセットが必要で、割り込み要因フラグは"1"を書き込むことによって"0"にリセットされます。

なお、16ビットモードを選択している場合は割り込み要因フラグFTC0(2)は"1"にセットされず、タイマ0(2)の割り込みも発生しません。16ビットモード時は、16ビットカウンタのコンペアマッチによって割り込み要因フラグFTC1(3)が"1"にセットされます。

イニシャルリセット時、本フラグは"0"にリセットされます。

### 5.11.9 プログラミング上の注意事項

(1) プログラマブルタイマはレジスタPTRUNxへの書き込みに対して、入力クロックの立ち下がりエッジに同期して実際にRUN/STOP状態となります。

したがって、PTRUNxに"0"を書き込んだ場合は、"-1"余分にカウントしたところでタイマが停止状態となります。また、このときPTRUNxは実際にタイマがSTOP状態となるまで、読み出しに対して"1"を保持します。

図5.11.9.1にRUN/STOP制御のタイミングチャートを示します。



図5.11.9.1 RUN/STOP制御のタイミングチャート

(2) プログラマブルタイマがRUNしている状態(PTRUNx="1")でSLP命令を実行した場合は、SLEEP状態からの復帰時にプログラマブルタイマが不安定な動作となります。したがって、SLEEP状態へ移行する場合は、SLP命令の実行以前にプログラマブルタイマをSTOP状態(PTRUNx="0")に設定してください。

また、同様にクロック出力ポート端子に不安定なクロックが送出されないようTOOUT信号をディセーブル状態(PTOUTx="0")に設定してください。

(3) 16ビットモードでは、PTM0(2)の読み出しによるPTM1(3)のタイマ1(3)カウンタデータのラッチは行われません。タイマ0(2)からタイマ1(3)へのボロー発生を回避する必要がある場合は、PTRUN0(2)に"0"を書き込み、タイマをストップしてからカウンタデータの読み出しを行なってください。

(4) プログラマブルタイマ動作中にプログラマブルタイマ割り込み発生間隔を変更する場合、以下の理由によりリロードデータを書き込むタイミングに注意が必要です。

プログラマブルタイマは入力クロックの立ち下がりエッジでダウンカウントを行い、そこでアンダーフローが発生した場合は同時に割り込みを発生します。その後、リロードデータをカウンタにセットする動作を開始し、入力クロックの次の立ち上がりエッジでカウンタデータが確定します( )の区間)。



図5.11.9.2 プログラマブルタイマリロードタイミング

リロードデータを正しくカウンタにセットするために、割り込み発生後は の区間を含め、カウンタデータが確定するまではリロードデータの書き換えを行わないでください。入力クロックの源振にOSC1(低速クロック)を使用し、CPUがOSC3(高速クロック)で動作している場合は、特に注意が必要です。

## 5.12 LCD ドライバ

### 5.12.1 LCD ドライバの構成

S1C88649は最大1,280 ドット(80セグメント×16コモン)のLCDパネルが駆動可能なドットマトリクスLCD ドライバを内蔵しています。

図5.12.1.1にLCD ドライバと駆動電源の構成を示します。

### 5.12.2 LCD電源

LCD系の駆動電圧 $V_{C1}$ 、 $V_{C2}$ 、 $V_{C4}$ 、 $V_{C5}$ は、内部のLCD系電圧回路によって発生します。外部より印加する必要はありません。

また、この内部発生電圧で外部の負荷を駆動することはできません。

### 5.12.3 駆動デューティの切り換え

S1C88649はソフトウェアにより駆動デューティを1/8、1/16の2種類に切り換えることができます。この設定はレジスタLDUTYによって行います。

駆動デューティ選択レジスタLDUTYに"0"を書き込んだ場合は1/8デューティ、"1"を書き込んだ場合は1/16デューティが選択されます。

内蔵LCD ドライバは駆動デューティの選択にしたがって、LCDパネルの最大駆動ドット数が変化します。

1/16デューティ選択時は80セグメント×16コモン(最大1,280 ドット)のLCDパネルが駆動可能となります。

1/8デューティ選択時は80セグメント×8コモン(最大640 ドット)のLCDパネルが駆動可能となります。なお、1/8デューティ選択時はCOM8～COM15端子が常時OFF信号を出力する無効な端子となります。

表5.12.3.1に駆動デューティと最大表示ドット数の対応を示します。

1/16、1/8デューティいずれも駆動バイアスは1/4( $V_{C1}$ 、 $V_{C2}$ 、 $V_{C4}$ 、 $V_{C5}$ による4電位)で、駆動波形はそれぞれ図5.12.3.1および図5.12.3.2に示すとおりとなります。



図5.12.1.1 LCD ドライバと駆動電源の構成

表5.12.3.1 駆動デューティと最大表示ドット数の対応

| LDUTY | デューティ | コモン端子      | セグメント端子    | 最大表示ドット数  |
|-------|-------|------------|------------|-----------|
| 1     | 1/16  | COM0～COM15 | SEG0～SEG79 | 1,280 ドット |
| 0     | 1/8   | COM0～COM7  | SEG0～SEG79 | 640 ドット   |



図5.12.3.1 1/16デューティの駆動波形



図5.12.3.2

1/8デューティの駆動波形

#### 5.12.4 表示メモリ

S1C88649は480バイトの表示メモリを内蔵しています。表示メモリはアドレスFx00H～Fx4FH(x=8～DH)に割り付けられており、メモリビットとコモン/セグメント端子の対応は次に示す項目の選択状態にしたがって変化します。

- (1) 駆動デューティ(1/16または1/8デューティ)
- (2) ドットフォント(5×8または5×5ドット)

メモリ内には2画面分の表示領域が確保されており、表示メモリ領域選択レジスタDSPARによって画面の切り換えを行うことができます。DSPARに"0"を書き込んだ場合は表示領域0、"1"を書き込んだ場合は表示領域1がそれぞれ選択されます。

また、5×5ドットフォントのLCDパネルにソフトウェアで容易にキャラクタを表示できるよう5×8ドットと5×5ドット間で別々のメモリ配置を選択することができます。

この選択はドットフォント選択レジスタDTFNTによって行われ、DTFNTに"0"を書き込んだ場合は5×8ドット、"1"を書き込んだ場合は5×5ドットがそれぞれ選択されます。

駆動デューティとドットフォントの選択にしたがった表示メモリのビットとコモン/セグメント端子の対応を図5.12.4.1～図15.12.4.4にそれぞれ示します。

LCDパネル上のドットに対応する表示メモリのビットに"1"を書き込むとそのドットがONし、"0"を書き込むとOFFします。表示メモリはリード/ライト可能なRAM構造となっているため、論理演算命令等(リードモディファイライト命令)によるビット単位の制御を行うことができます。

480バイトの表示メモリ中で表示領域に割り当てられないビットは、リード/ライト可能な汎用RAMとして使用することができます。なお、表示メモリ領域に外部メモリを拡張した場合でも、この領域は外部メモリには解放されません。この領域のアクセスは常に表示メモリに対して行われます。

| アドレス/データビット |         | 0                | 1                | 2                | 3                | 4                | COM |
|-------------|---------|------------------|------------------|------------------|------------------|------------------|-----|
| 00          | 00F800H | 0123456789ABCDEF | 0123456789ABCDEF | 0123456789ABCDEF | 0123456789ABCDEF | 0123456789ABCDEF | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |
| 00          | 00F900H | 00F900H          | 00F900H          | 00F900H          | 00F900H          | 00F900H          | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |
| 00          | 00FA00H | 00FA00H          | 00FA00H          | 00FA00H          | 00FA00H          | 00FA00H          | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |
| 00          | 00FB00H | 00FB00H          | 00FB00H          | 00FB00H          | 00FB00H          | 00FB00H          | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |
| 00          | 00FC00H | 00FC00H          | 00FC00H          | 00FC00H          | 00FC00H          | 00FC00H          | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |
| 00          | 00FD00H | 00FD00H          | 00FD00H          | 00FD00H          | 00FD00H          | 00FD00H          | 0   |
| D1          |         |                  |                  |                  |                  |                  | 1   |
| D2          |         |                  |                  |                  |                  |                  | 2   |
| D3          |         |                  |                  |                  |                  |                  | 3   |
| D4          |         |                  |                  |                  |                  |                  | 4   |
| D5          |         |                  |                  |                  |                  |                  | 5   |
| D6          |         |                  |                  |                  |                  |                  | 6   |
| D7          |         |                  |                  |                  |                  |                  | 7   |

図5.12.4.1 1/16デューティ 5×8ドット表示メモリマップ

図5.12.4.2 1/16デューティ、5×5ドット表示メモリマップ

図5.12.4.3 1/8デューティ、5×8ドット表示メモリマップ

図5.12.4.4 1/8デューティ 5×5ドット表示メモリマップ

### 5.12.5 表示の制御

内蔵LCDドライバの表示状態とコントラストの調整を内蔵のLCDドライバによって制御することができます。

LCDの表示状態は表示制御レジスタLCDC0、LCDC1によって選択され、設定値と表示状態が表5.12.5.1に示すとおり対応しています。

表5.12.5.1 LCD表示制御

| LCDC1 | LCDC0 | LCD表示       |
|-------|-------|-------------|
| 1     | 1     | 全点灯(スタティック) |
| 1     | 0     | 全消灯(ダイナミック) |
| 0     | 1     | 通常表示        |
| 0     | 0     | 駆動 OFF      |

全点灯および全消灯はLCDドライバが出力する駆動波形を直接制御するもので、表示メモリのデータは変更されません。また、このときのコモン端子はそれぞれ全点灯ではスタティック駆動、全消灯ではダイナミック駆動となるため、次のような用途にこの機能を使用することができます。

- (1) 全点灯はスタティック駆動による2値(Vc5とVss)出力となるため、コモン/セグメント端子をOSC1発振周波数の周波数調整用モニタ端子として使用することができます。
- (2) 全消灯はダイナミック駆動のため、LCD表示全体を点滅させたい場合に表示メモリのデータを変更せずに点滅を実現することができます。

駆動OFFを選択した場合はLCD駆動電源回路がOFFとなり、Vc1、Vc2、Vc4、Vc5端子はすべてVssレベルとなります。

なお、レジスタLCDC0、LCDC1はSLP命令が実行されることで、自動的にハードウェアによって"0"にリセット("駆動OFF"に設定)されます。

LCDのコントラストは16段階の調整が可能です。この調整はコントラスト調整レジスタLC0～LC3によって行われ、設定値とコントラストの濃淡が表5.12.5.2に示すとおり対応しています。

表5.12.5.2 LCDのコントラスト調整

| LC3 | LC2 | LC1 | LC0 | コントラスト |
|-----|-----|-----|-----|--------|
| 1   | 1   | 1   | 1   | 濃      |
| 1   | 1   | 1   | 0   | ↑      |
| 1   | 1   | 0   | 1   |        |
| :   | :   | :   | :   |        |
| 0   | 0   | 1   | 0   |        |
| 0   | 0   | 0   | 1   | ↓      |
| 0   | 0   | 0   | 0   | 淡      |

## 5.12.6 LCD ドライバの制御方法

表5.12.6.1にLCD ドライバの制御ビットを示します。

表5.12.6.1 LCD ドライバの制御ビット

| アドレス   | ビット | 名称    | 機能                           | 1         | 0        | SR  | R/W | 注釈                   |
|--------|-----|-------|------------------------------|-----------|----------|-----|-----|----------------------|
| 00FF10 | D7  | HLMOD | 重負荷保護モード                     | On        | Off      | 0   | R/W | 読み出し時は常時"0"          |
|        | D6  | —     | —                            | —         | —        | —   | —   |                      |
|        | D5  | —     | —                            | —         | —        | —   | —   | 予約レジスタ               |
|        | D4  | LCCLK | 汎用レジスタ                       | 1         | 0        | 0   | R/W |                      |
|        | D3  | LCFRM | 汎用レジスタ                       | 1         | 0        | 0   | R/W |                      |
|        | D2  | DTFNT | LCD ドットフォント選択                | 5×5ドット    | 5×8ドット   | 0   | R/W |                      |
|        | D1  | LDUTY | LCD 駆動デューティ選択                | 1/16デューティ | 1/8デューティ | 1   | R/W |                      |
|        | D0  | SGOUT | 汎用レジスタ                       | 1         | 0        | 0   | R/W | 予約レジスタ               |
| 00FF11 | D7  | —     | —                            | —         | —        | —   | —   | 読み出し時は"0"            |
|        | D6  | DSPAR | LCD表示メモリ領域選択                 | 表示領域1     | 表示領域0    | 0   | R/W | SLP命令実行時に(0, 0)にリセット |
|        | D5  | LCDC1 | LCD表示制御<br>LCDC1 LCDC0 LCD表示 | 1 1 全点灯   | 0        | R/W |     |                      |
|        | D4  | LCDC0 | 1 0 全消灯                      | 0         | R/W      |     |     |                      |
|        | D3  | LC3   | 0 1 通常表示                     | 0         | R/W      |     |     |                      |
|        | D2  | LC2   | 0 0 駆動Off                    | 0         | R/W      |     |     |                      |
|        | D1  | LC1   | LC3 LC2 LC1 LC0 コントラスト 濃     | 0         | R/W      |     |     |                      |
|        | D0  | LC0   | 1 1 1 0 : 淡                  | 0         | R/W      |     |     |                      |

### LDUTY: 00FF10H·D1

駆動デューティを選択します。

"1"書き込み: 1/16デューティ

"0"書き込み: 1/8デューティ

読み出し: 可能

LDUTYに"0"を書き込んだ場合は1/8デューティが選択され、"1"を書き込んだ場合は1/16デューティが選択されます。

駆動デューティの選択にしたがった表示メモリのビットとコモン/セグメント端子の対応については、図5.12.4.1～図5.12.4.4を参照してください。イニシャルリセット時、LDUTYは"1"(1/16デューティ)に設定されます。

### DTFNT: 00FF10H·D2

ドットフォントを選択します。

"1"書き込み: 5×5ドット

"0"書き込み: 5×8ドット

読み出し: 可能

表示メモリ上の表示領域を5×8ドットに適合させるか、5×5ドットに適合させるかを選択します。

DTFNTに"0"を書き込むと5×8ドット、"1"を書き込むと5×5ドットがそれぞれ選択されます。

ドットフォントの選択にしたがった表示メモリのビットとコモン/セグメント端子の対応については、図5.12.4.1～図5.12.4.4を参照してください。

イニシャルリセット時、DTFNTは"0"(5×8ドット)に設定されます。

### DSPAR: 00FF11H·D6

表示領域を選択します。

"1"書き込み: 表示領域1

"0"書き込み: 表示領域0

読み出し: 可能

表示メモリ中に2画面分確保される表示領域のどちらを表示させるかを選択します。DSPARに"0"を書き込むと表示領域0、"1"を書き込むと表示領域1がそれぞれ選択されます。

表示領域の選択にしたがった表示メモリのビットとコモン/セグメント端子の対応については、図5.12.4.1～図5.12.4.4を参照してください。

イニシャルリセット時、DSPARは"0"(表示領域0)に設定されます。

**LCDC0, LCDC1: 00FF11H·D4, D5**

LCDの表示を制御します。

表5.12.6.2 LCDの表示制御

| LCDC1 | LCDC0 | LCD表示       |
|-------|-------|-------------|
| 1     | 1     | 全点灯(スタティック) |
| 1     | 0     | 全消灯(ダイナミック) |
| 0     | 1     | 通常表示        |
| 0     | 0     | 駆動 OFF      |

上記4種類の状態を表示メモリのデータを変更せずに設定することができます。

イニシャルリセット時、およびSLEEP状態のとき本レジスタは"0"(駆動OFF)に設定されます。

**LC0~LC3: 00FF11H·D0~D3**

LCDのコントラストを調整します。

表5.12.6.3 LCDのコントラスト調整

| LC3 | LC2 | LC1 | LC0 | コントラスト |
|-----|-----|-----|-----|--------|
| 1   | 1   | 1   | 1   | 濃      |
| 1   | 1   | 1   | 0   | ↑      |
| 1   | 1   | 0   | 1   |        |
| 1   | 1   | 0   | 0   |        |
| 1   | 0   | 1   | 1   |        |
| 1   | 0   | 1   | 0   |        |
| 1   | 0   | 0   | 1   |        |
| 1   | 0   | 0   | 0   |        |
| 0   | 1   | 1   | 1   |        |
| 0   | 1   | 1   | 0   |        |
| 0   | 1   | 0   | 1   |        |
| 0   | 1   | 0   | 0   |        |
| 0   | 0   | 1   | 1   |        |
| 0   | 0   | 1   | 0   |        |
| 0   | 0   | 0   | 1   | ↓      |
| 0   | 0   | 0   | 0   | 淡      |

コントラストは上記16段階の調整を行うことができ、これによってLCD駆動電圧VC1、VC2、VC4、VC5が変化します。

イニシャルリセット時、本レジスタは"0"に設定されます。

**5.12.7 プログラミング上の注意事項**

表示制御レジスタLCDC0、LCDC1はSLP命令が実行されることで、自動的にハードウェアによって"0"にリセットされます

## 5.13 サウンドジェネレータ

### 5.13.1 サウンドジェネレータの構成

S1C88649はBZ(ブザー)信号を発生するサウンドジェネレータを内蔵しています。

ここで発生したBZ信号はP17入出力兼用ポート端子から出力することができます。

ブザー信号の周波数と音量(デューティ調整)をソフトウェアによってそれぞれ8段階に設定できるほか、デューティ比制御によるデジタルエンベロープを附加することができます。また、キー操作音等を出力するための、ワンショット出力機能も内蔵しています。

図5.13.1.1にサウンドジェネレータの構成を示します。



図5.13.1.1 サウンドジェネレータの構成



図5.13.2.1 P17の構成



図5.13.2.2 BZ信号の出力波形

### 5.13.3 ブザー周波数と音量の設定

BZ信号はOSC1発振回路(32.768kHz)を原振とする分周信号で、8種類の周波数を選択することができます。この選択はブザー周波数選択レジスタBZQF0～BZQF2によって行われ、設定値とブザー周波数とが表5.13.3.1に示すとおり対応しています。

BZ信号のデューティ比を8種類の中から選択することで、ブザーの音量を調整することができます。この選択はデューティ比選択レジスタDUTY0～DUTY2によって行われ、設定値とデューティ比とが表5.13.3.2に示すとおり対応しています。

表5.13.3.1 ブザー周波数の設定

| BZQF2 | BZQF1 | BZQF0 | ブザー周波数 (Hz) |
|-------|-------|-------|-------------|
| 0     | 0     | 0     | 4096.0      |
| 0     | 0     | 1     | 3276.8      |
| 0     | 1     | 0     | 2730.7      |
| 0     | 1     | 1     | 2340.6      |
| 1     | 0     | 0     | 2048.0      |
| 1     | 0     | 1     | 1638.4      |
| 1     | 1     | 0     | 1365.3      |
| 1     | 1     | 1     | 1170.3      |

表5.13.3.2 デューティ比の設定

| レベル       | DUTY2 | DUTY1 | DUTY0  | 各ブザー周波数(Hz)におけるデューティ比 |        |        |        |
|-----------|-------|-------|--------|-----------------------|--------|--------|--------|
|           |       |       |        | 4096.0                | 3276.8 | 2730.7 | 2340.6 |
|           |       |       | 2048.0 | 1638.4                | 1365.3 | 1170.3 |        |
| レベル1 (最大) | 0     | 0     | 0      | 8/16                  | 8/20   | 12/24  | 12/28  |
| レベル2      | 0     | 0     | 1      | 7/16                  | 7/20   | 11/24  | 11/28  |
| レベル3      | 0     | 1     | 0      | 6/16                  | 6/20   | 10/24  | 10/28  |
| レベル4      | 0     | 1     | 1      | 5/16                  | 5/20   | 9/24   | 9/28   |
| レベル5      | 1     | 0     | 0      | 4/16                  | 4/20   | 8/24   | 8/28   |
| レベル6      | 1     | 0     | 1      | 3/16                  | 3/20   | 7/24   | 7/28   |
| レベル7      | 1     | 1     | 0      | 2/16                  | 2/20   | 6/24   | 6/28   |
| レベル8 (最小) | 1     | 1     | 1      | 1/16                  | 1/20   | 5/24   | 5/28   |

デューティ比はパルス周期に対するパルス幅の比率のことと、HIGHレベル出力時間をTH、LOWレベル出力時間をTLとした場合、BZ信号は $TH/(TH+TL)$ となります。

DUTY0～DUTY2をすべて"0"に設定した場合はデューティ比が最大となり、音量も最大となります。逆にDUTY0～DUTY2をすべて"1"に設定した場合はデューティ比が最小となり、音量も最小となります。

なお、設定できるデューティ比は各周波数によって異なりますので、表5.13.3.2を参照してください。



図5.13.3.1 BZ信号波形のデューティ比

注! デジタルエンベロープを使用する場合、DUTY0～DUTY2の設定は無効となります。

### 5.13.4 デジタルエンベロープ

BZ信号に対してデューティ比制御のデジタルエンベロープを付加することができます。

エンベロープは前項の表5.13.3.2と同様に、BZ信号のデューティ比をレベル1(最大)からレベル8(最小)まで段階的に変化させることで実現されます。

BZ信号に対するエンベロープの付加は、エンベロープ制御レジスタENONに"1"を書き込むことによって行われ、"0"が書き込まれた場合はDUTY0～DUTY2によって選択されるデューティ比に固定されます。

ENONに"1"を設定してブザー出力をONにする(BZONに"1"を書き込む)と、レベル1のデューティ比のBZ信号が出力され以後レベル8まで段階的に減衰します。減衰したエンベロープは、エンベロープリセットビットENRSTに"1"を書き込むことによってレベル1まで復帰させることができます。一度レベル8まで減衰すると、ブザー出力をOFFにする(BZONに"0"を書き込む)かENRSTに"1"を書き込むまでレベル8のデューティ比は保持されます。

なお、エンベロープレベル1段階あたりの変化時間はエンベロープ減衰時間選択レジスタENRTMによって125msec、または62.5msecが選択できます。図5.13.4.1にデジタルエンベロープのタイミングチャートを示します。



図5.13.4.1 デジタルエンベロープのタイミングチャート

### 5.13.5 ワンショット出力

キー操作音などのように短い時間BZ信号を出力させる場合のために、サウンドジェネレータはワンショット出力機能を内蔵しています。BZ信号の出力時間はワンショットブザー時間幅選択レジスタSHTPWによって125msec、または31.25msecが選択できます。

ワンショットブザーの出力制御はワンショットブザートリガBZSHTに"1"を書き込むことによって行われ、このトリガ後に内部の256Hz信号に同期してP17ポート端子からBZ信号が出力されます。設定時間経過後、出力開始時同様256Hz信号に同期して、自動的にBZ信号はOFFされます。

BZSHTはステータスとして読み出しも可能で、"1"の場合はBUSY状態(ワンショット出力中)、"0"の場合はREADY状態(停止中)をそれぞれ示します。

設定時間経過前にBZ信号をOFFさせたい場合は、ワンショットブザー強制停止ビットBZSTPに"1"を書き込むことで即BZ信号を強制停止(この場合256Hzとは非同期にOFF)させることができます。

ワンショット出力は短時間のため、エンベロープを付加することはできません。(BZSHTに"1"を書き込むと自動的にENONが"0"にリセットされます。)したがって、ワンショット出力時は周波数と音量(デューティ比)の設定のみが可能となります。

通常のブザー出力中は、ワンショット出力の制御は無効となります。

図5.13.5.1にワンショット出力のタイミングチャートを示します。



図5.13.5.1 ワンショット出力のタイミングチャート

### 5.13.6 サウンドジェネレータの制御方法

表5.13.6.1にサウンドジェネレータの制御ビットを示します。

表5.13.6.1 サウンドジェネレータの制御ビット

| アドレス   | ビット | 名称    | 機能                                                                                                                     | 1                                                                | 0                 | SR  | R/W | 注釈          |
|--------|-----|-------|------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------|-------------------|-----|-----|-------------|
| 00FF44 | D7  | -     | -                                                                                                                      | -                                                                | -                 | -   |     | 読み出し時は常時"0" |
|        | D6  | BZSTP | ワンショットブザー強制停止                                                                                                          | 強制停止                                                             | 無効                | -   | W   |             |
|        | D5  | BZSHT | ワンショットブザートリガ/ステータス                                                                                                     | R<br>W                                                           | Busy<br>トリガ<br>無効 | 0   | R/W |             |
|        | D4  | SHTPW | ワンショットブザー時間幅選択                                                                                                         | 125msec                                                          | 31.25msec         | 0   | R/W |             |
|        | D3  | ENRTM | エンペロープ減衰時間                                                                                                             | 1sec                                                             | 0.5sec            | 0   | R/W |             |
|        | D2  | ENRST | エンペロープリセット                                                                                                             | リセット                                                             | 無効                | -   | W   |             |
|        | D1  | ENON  | エンペロープOn/Off制御                                                                                                         | On                                                               | Off               | 0   | R/W | *1          |
|        | D0  | BZON  | ブザー出力制御                                                                                                                | On                                                               | Off               | 0   | R/W |             |
| 00FF45 | D7  | -     | -                                                                                                                      | -                                                                | -                 | -   |     | 読み出し時は"0"   |
|        | D6  | DUTY2 | ブザー信号デューティ比選択<br>DUTY2~0<br>ブザー周波数(Hz)                                                                                 | 4096.0 3276.8 2730.7 2340.6<br>2 1 0 2048.0 1638.4 1365.3 1170.3 | -                 | 0   | R/W |             |
|        | D5  | DUTY1 | 0 0 0 8/16 8/20 12/24 12/28<br>0 0 1 7/16 7/20 11/24 11/28<br>0 1 0 6/16 6/20 10/24 10/28<br>0 1 1 5/16 5/20 9/24 9/28 | -                                                                | 0                 | R/W |     |             |
|        | D4  | DUTY0 | 1 0 0 4/16 4/20 8/24 8/28<br>1 0 1 3/16 3/20 7/24 7/28<br>1 1 0 2/16 2/20 6/24 6/28<br>1 1 1 1/16 1/20 5/24 5/28       | -                                                                | 0                 | R/W |     |             |
|        | D3  | -     | -                                                                                                                      | -                                                                | -                 | -   |     | 読み出し時は"0"   |
|        | D2  | BZFQ2 | ブザー周波数選択<br>BZFQ2 BZFQ1 BZFQ0 周波数(Hz)                                                                                  | 4096.0                                                           | -                 | 0   | R/W |             |
|        | D1  | BZFQ1 | 0 0 1 3276.8<br>0 1 0 2730.7<br>0 1 1 2340.6<br>1 0 0 2048.0                                                           | -                                                                | 0                 | R/W |     |             |
|        | D0  | BZFQ0 | 1 0 1 1638.4<br>1 1 0 1365.3<br>1 1 1 1170.3                                                                           | -                                                                | 0                 | R/W |     |             |

\*1 ワンショット出力時、"0"にリセット

#### BZON: 00FF44H·D0

BZ信号の出力制御を行います。

"1"書き込み: BZ信号出力

"0"書き込み: DC出力

読み出し: 可能

BZONはBZ信号の出力制御レジスタで、"1"を設定するとBZ信号がP17ポート端子から出力され、"0"を設定するとDC出力が行われます。このとき、I/OコントロールレジスタIOC17およびデータレジスタP17Dの設定は無効になります。イニシャルリセット時、BZONは"0"(DC出力)に設定されます。

#### BZFQ0~BZFQ2: 00FF45H·D0~D2

BZ信号の周波数を選択します。

表5.13.6.2 ブザー周波数の設定

| BZFQ2 | BZFQ1 | BZFQ0 | ブザー周波数 (Hz) |
|-------|-------|-------|-------------|
| 0     | 0     | 0     | 4096.0      |
| 0     | 0     | 1     | 3276.8      |
| 0     | 1     | 0     | 2730.7      |
| 0     | 1     | 1     | 2340.6      |
| 1     | 0     | 0     | 2048.0      |
| 1     | 0     | 1     | 1638.4      |
| 1     | 1     | 0     | 1365.3      |
| 1     | 1     | 1     | 1170.3      |

ブザー周波数はOSC1クロックを分周した上記8種類が選択できます。

イニシャルリセット時、本レジスタは"0"(4096.0Hz)に設定されます。

**DUTY0~DUTY2: 00FF45H·D4~D6**

BZ信号のデューティ比を選択します。

表5.13.6.3 デューティ比の設定

| レベル       | DUTY2 | DUTY1 | DUTY0 | 各ブザー周波数(Hz)におけるデューティ比 |        |        |        |
|-----------|-------|-------|-------|-----------------------|--------|--------|--------|
|           |       |       |       | 4096.0                | 3276.8 | 2730.7 | 2340.6 |
|           |       |       |       | 2048.0                | 1638.4 | 1365.3 | 1170.3 |
| レベル1 (最大) | 0     | 0     | 0     | 8/16                  | 8/20   | 12/24  | 12/28  |
| レベル2      | 0     | 0     | 1     | 7/16                  | 7/20   | 11/24  | 11/28  |
| レベル3      | 0     | 1     | 0     | 6/16                  | 6/20   | 10/24  | 10/28  |
| レベル4      | 0     | 1     | 1     | 5/16                  | 5/20   | 9/24   | 9/28   |
| レベル5      | 1     | 0     | 0     | 4/16                  | 4/20   | 8/24   | 8/28   |
| レベル6      | 1     | 0     | 1     | 3/16                  | 3/20   | 7/24   | 7/28   |
| レベル7      | 1     | 1     | 0     | 2/16                  | 2/20   | 6/24   | 6/28   |
| レベル8 (最小) | 1     | 1     | 1     | 1/16                  | 1/20   | 5/24   | 5/28   |

上記8種類のデューティ比を選択することによって、ブザーの音量を調整することができます。ただし、エンベロープをON(ENON="1")に設定している場合は、この設定は無効となります。

イニシャルリセット時、本レジスタは"0"(レベル1)に設定されます。

**ENRST: 00FF44H·D2**

エンベロープをリセットします。

"1"書き込み: リセット  
"0"書き込み: ノーオペレーション  
読み出し: 常時"0"

エンベロープはENRSTに"1"を書き込むことによってリセットされ、デューティ比がレベル1(最大)まで復帰されます。

ENRSTへの"0"書き込みおよびエンベロープ未使用(ENON="0")時の"1"書き込みは無効となります。

ENRSTは書き込み専用のため、読み出し時は常時"0"となります。

**ENON: 00FF44H·D1**

BZ信号に対するエンベロープの付加を制御します。

"1"書き込み: ON  
"0"書き込み: OFF  
読み出し: 可能

ENONに"1"を書き込むことによって、BZ信号出力時にエンベロープを付加することができます。"0"を書き込んだ場合はエンベロープは付加されず、BZ信号はDUTY0 ~ DUTY2によって選択されるデューティ比に固定されます。

イニシャルリセット時、およびBZSHTに"1"を書き込んだときENONは"0"(OFF)に設定されます。

**ENRTM: 00FF44H·D3**

BZ信号に付加されるエンベロープの減衰時間を選択します。

"1"書き込み: 1.0sec (125msec × 7 = 875msec)  
"0"書き込み: 0.5sec (62.5msec × 7 = 437.5msec)  
読み出し: 可能

デジタルエンベロープの減衰時間はデューティ比の変化する時間で決定されます。ENRTMに"1"を書き込んだ場合は125msec(8Hz)単位、"0"を書き込んだ場合は62.5msec(16Hz)単位でデューティ比が変化します。

エンベロープをOFF(ENON="0")に設定している場合は、この設定は無効です。  
イニシャルリセット時、ENRTMは"0"(0.5sec)に設定されます。

**SHTPW: 00FF44H·D4**

ワンショットブザーの出力時間幅を選択します。

"1"書き込み: 125msec  
"0"書き込み: 31.25msec  
読み出し: 可能

ワンショットブザーの出力時間幅は、SHTPWに"1"を書き込んだ場合が125msec、"0"を書き込んだ場合が31.25msecにそれぞれ設定されます。

イニシャルリセット時、SHTPWは"0"(31.25msec)に設定されます。

**BZSHT: 00FF44H·D5**

ワンショットブザー出力の制御を行います。

"1"書き込み: トリガ

"0"書き込み: ノーオペレーション

"1"読み出し: BUSY

"0"読み出し: READY

BZSHTに"1"を書き込むことによってワンショット出力回路が動作し、BZ信号が出力されます。このブザー出力はSHTPWによって設定した時間の経過後に自動的にOFFとなります。このとき、I/OコントロールレジスタIOC17およびデータレジスタP17Dの設定は無効になります。

ワンショット出力は通常のブザー出力がOFF(BZON="0")の状態でのみ有効で、ON(BZON="1")状態でのトリガは無効となります。

ワンショット出力中に再トリガを行った場合は、その時点からSHTPWによって設定した時間を計測し直します。(時間延長)

ワンショット出力回路の動作状態はBZSHTを読み出すことによって確認することができ、ワンショット出力(BUSY)中は"1"、OFF(READY)時は"0"が読み出せます。

イニシャルリセット時、BZSHTは"0"(READY)に設定されます。

**BZSTP: 00FF44H·D6**

ワンショットブザー出力の強制停止を行います。

"1"書き込み: 強制停止

"0"書き込み: ノーオペレーション

読み出し: 常時"0"

BZSTPに"1"を書き込むことによって、SHTPWによる設定時間が経過する以前にワンショットブザー出力を強制停止させることができます。

BZSTPへの"0"書き込みおよびワンショットブザー出力中以外の"1"書き込みは無効となります。

なお、BZSHTとBZSTPに同時に"1"を書き込んだ場合はBZSTPが優先され、ワンショットブザー出力は停止状態となります。

BZSTPは書き込み専用のため、読み出し時は常時"0"となります。

**5.13.7 プログラミング上の注意事項**

- (1) BZ信号は出力制御レジスタBZONとは非同期に発生していますので、BZONの設定による信号のON/OFF時には1/2サイクル以内のハザードが生じます。
- (2) BZ信号がイネーブルの状態(BZON="1"またはBZSHT="1")でSLP命令を実行した場合は、SLEEP状態からの復帰時にP17ポート端子に不安定なクロックが出力されます。したがって、SLEEP状態へ移行する場合は、SLP命令の実行以前にBZ信号をディセーブル状態(BZON=BZSHT="0")に設定してください。
- (3) ワンショット出力は通常のブザー出力がOFF(BZON="0")の状態でのみ有効で、ON(BZON="1")状態でのトリガは無効となります。

## 5.14 電源電圧検出(SVD)回路

### 5.14.1 SVD回路の構成

S1C88649は、SVD(電源電圧検出)回路が内蔵されており、ソフトウェアによって電源電圧低下を知ることができます。

SVD回路のON/OFFおよび比較電圧の設定はソフトウェアによって行えます。

図5.14.1.1にSVD回路の構成を示します。

### 5.14.2 SVD動作

SVD回路はソフトウェアによって設定した比較電圧と電源電圧( $V_{DD}-V_{SS}$ )の比較を行い、その結果をSVDDTラッチにセットします。このSVDDTラッチのデータを読み出すことにより、電源電圧が正常か、あるいは低下していることをソフトウェアによって判断できます。

比較電圧はレジスタSVDS3～SVDS0によって表5.14.2.1の13種類に設定できます。

表5.14.2.1 比較電圧の設定

| SVDS3 | SVDS2 | SVDS1 | SVDS0 | 比較電圧 (V) |
|-------|-------|-------|-------|----------|
| 1     | 1     | 1     | 1     | 2.7      |
| 1     | 1     | 1     | 0     | 2.6      |
| 1     | 1     | 0     | 1     | 2.5      |
| 1     | 1     | 0     | 0     | 2.4      |
| 1     | 0     | 1     | 1     | 2.3      |
| 1     | 0     | 1     | 0     | 2.2      |
| 1     | 0     | 0     | 1     | 2.1      |
| 1     | 0     | 0     | 0     | 2.05     |
| 0     | 1     | 1     | 1     | 2.0      |
| 0     | 1     | 1     | 0     | 1.95     |
| 0     | 1     | 0     | 1     | 1.9      |
| 0     | 1     | 0     | 0     | 1.85     |
| 0     | 0     | 1     | 1     | 1.8      |
| 0     | 0     | 1     | 0     | —        |
| 0     | 0     | 0     | 1     | —        |
| 0     | 0     | 0     | 0     | —        |

SVD回路による電源電圧の検出動作はレジスタSVDONに"1"を書き込むことによって開始します。その後SVDONに"0"を書き込むことにより、SVD回路は検出結果をSVDDTラッチにセットして検出動作を停止(回路をOFF)します。

なお、安定した検出結果を得るために少なくとも $500\mu\text{sec}$ 以上SVD回路をONにする必要があります。したがって、電源電圧の検出は次のシーケンスで行ってください。

1. SVDONを"1"にセット
2.  $500\mu\text{sec}$ 以上保持
3. SVDONを"0"にセット
4. SVDDTの読み出し

なお、SVD動作時は消費電流が大きくなりますので、必要なとき以外は必ずSVD回路をOFFに設定してください。



図5.14.1.1 SVD回路の構成

### 5.14.3 SVD回路の制御方法

表5.14.3.1にSVD回路の制御ビットを示します。

表5.14.3.1 SVD回路の制御ビット

| アドレス   | ビット | 名称    | 機能                            | 1   | 0      | SR | R/W | 注釈          |
|--------|-----|-------|-------------------------------|-----|--------|----|-----|-------------|
| 00FF12 | D7  | —     | —                             | —   | —      | —  | —   | 読み出し時は常時"0" |
|        | D6  | —     | —                             | —   | —      | —  | —   |             |
|        | D5  | SVDDT | SVD検出データ                      | Low | Normal | 0  | R   |             |
|        | D4  | SVDON | SVD回路On/Off                   | On  | Off    | 0  | R/W |             |
|        | D3  | SVDS3 | SVD比較電圧設定                     | —   | —      | 0  | R/W |             |
|        | D2  | SVDS2 | SVDS3 SVDS2 SVDS1 SVDS0 電圧(V) | —   | —      | 0  | R/W |             |
|        | D1  | SVDS1 | 1 1 1 0 2.7                   | —   | —      | 0  | R/W |             |
|        | D0  | SVDS0 | 0 1 0 1 2.6                   | —   | —      | 0  | R/W |             |

#### SVDS3~SVDS0: 00FF12H·D3~D0

SVDの比較電圧を表5.14.2.1に示すとおり設定します。イニシャルリセット時、このレジスタは"0"に設定されます。

#### SVDON: 00FF12H·D4

SVD回路のON/OFFを制御します。

"1"書き込み: SVD回路 ON

"0"書き込み: SVD回路 OFF

読み出し: 可能

SVDONを"1"にセットすることによりSVD検出が行われ、SVDONを"0"にリセットした直後にSVDDTラッチへ検出結果が書き込まれます。

なお、安定したSVD検出結果を得るために、少なくとも500μsec以上SVD回路をONにする必要があります。

イニシャルリセット時、このレジスタは"0"に設定されます。

#### SVDDT: 00FF12H·D5

SVDによる検出結果がセットされます。

"0"読み出し: 比較電圧より電源電圧(VDD-VSS)が高い

"1"読み出し: 比較電圧より電源電圧(VDD-VSS)が低い

書き込み: 無効

SVDONを"0"にした時点の検出結果を読み出すことができます。

イニシャルリセット時、SVDDTは"0"に設定されます。

### 5.14.4 プログラミング上の注意事項

- (1) SVD回路はONさせてから安定した結果が得られるまでに500μsecの時間を必要とします。このため、SVDONに"1"を書き込み後、500μsec以上経過後にSVDONに"0"を書き込んでSVDDTを読み出してください。
- (2) SVD検出動作時は消費電流が大きくなりますので、必要なとき以外は必ずSVD検出をOFFに設定してください。

## 5.15 重負荷保護機能

### 5.15.1 重負荷保護モード

S1C88649は、外付けランプ点灯時やブザーオン(ピエゾ駆動時)、OSC3高速駆動時など電池の負荷が重くなり電源電圧が変動する場合に備えて、重負荷保護機能を持っています。この重負荷保護機能が働いているモードを重負荷保護モードと呼びます。液晶の表示の濃淡が現れる場合などにも、重負荷保護モードを適用してください。通常動作モードから重負荷保護モードへは、ソフトウェアでHLMODを"1"にセットした場合に移行します。

注!

重負荷保護モードでは、通常動作モードより消費電流が多くなります。したがって、必要なとき以外はソフトウェアで重負荷保護モードに設定しないように注意してください。

### 5.15.2 重負荷保護機能の制御

表5.15.2.1に重負荷保護機能の制御ビットを示します。

表5.15.2.1 重負荷保護機能の制御ビット

| アドレス   | ビット | 名称    | 機能           | 1         | 0        | SR | R/W | 注釈          |
|--------|-----|-------|--------------|-----------|----------|----|-----|-------------|
| 00FF10 | D7  | HLMOD | 重負荷保護モード     | On        | Off      | 0  | R/W |             |
|        | D6  | —     | —            | —         | —        | —  |     | 読み出し時は常時"0" |
|        | D5  | —     | —            | —         | —        | —  |     |             |
|        | D4  | LCCLK | 汎用レジスタ       | 1         | 0        | 0  | R/W | 予約レジスタ      |
|        | D3  | LCFRM | 汎用レジスタ       | 1         | 0        | 0  | R/W |             |
|        | D2  | DTFNT | LCDドットフォント選択 | 5×5ドット    | 5×8ドット   | 0  | R/W |             |
|        | D1  | LDUTY | LCD駆動デューティ選択 | 1/16デューティ | 1/8デューティ | 1  | R/W |             |
|        | D0  | SGOUT | 汎用レジスタ       | 1         | 0        | 0  | R/W | 予約レジスタ      |

#### HLMOD: 00FF10H·D7

重負荷保護機能を制御します。

"1"書き込み: 重負荷保護モード ON

"0"書き込み: 重負荷保護モード OFF

読み出し: 可能

HLMODに"1"を書き込むと重負荷保護モードになり、"0"を書き込むと通常モードに戻ります。重負荷保護モードは消費電流が大きくなりますので、必要なとき以外はソフトウェアにより重負荷保護モードに設定しないでください。

イニシャル時、このレジスタは"0"に設定されます。

### 5.15.3 プログラミング上の注意事項

重負荷保護モードでは、通常モードよりも消費電流が大きくなります。必要なとき以外はソフトウェアで重負荷保護モードに設定しないように注意してください。

## 5.16 割り込みとスタンバイ状態

### 割り込みの種類

S1C88649には以下に示す5系統26種類の割り込みが用意されています。

#### 外部割り込み

- K00～K07入力割り込み(8種類)

#### 内部割り込み

- 計時タイマ割り込み(4種類)
- ストップウォッチタイマ割り込み(3種類)
- プログラムルタイマ割り込み(8種類)
- シリアルインターフェース割り込み(3種類)

それぞれの割り込みには、割り込み要因の発生を示す割り込み要因フラグと割り込み要求の許可/禁止を設定する割り込みイネーブルレジスタが設けられており、個々の要因に対して割り込みの発生を任意に設定することができます。また、割り込みの各系統には割り込みプライオリティレジスタが設けられており、各系統ごとに割り込み処理の優先度を3レベルまで設定することができます。

図5.16.1に割り込み回路の構成を示します。各割り込みの詳細については、それぞれの周辺回路の説明を参照してください。

### HALT状態

プログラム上でHALT命令を実行することで、S1C88649はHALT状態となります。HALT状態ではCPUの動作が停止するため、周辺回路のみの動作による低消費電力化が実現できます。

HALT状態の解除はイニシャルリセット、または任意の割り込み要求によって行われ、CPUは例外処理ルーチンからプログラムの実行を再開します。HALT状態と再起動のシーケンスについては、"S1C88コアCPUマニュアル"を参照してください。

### SLEEP状態

プログラム上でSLP命令を実行することで、S1C88649はSLEEP状態となります。SLEEP状態ではCPUと周辺回路が完全に動作を停止するため、HALT状態以上の低消費電力が実現できます。SLEEP状態の解除はイニシャルリセット、または入力ポートからの入力割り込みによって行われ、2,048/fosc1秒の発振安定待ち時間後にCPUが再起動されます。このとき、CPUは例外処理ルーチン(入力割り込みルーチン)からプログラムの実行を再開します。

注! SLEEP状態からの再起動時は、しばらくの間発振が不安定となるため、OSC1発振回路に32.768kHzの水晶振動子を使用していても、待ち時間は必ずしも250msecとはなりません。

### 5.16.1 割り込み発生条件

先に示した5系統26種類の割り込みには、それぞれの割り込み要因の発生を示す割り込み要因フラグが設けられており、要因の発生によって"1"にセットされます。

また、各割り込み要因フラグには1対1に対応する割り込みイネーブルレジスタが設けられており、"1"を書き込むと割り込み許可、"0"を書き込むと割り込み禁止となります。

CPUは割り込み要求の許可/禁止を割り込み優先レベルによって管理しています。6系統の各割り込みには優先レベルを設定する割り込みプライオリティレジスタが設けられており、CPUはインターフラグ(I0、I1)が示すレベルより高いレベルの割り込みのみ受け付けます。

したがって、実際にCPUが割り込みを受け付けるには、以下の3条件の成立が必要です。

- (1) 割り込み要因の発生によって、割り込み要因フラグが"1"にセットされている。
- (2) 先に対応する割り込みイネーブルレジスタが"1"に設定されている。
- (3) 先に対応する割り込みプライオリティレジスタが、インターフラグ(I0、I1)より高い割り込み優先レベルに設定されている。

CPUは各命令の第1オペコードフェッチサイクルの最初で割り込みのサンプリングを行います。ここで上記の条件が成立していると、CPUは例外処理に移行します。

例外処理のシーケンスについては"S1C88コアCPUマニュアル"を参照してください。



## 5.16.2 割り込み要因フラグ

割り込みを発生する要因と割り込み要因フラグの対応を表5.16.2.1に示します。

それぞれの割り込み要因の発生によって、対応する割り込み要因フラグが"1"にセットされます。

ソフトウェアによってこのフラグを読み出すことで、発生した割り込み要因の種類を確認することができます。

"1"にセットされた割り込み要因フラグは、"1"を書き込むことで"0"にリセットされます。

イニシャルリセット時、割り込み要因フラグは"0"にリセットされます。

注 割り込み発生後、割り込み要因フラグをリセットせずにRETE命令を実行すると、再度同一の割り込みが発生してしまいます。したがって、割り込み処理ルーチン内では、そのルーチンに対応する割り込み要因フラグのリセット("1"書き込み)を必ず行ってください。

表5.16.2.1 割り込み要因

| 割り込み要因                        | 割り込み要因フラグ         |
|-------------------------------|-------------------|
| K07入力の立ち下がりまたは立ち上がり(KCP07で指定) | FK07 00FF28H-D7   |
| K06入力の立ち下がりまたは立ち上がり(KCP06で指定) | FK06 00FF28H-D6   |
| K05入力の立ち下がりまたは立ち上がり(KCP05で指定) | FK05 00FF28H-D5   |
| K04入力の立ち下がりまたは立ち上がり(KCP04で指定) | FK04 00FF28H-D4   |
| K03入力の立ち下がりまたは立ち上がり(KCP03で指定) | FK03 00FF28H-D3   |
| K02入力の立ち下がりまたは立ち上がり(KCP02で指定) | FK02 00FF28H-D2   |
| K01入力の立ち下がりまたは立ち上がり(KCP01で指定) | FK01 00FF28H-D1   |
| K00入力の立ち下がりまたは立ち上がり(KCP00で指定) | FK00 00FF28H-D0   |
| プログラマブルタイマ0のアンダーフロー           | FTU0 00FF29H-D0   |
| プログラマブルタイマ0のコンペアマッチ           | FTC0 00FF29H-D1   |
| プログラマブルタイマ1のアンダーフロー           | FTU1 00FF29H-D2   |
| プログラマブルタイマ1のコンペアマッチ           | FTC1 00FF29H-D3   |
| プログラマブルタイマ2のアンダーフロー           | FTU2 00FF29H-D4   |
| プログラマブルタイマ2のコンペアマッチ           | FTC2 00FF29H-D5   |
| プログラマブルタイマ3のアンダーフロー           | FTU3 00FF29H-D6   |
| プログラマブルタイマ3のコンペアマッチ           | FTC3 00FF29H-D7   |
| シリアルインタフェースの受信エラー(調歩同期式モード時)  | FSERR 00FF27H-D2  |
| シリアルインタフェースの受信完了              | FSREC 00FF27H-D1  |
| シリアルインタフェースの送信完了              | FSTRA 00FF27H-D0  |
| ストップウォッチタイマ100Hz信号の立ち下がりエッジ   | FSW100 00FF26H-D6 |
| ストップウォッチタイマ10Hz信号の立ち下がりエッジ    | FSW10 00FF26H-D5  |
| ストップウォッチタイマ1Hz信号の立ち下がりエッジ     | FSW1 00FF26H-D4   |
| 計時タイマ32Hz信号の立ち下がりエッジ          | FTM32 00FF26H-D3  |
| 計時タイマ8Hz信号の立ち下がりエッジ           | FTM8 00FF26H-D2   |
| 計時タイマ2Hz信号の立ち下がりエッジ           | FTM2 00FF26H-D1   |
| 計時タイマ1Hz信号の立ち下がりエッジ           | FTM1 00FF26H-D0   |

### 5.16.3 割り込みイネーブルレジスタ

割り込みイネーブルレジスタは各割り込み要因フラグに1対1で対応しており、個々に割り込み要求の許可/禁止を設定することができます。

割り込みイネーブルレジスタに"1"を書き込むと割り込み要求が許可され、"0"を書き込むと禁止されます。

このレジスタは読み出しも可能で、その時点の設定状態を確認することもできます。

イニシャルリセット時、割り込みイネーブルレジスタは"0"に設定され、割り込み禁止状態となります。表5.16.3.1に割り込みイネーブルレジスタと割り込み要因フラグの対応を示します。

表5.16.3.1 割り込みイネーブルレジスタと割り込み要因フラグ

| 割り込み             | 割り込み要因フラグ         | 割り込みイネーブルレジスタ     |
|------------------|-------------------|-------------------|
| K07入力            | FK07 00FF28H-D7   | EK07 00FF24H-D7   |
| K06入力            | FK06 00FF28H-D6   | EK06 00FF24H-D6   |
| K05入力            | FK05 00FF28H-D5   | EK05 00FF24H-D5   |
| K04入力            | FK04 00FF28H-D4   | EK04 00FF24H-D4   |
| K03入力            | FK03 00FF28H-D3   | EK03 00FF24H-D3   |
| K02入力            | FK02 00FF28H-D2   | EK02 00FF24H-D2   |
| K01入力            | FK01 00FF28H-D1   | EK01 00FF24H-D1   |
| K00入力            | FK00 00FF28H-D0   | EK00 00FF24H-D0   |
| タイマ0のアンダーフロー     | FTU0 00FF29H-D0   | ETU0 00FF25H-D0   |
| タイマ0のコンペアマッチ     | FTC0 00FF29H-D1   | ETC0 00FF25H-D1   |
| タイマ1のアンダーフロー     | FTU1 00FF29H-D2   | ETU1 00FF25H-D2   |
| タイマ1のコンペアマッチ     | FTC1 00FF29H-D3   | ETC1 00FF25H-D3   |
| タイマ2のアンダーフロー     | FTU2 00FF29H-D4   | ETU2 00FF25H-D4   |
| タイマ2のコンペアマッチ     | FTC2 00FF29H-D5   | ETC2 00FF25H-D5   |
| タイマ3のアンダーフロー     | FTU3 00FF29H-D6   | ETU3 00FF25H-D6   |
| タイマ3のコンペアマッチ     | FTC3 00FF29H-D7   | ETC3 00FF25H-D7   |
| シリアルI/F受信エラー     | FSERR 00FF27H-D2  | ESERR 00FF23H-D2  |
| シリアルI/F受信完了      | FSREC 00FF27H-D1  | ESREC 00FF23H-D1  |
| シリアルI/F送信完了      | FSTRA 00FF27H-D0  | ESTRA 00FF23H-D0  |
| ストップウォッチタイマ100Hz | FSW100 00FF26H-D6 | ESW100 00FF22H-D6 |
| ストップウォッチタイマ10Hz  | FSW10 00FF26H-D5  | ESW10 00FF22H-D5  |
| ストップウォッチタイマ1Hz   | FSW1 00FF26H-D4   | ESW1 00FF22H-D4   |
| 計時タイマ32Hz        | FTM32 00FF26H-D3  | ETM32 00FF22H-D3  |
| 計時タイマ8Hz         | FTM8 00FF26H-D2   | ETM8 00FF22H-D2   |
| 計時タイマ2Hz         | FTM2 00FF26H-D1   | ETM2 00FF22H-D1   |
| 計時タイマ1Hz         | FTM1 00FF26H-D0   | ETM1 00FF22H-D0   |

## 5.16.4 割り込みプライオリティレジスタと割り込み優先レベル

表5.16.4.1 割り込みプライオリティレジスタ

| 割り込み          | 割り込みプライオリティレジスタ            |
|---------------|----------------------------|
| K00～K07入力     | PK00, PK01 00FF20·D6, D7   |
| プログラマブルタイマ1~0 | PPT0, PPT1 00FF21·D2, D3   |
| プログラマブルタイマ3~2 | PPT2, PPT3 00FF21·D4, D5   |
| シリアルインターフェース  | PSIF0, PSIF1 00FF20·D4, D5 |
| ストップウォッチタイマ   | PSW0, PSW1 00FF20·D2, D3   |
| 計時タイマ         | PTM0, PTM1 00FF20·D0, D1   |

割り込みの各系列には、表5.16.4.1に示す割り込みプライオリティレジスタが設けられており、CPUに対する割り込みの優先レベル(0～3)を任意に設定することができます。

これによって、割り込みの優先処理順位をシステムに適合させた多重割り込みが可能となります。

各系列間の割り込み優先レベルは、割り込みプライオリティレジスタによって任意に3レベルまで設定できます。ただし、複数の系列を同一の優先レベルに設定した場合は、デフォルトの優先順位にしたがって処理されます。

表5.16.4.2 割り込み優先レベルの設定

| P*1 | P*0 | 割り込み優先レベル   |
|-----|-----|-------------|
| 1   | 1   | レベル3 (IRQ3) |
| 1   | 0   | レベル2 (IRQ2) |
| 0   | 1   | レベル1 (IRQ1) |
| 0   | 0   | レベル0 (なし)   |

イニシャルリセット時、割り込みプライオリティレジスタはすべて"0"に設定され、各割り込みはレベル0となります。

なお、各系列内での優先レベルはあらかじめ決められており、これを変更することはできません。

CPUはインタラプトフラグ(I0, I1)の設定によって各割り込みをマスクすることができます。各系列の割り込み優先レベルとインタラプトフラグの関係は表5.16.4.3のとおりで、CPUはインタラプトフラグが示すレベルより高い優先レベルの割り込みのみ受け付けます。このうち、レベル4の優先度を持っているNMI(ウォッチドッグタイマ)は、インタラプトフラグの設定にかかわらず常時受け付けられます。

表5.16.4.3 CPUの割り込みマスク設定

| I1 | I0 | 受け付け可能な割り込み                |
|----|----|----------------------------|
| 1  | 1  | レベル4 (NMI)                 |
| 1  | 0  | レベル4、レベル3 (IRQ3)           |
| 0  | 1  | レベル4、レベル3、レベル2 (IRQ2)      |
| 0  | 0  | レベル4、レベル3、レベル2、レベル1 (IRQ1) |

割り込みが受け付けられた後は、表5.16.4.4に示すとおりインタラプトフラグが受け付けた割り込みと同じレベルに書き換えられます。ただし、NMI受け付け後のインタラプトフラグの書き換えはレベル3(I0=I1="1")となります。

表5.16.4.4 割り込み受け付け後のインタラプトフラグ

| 受け付けた割り込みの優先レベル | I1 | I0 |
|-----------------|----|----|
| レベル4 (NMI)      | 1  | 1  |
| レベル3 (IRQ3)     | 1  | 1  |
| レベル2 (IRQ2)     | 1  | 0  |
| レベル1 (IRQ1)     | 0  | 1  |

インタラプトフラグは、割り込み処理ルーチンからの復帰時に、設定が元の値に戻されます。したがって、3レベルまでの多重割り込みは、割り込みプライオリティレジスタへの初期設定のみで制御することができます。また、それ以上の多重化は、インタラプトフラグと割り込みイネーブルレジスタを割り込み処理ルーチン内で書き換えることで実現できます。

注! 割り込み発生後、割り込み要因フラグをリセットする前にインタラプトフラグを書き換える(低い優先レベルに設定する)と、再度同一の割り込みが発生してしまいますので注意してください。

### 5.16.5 例外処理ベクタ

CPUが割り込みを受け付けると、実行中の命令の終了後に例外処理を開始します。例外処理ではプログラム分岐のために、以下の操作が行われます。

- (1) ミニマムモードではプログラムカウンタ(PC)とシステムコンディションフラグ(SC)を、マキシマムモードではコードバンクレジスタ(CB)とPC、およびSCをスタックに退避。
- (2) 各例外処理(割り込み)要因に対応する例外処理ベクタから分岐先アドレスを読み出し、PCにセット。

例外処理ベクタは、各例外(割り込み)処理ルーチンの先頭アドレスを格納している2バイトのデータで、ベクタアドレスと例外処理要因は表5.16.5.1のとおり対応しています。

注! 例外処理ベクタは2バイトに固定されたデータで、分岐先のバンクアドレスを指定することはできません。したがって、複数のバンクから共通の例外処理ルーチンに分岐させるためには、例外処理ルーチンの先頭部分をコモンエリア内(000000H～007FFFFH)に記述しておく必要があります。

表5.16.5.1 ベクタアドレスと例外処理要因の対応

| ベクタアドレス | 例外処理要因               | 優先順位 |
|---------|----------------------|------|
| 000000H | リセット                 | 高い   |
| 000002H | ゼロ除算                 |      |
| 000004H | ウォッチドッグタイマ(NMI)      |      |
| 000006H | K07入力割り込み            |      |
| 000008H | K06入力割り込み            |      |
| 00000AH | K05入力割り込み            |      |
| 00000CH | K04入力割り込み            |      |
| 00000EH | K03入力割り込み            |      |
| 000010H | K02入力割り込み            |      |
| 000012H | K01入力割り込み            |      |
| 000014H | K00入力割り込み            |      |
| 000016H | Pタイマ0アンダーフロー割り込み     |      |
| 000018H | Pタイマ0コンペアマッチ割り込み     |      |
| 00001AH | Pタイマ1アンダーフロー割り込み     |      |
| 00001CH | Pタイマ1コンペアマッチ割り込み     |      |
| 00001EH | Pタイマ2アンダーフロー割り込み     |      |
| 000020H | Pタイマ2コンペアマッチ割り込み     |      |
| 000022H | Pタイマ3アンダーフロー割り込み     |      |
| 000024H | Pタイマ3コンペアマッチ割り込み     |      |
| 000026H | システム予約(使用不可)         |      |
| 000028H | シリアルI/Fエラー割り込み       |      |
| 00002AH | シリアルI/F受信完了割り込み      |      |
| 00002CH | シリアルI/F送信完了割り込み      |      |
| 00002EH | ストップウォッチタイマ100Hz割り込み |      |
| 000030H | ストップウォッチタイマ10Hz割り込み  |      |
| 000032H | ストップウォッチタイマ1Hz割り込み   |      |
| 000034H | 計時タイマ32Hz割り込み        |      |
| 000036H | 計時タイマ8Hz割り込み         |      |
| 000038H | 計時タイマ2Hz割り込み         |      |
| 00003AH | 計時タイマ1Hz割り込み         |      |
| 00003CH | システム予約(使用不可)         | 低い   |
| 00003EH | ソフトウェア割り込み           |      |
| :       |                      |      |
| 0000FEH |                      | なし   |

## 5.16.6 割り込みの制御

表5.16.6.1に割り込みの制御ビットを示します。

表5.16.6.1(a) 割り込みの制御ビット

| アドレス   | ビット | 名称     | 機能                     | 1            | 0            | SR        | R/W | 注釈              |  |
|--------|-----|--------|------------------------|--------------|--------------|-----------|-----|-----------------|--|
| 00FF20 | D7  | PK01   | K00～K07割り込み            |              |              | 0         | R/W |                 |  |
|        | D6  | PK00   | プライオリティレジスタ            |              |              |           |     |                 |  |
|        | D5  | PSIF1  | シリアルインターフェース割り込み       |              |              |           |     |                 |  |
|        | D4  | PSIF0  | プライオリティレジスタ            |              |              |           |     |                 |  |
|        | D3  | PSW1   | ストップウォッチタイマ割り込み        |              |              |           |     |                 |  |
|        | D2  | PSW0   | プライオリティレジスタ            |              |              |           |     |                 |  |
|        | D1  | PTM1   | 計時タイマ割り込み              |              |              |           |     |                 |  |
|        | D0  | PTM0   | プライオリティレジスタ            |              |              |           |     |                 |  |
| 00FF21 | D7  | 汎用レジスタ |                        | 1            | 0            | 0         | R/W | 予約レジスタ          |  |
|        | D6  | 汎用レジスタ |                        | 1            | 0            | 0         | R/W |                 |  |
|        | D5  | PPT3   | プログラマブルタイマ3-2割り込み      | PPT3<br>PPT1 | PPT2<br>PPT0 | 優先<br>レベル | 0   | R/W             |  |
|        | D4  | PPT2   | プライオリティレジスタ            |              |              |           |     |                 |  |
|        | D3  | PPT1   | プログラマブルタイマ1-0割り込み      |              |              |           |     |                 |  |
|        | D2  | PPT0   | プライオリティレジスタ            |              |              |           |     |                 |  |
|        | D1  | —      | —                      | —            | —            | —         | —   | 読み出し時は<br>常時"0" |  |
|        | D0  | —      | —                      | —            | —            | —         | —   |                 |  |
| 00FF22 | D7  | 汎用レジスタ |                        | 1            | 0            | 0         | R/W | 予約レジスタ          |  |
|        | D6  | ESW100 | ストップウォッチ100Hz割り込みイネーブル | 割り込み<br>許可   | 割り込み<br>禁止   | 0         | R/W |                 |  |
|        | D5  | ESW10  | ストップウォッチ10Hz割り込みイネーブル  |              |              |           |     |                 |  |
|        | D4  | ESW1   | ストップウォッチ1Hz割り込みイネーブル   |              |              |           |     |                 |  |
|        | D3  | ETM32  | 計時タイマ32Hz割り込みイネーブル     |              |              |           |     |                 |  |
|        | D2  | ETM8   | 計時タイマ8Hz割り込みイネーブル      |              |              |           |     |                 |  |
|        | D1  | ETM2   | 計時タイマ2Hz割り込みイネーブル      |              |              |           |     |                 |  |
|        | D0  | ETM1   | 計時タイマ1Hz割り込みイネーブル      |              |              |           |     |                 |  |
| 00FF23 | D7  | —      | —                      | —            | —            | —         | —   | 読み出し時は<br>常時"0" |  |
|        | D6  | —      | —                      | —            | —            | —         | —   |                 |  |
|        | D5  | —      | —                      | —            | —            | —         | —   |                 |  |
|        | D4  | —      | —                      | —            | —            | —         | —   |                 |  |
|        | D3  | —      | —                      | —            | —            | —         | —   |                 |  |
|        | D2  | ESERR  | シリアルI/F(エラー)割り込みイネーブル  | 割り込み<br>許可   | 割り込み<br>禁止   | 0         | R/W |                 |  |
|        | D1  | ESREC  | シリアルI/F(受信)割り込みイネーブル   |              |              |           |     |                 |  |
|        | D0  | ESTRA  | シリアルI/F(送信)割り込みイネーブル   |              |              |           |     |                 |  |
| 00FF24 | D7  | EK07   | K07割り込みイネーブル           | 割り込み<br>許可   | 割り込み<br>禁止   | 0         | R/W |                 |  |
|        | D6  | EK06   | K06割り込みイネーブル           |              |              |           |     |                 |  |
|        | D5  | EK05   | K05割り込みイネーブル           |              |              |           |     |                 |  |
|        | D4  | EK04   | K04割り込みイネーブル           |              |              |           |     |                 |  |
|        | D3  | EK03   | K03割り込みイネーブル           |              |              |           |     |                 |  |
|        | D2  | EK02   | K02割り込みイネーブル           |              |              |           |     |                 |  |
|        | D1  | EK01   | K01割り込みイネーブル           |              |              |           |     |                 |  |
|        | D0  | EK00   | K00割り込みイネーブル           |              |              |           |     |                 |  |
| 00FF25 | D7  | ETC3   | PTM3コンペアマッチ割り込みイネーブル   | 割り込み<br>許可   | 割り込み<br>禁止   | 0         | R/W |                 |  |
|        | D6  | ETU3   | PTM3アンダーフロー割り込みイネーブル   |              |              |           |     |                 |  |
|        | D5  | ETC2   | PTM2コンペアマッチ割り込みイネーブル   |              |              |           |     |                 |  |
|        | D4  | ETU2   | PTM2アンダーフロー割り込みイネーブル   |              |              |           |     |                 |  |
|        | D3  | ETC1   | PTM1コンペアマッチ割り込みイネーブル   |              |              |           |     |                 |  |
|        | D2  | ETU1   | PTM1アンダーフロー割り込みイネーブル   |              |              |           |     |                 |  |
|        | D1  | ETC0   | PTM0コンペアマッチ割り込みイネーブル   |              |              |           |     |                 |  |
|        | D0  | ETU0   | PTM0アンダーフロー割り込みイネーブル   |              |              |           |     |                 |  |

表5.16.6.1(b) 割り込みの制御ビット

| アドレス   | ビット | 名称     | 機能                     | 1             | 0             | SR | R/W | 注釈              |
|--------|-----|--------|------------------------|---------------|---------------|----|-----|-----------------|
| 00FF26 | D7  | -      | -                      | -             | -             | -  |     | 読み出し時は"0"       |
|        | D6  | FSW100 | ストップウォッチ100Hz割り込み要因フラグ | (R)           | (R)           |    |     |                 |
|        | D5  | FSW10  | ストップウォッチ10Hz割り込み要因フラグ  | 割り込み<br>要因あり  | 割り込み<br>要因なし  |    |     |                 |
|        | D4  | FSW1   | ストップウォッチ1Hz割り込み要因フラグ   |               |               | 0  | R/W |                 |
|        | D3  | FTM32  | 計時タイマ32Hz割り込み要因フラグ     |               |               |    |     |                 |
|        | D2  | FTM8   | 計時タイマ8Hz割り込み要因フラグ      | (W)           | (W)           |    |     |                 |
|        | D1  | FTM2   | 計時タイマ2Hz割り込み要因フラグ      | リセット          | 無効            |    |     |                 |
| 00FF27 | D7  | -      | -                      | -             | -             | -  |     | 読み出し時は<br>常時"0" |
|        | D6  | -      | -                      | -             | -             | -  |     |                 |
|        | D5  | -      | -                      | -             | -             | -  |     |                 |
|        | D4  | -      | -                      | -             | -             | -  |     |                 |
|        | D3  | -      | -                      | -             | -             | -  |     |                 |
|        | D2  | FSERR  | シリアルI/F(エラー)割り込み要因フラグ  | (R)           | (R)           |    |     |                 |
|        | D1  | FSREC  | シリアルI/F(受信)割り込み要因フラグ   | 割り込みあり<br>(W) | 割り込みなし<br>(W) | 0  | R/W |                 |
| 00FF28 | D0  | FSTRA  | シリアルI/F(送信)割り込み要因フラグ   | リセット          | 無効            |    |     |                 |
|        | D7  | FK07   | K07割り込み要因フラグ           | (R)           | (R)           |    |     |                 |
|        | D6  | FK06   | K06割り込み要因フラグ           | 割り込み<br>要因あり  | 割り込み<br>要因なし  |    |     |                 |
|        | D5  | FK05   | K05割り込み要因フラグ           |               |               | 0  | R/W |                 |
|        | D4  | FK04   | K04割り込み要因フラグ           |               |               |    |     |                 |
|        | D3  | FK03   | K03割り込み要因フラグ           |               |               |    |     |                 |
|        | D2  | FK02   | K02割り込み要因フラグ           | (W)           | (W)           |    |     |                 |
| 00FF29 | D1  | FK01   | K01割り込み要因フラグ           | リセット          | 無効            |    |     |                 |
|        | D0  | FK00   | K00割り込み要因フラグ           |               |               |    |     |                 |
|        | D7  | FTC3   | PTM3コンペアマッチ割り込み要因フラグ   | (R)           | (R)           |    |     |                 |
|        | D6  | FTU3   | PTM3アンダーフロー割り込み要因フラグ   | 割り込み<br>要因あり  | 割り込み<br>要因なし  |    |     |                 |
|        | D5  | FTC2   | PTM2コンペアマッチ割り込み要因フラグ   |               |               | 0  | R/W |                 |
|        | D4  | FTU2   | PTM2アンダーフロー割り込み要因フラグ   |               |               |    |     |                 |
|        | D3  | FTC1   | PTM1コンペアマッチ割り込み要因フラグ   |               |               |    |     |                 |
| (2)    | D2  | FTU1   | PTM1アンダーフロー割り込み要因フラグ   | (W)           | (W)           |    |     |                 |
|        | D1  | FTC0   | PTM0コンペアマッチ割り込み要因フラグ   | リセット          | 無効            |    |     |                 |
|        | D0  | FTU0   | PTM0アンダーフロー割り込み要因フラグ   |               |               |    |     |                 |

各ビットの設定内容および制御方法については、それぞれの周辺回路の説明を参照してください。

## 5.16.7 プログラミング上の注意事項

- (1) 割り込み発生後、割り込み要因フラグをリセットせずにRETE命令を実行すると、再度同一の割り込みが発生してしまいます。したがって、割り込み処理ルーチン内では、そのルーチンに 対応する割り込み要因のリセット("1"書き込み)を必ず行ってください。
- (2) 割り込み発生後、割り込み要因フラグをリセットする前にインタラプトフラグ(I0, I1)を書き換える(低い優先レベルに設定する)と、再度同一の割り込みが発生してしまいますので注意してください。
- (3) 例外処理ベクタは2バイトに固定されたデータで、分岐先のバンクアドレスを指定することはできません。したがって、複数のバンクから共通の例外処理ルーチンに分岐させるためには、例外処理ルーチンの先頭部分をコモンエリア内(000000H ~ 007FFFFH)に記述しておく必要があります。
- (4) NMI割り込み発生から2msec以内はSLP命令を実行しないでください。(fosc1=32.768kHzの場合)

# 6 注意事項

## 6.1 低消費電力化のための注意事項

S1C88649は、電力を多く消費する回路系を制御レジスタによってON/OFFすることができます。必要最小限の回路を、この制御レジスタによって動作させるプログラムとすることで、低消費電力化が実現できます。

以下に、プログラムによって動作を制御することのできる回路系とその制御レジスタ(命令)を示しますので、プログラミング上の参考としてください。

消費電流については"8 電気的特性"を参照してください。

その他、各周辺回路の注意事項については、それぞれの項の"プログラミング上の注意事項"を参照してください。

表6.1.1 回路系と制御レジスタ

| 回路系       | 制御レジスタ(命令)  | イニシャルリセット時の状態                                |
|-----------|-------------|----------------------------------------------|
| CPU       | HALT、SLP命令  | 動作状態                                         |
| 発振回路      | CLKCHG、OSCC | OSC3クロック (CLKCHG="1")<br>OSC3発振ON (OSCC="1") |
| LCDコントローラ | LCDC0、LCDC1 | 駆動OFF (LCDC0=LCDC1="0")                      |
| SVD回路     | SVDON       | OFF状態 (SVDON="0")                            |
| 重負荷保護回路   | HLMOD       | OFF状態 (HLMOD="0")                            |

## 6.2 実装上の注意事項

### 発振回路

発振特性は諸条件(使用部品、基板パターン等)により変化します。

特にセラミック発振子または水晶振動子を使用する場合は、容量や抵抗などの定数は発振子メーカーの推奨値を使用してください。

ノイズによる発振クロックの乱れは誤動作の原因となります。これを防止するため次の点に配慮してください。

(1) OSC1、OSC2、OSC3、OSC4端子に接続する発振子、抵抗、コンデンサ等の部品は、できるだけ最短で接続してください。

(2) OSC1、OSC2、OSC3、OSC4端子およびこれらの端子に接続された部品の周辺部は下図のようにVssパターンをできるだけ広く作成してください。

また、このVssパターンは発振用途以外に使用しないでください。



OSC1(OSC3) - VDD間のリーク電流による発振回路の不安定動作を防止するため、基板パターンにおいて、OSC1(OSC3)はVDD電源や信号線とは十分な距離を確保してください。

### リセット回路

パワーオン時RESET端子に入力されるリセット信号は、諸条件(電源の立ち上がり時間、使用部品、基板パターン等)により変化します。容量や抵抗などの定数は応用製品にて十分確認を行い、決定してください。

また、プルアップ抵抗値のばらつきを十分考慮した定数設定が必要です。

ノイズによる動作中のリセットを防ぐため、RESET端子に接続するコンデンサ、抵抗等の部品は、できるだけ最短で接続してください。

### 電源回路

ノイズによる急激な電源変動は誤動作の原因となります。これを防止するため次の点に配慮してください。

(1) 電源からVDD、Vss端子へはできるだけ短くかつ太いパターンで接続してください。

(2) VDD - Vssのバイパスコンデンサを接続する場合、VDD端子とVss端子をできるだけ最短で接続してください。

#### バイパスコンデンサの接続例



(3) VD1、VC1、VC2、VC4、VC5端子に接続するコンデンサ、抵抗等の部品はできるだけ最短で接続してください。

特にVC1、VC2、VC4、VC5の各電圧はLCD駆動として用いるため表示品質に影響を与えます。

### 信号線の配置

相互インダクタンスによって生じる電磁誘導ノイズを防止するために、発振部等のノイズに弱い回路近くには、大電流信号線を配置しないでください。

高速動作する信号線と、長くかつ平行にまたは交差させて別の信号線を配置することは、信号間の相互干渉によって発生するノイズにより誤動作の原因となります。

特に、発振部等のノイズに弱い回路近くには、高速に動作する信号線を配置しないでください。



### 光に対する取り扱い(ペアチップ実装の場合)

半導体素子は、光が照射されると特性が変化します。このため、本ICに光が当たると誤動作をおこすことがあります。

光に対するICの誤動作を防ぐため、本ICが実装される基板および製品について、以下に示す内容を考慮してください。

- (1) 実使用時にICの遮光性が考慮された構造となるよう、設計および実装を行ってください。
- (2) 検査工程では、ICの遮光性が考慮された環境設計を行ってください。
- (3) ICの遮光は、ICチップの表面、裏面および側面について考慮してください。

# 7 基本外部結線図



## 外付部品推奨値

| シンボル    | 名称        | 推奨値                         |
|---------|-----------|-----------------------------|
| X'tal1  | 水晶振動子     | 32.768kHz, CI(Max.)=35kΩ    |
| CG1     | トリマキャパシタ  | 0~25pF                      |
| RCR1    | CR発振用抵抗   | 1.5MΩ                       |
| X'tal2  | 水晶振動子     | 4MHz                        |
| Ceramic | セラミック振動子  | 4MHz                        |
| Rf      | 帰還抵抗      | 1MΩ                         |
| CG2     | ゲートキャパシタ  | 15pF(水晶発振)<br>30pF(セラミック発振) |
| CD2     | ドレインキャパシタ | 15pF(水晶発振)<br>30pF(セラミック発振) |

| シンボル  | 名称            | 推奨値    |
|-------|---------------|--------|
| RCR3  | CR発振用抵抗       | 40kΩ   |
| C1    | Vss~VD1間キャパシタ | 0.1μF  |
| C2    | Vss~VC1間キャパシタ | 0.1μF  |
| C3    | Vss~VC2間キャパシタ | 0.1μF  |
| C4    | Vss~VC4間キャパシタ | 0.1μF  |
| C5    | Vss~VC5間キャパシタ | 0.1μF  |
| C6~C8 | 昇圧キャパシタ       | 0.1μF  |
| CP    | 電源間キャパシタ      | 3.3μF  |
| Cres  | RESET端子キャパシタ  | 0.47μF |

注! ここに記載されている値は一例です。

# 8 電気的特性

## 8.1 絶対最大定格

| (V <sub>SS</sub> = 0V) |                  |       |                              |    |   |
|------------------------|------------------|-------|------------------------------|----|---|
| 項目                     | 記号               | 条件    | 定格値                          | 単位 | 注 |
| 電源電圧                   | V <sub>DD</sub>  |       | -0.3 ~ +4.7                  | V  |   |
| 液晶電源電圧                 | V <sub>CS</sub>  |       | -0.3 ~ +6.0                  | V  |   |
| 入力電圧                   | V <sub>I</sub>   |       | -0.3 ~ V <sub>DD</sub> + 0.3 | V  |   |
| 出力電圧                   | V <sub>O</sub>   |       | -0.3 ~ V <sub>DD</sub> + 0.3 | V  |   |
| 高レベル出力電流               | I <sub>OH</sub>  | 1端子   | -5                           | mA |   |
|                        |                  | 全端子合計 | -20                          | mA |   |
| 低レベル出力電流               | I <sub>OL</sub>  | 1端子   | 5                            | mA |   |
|                        |                  | 全端子合計 | 20                           | mA |   |
| 許容損失                   | P <sub>D</sub>   |       | 200                          | mW | 1 |
| 動作温度                   | T <sub>opr</sub> |       | -20 ~ +70                    | °C |   |
| 保存温度                   | T <sub>stg</sub> |       | -65 ~ +150                   | °C |   |
| 半田付け温度・時間              | T <sub>sol</sub> |       | 260°C, 10sec (リード部)          | —  |   |

注) 1 プラスチックパッケージの場合

## 8.2 推奨動作条件

| 項目                                       | 記号                | 条件                 | Min. | Typ.   | Max. | 単位  | 注 |
|------------------------------------------|-------------------|--------------------|------|--------|------|-----|---|
| 動作電源電圧                                   | V <sub>DD</sub>   |                    | 1.8  |        | 3.6  | V   |   |
| 動作周波数                                    | f <sub>OSC1</sub> |                    | 30   | 32.768 | 200  | kHz |   |
|                                          | f <sub>OSC3</sub> | CR発振<br>水晶/セラミック発振 | 0.03 |        | 2.0  | MHz |   |
| V <sub>SS</sub> ~ V <sub>D1</sub> 間キャパシタ | C <sub>1</sub>    |                    |      | 0.1    |      | μF  |   |
| V <sub>SS</sub> ~ V <sub>C1</sub> 間キャパシタ | C <sub>2</sub>    |                    |      | 0.1    |      | μF  | 1 |
| V <sub>SS</sub> ~ V <sub>C2</sub> 間キャパシタ | C <sub>3</sub>    |                    |      | 0.1    |      | μF  | 1 |
| V <sub>SS</sub> ~ V <sub>C4</sub> 間キャパシタ | C <sub>4</sub>    |                    |      | 0.1    |      | μF  | 1 |
| V <sub>SS</sub> ~ V <sub>C5</sub> 間キャパシタ | C <sub>5</sub>    |                    |      | 0.1    |      | μF  | 1 |
| CA ~ CB間キャパシタ                            | C <sub>6</sub>    |                    |      | 0.1    |      | μF  | 1 |
| CA ~ CC間キャパシタ                            | C <sub>7</sub>    |                    |      | 0.1    |      | μF  | 1 |
| CD ~ CE間キャパシタ                            | C <sub>8</sub>    |                    |      | 0.1    |      | μF  | 1 |

注) 1 LCD駆動電源を使用しない場合は、キャパシタは必要ありません。また、V<sub>C1</sub> ~ V<sub>C5</sub>およびCA ~ CEは開放してください。

### 8.3 DC特性

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = -20 \sim 70$

| 項目               | 記号         | 条件                                                     | Min.        | Typ. | Max.        | 単位        | 注 |
|------------------|------------|--------------------------------------------------------|-------------|------|-------------|-----------|---|
| 高レベル入力電圧         | $V_{IH}$   | $K_{xx}, P_{xx}$                                       | $0.8V_{DD}$ |      | $V_{DD}$    | V         |   |
| 低レベル入力電圧         | $V_{IL}$   | $K_{xx}, P_{xx}$                                       | 0           |      | $0.2V_{DD}$ | V         |   |
| 高レベルシユミット入力電圧(1) | $V_{T1+}$  | $\overline{RESET}, \overline{MCU/MPU}$                 | $0.5V_{DD}$ |      | $0.9V_{DD}$ | V         |   |
| 低レベルシユミット入力電圧(1) | $V_{T1-}$  | $\overline{RESET}, \overline{MCU/MPU}$                 | $0.1V_{DD}$ |      | $0.5V_{DD}$ | V         |   |
| 高レベルシユミット入力電圧(2) | $V_{T2+}$  | $K_{xx}$                                               | $0.4V_{DD}$ |      | $0.9V_{DD}$ | V         | 1 |
| 低レベルシユミット入力電圧(2) | $V_{T2-}$  | $K_{xx}$                                               | $0.1V_{DD}$ |      | $0.4V_{DD}$ | V         | 1 |
| 高レベル出力電流         | $I_{OH}$   | $P_{xx}, R_{xx}, V_{OH} = 0.9V_{DD}$                   |             |      | -0.5        | mA        |   |
| 低レベル出力電流         | $I_{OL}$   | $P_{xx}, R_{xx}, V_{OL} = 0.1V_{DD}$                   | 0.5         |      |             | mA        |   |
| 入力リーコ電流          | $I_{LI}$   | $K_{xx}, P_{xx}, \overline{RESET}, \overline{MCU/MPU}$ | -1          |      | 1           | $\mu A$   |   |
| 出力リーコ電流          | $I_{LO}$   | $P_{xx}, R_{xx}$                                       | -1          |      | 1           | $\mu A$   |   |
| 入力プルアップ抵抗        | $R_{IN}$   | $K_{xx}, P_{xx}, \overline{RESET}, \overline{MCU/MPU}$ | 100         |      | 500         | $k\Omega$ | 2 |
| 入力端子容量           | $C_{IN}$   | $K_{xx}, P_{xx}$<br>$V_{IN} = 0V, f = 1MHz, T_a = 25$  |             |      | 15          | pF        |   |
| セグメント、コモン出力電流    | $I_{SEGH}$ | $SEG_{xx}, COM_{xx}, V_{SEGH} = V_{C5}-0.1V$           |             |      | -5          | $\mu A$   |   |
|                  | $I_{SEGL}$ | $SEG_{xx}, COM_{xx}, V_{SEGL} = 0.1V$                  | 5           |      |             | $\mu A$   |   |

注) 1 マスクオプションによりCMOSシユミットレベルを選択した場合。

2 マスクオプションによりプルアップ抵抗付加を選択した場合。



## 8.4 アナログ回路特性

### LCD駆動回路

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $C_1 \sim C_8 = 0.1\mu F$

| 項目      | 記号       | 条件 | Min.                | Typ.              | Max.                | 単位                | 注 |
|---------|----------|----|---------------------|-------------------|---------------------|-------------------|---|
| LCD駆動電圧 | $V_{C1}$ | *1 | $0.24 \cdot V_{C5}$ |                   | $0.28 \cdot V_{C5}$ | V                 |   |
|         | $V_{C2}$ | *2 | $0.48 \cdot V_{C5}$ |                   | $0.52 \cdot V_{C5}$ | V                 |   |
|         | $V_{C4}$ | *3 | $0.74 \cdot V_{C5}$ |                   | $0.78 \cdot V_{C5}$ | V                 |   |
|         | $V_{C5}$ | *4 | LCX = 0H            | Typ $\times 0.94$ | 3.64                | Typ $\times 1.06$ | V |
|         |          |    | LCX = 1H            |                   | 3.71                |                   | V |
|         |          |    | LCX = 2H            |                   | 3.79                |                   | V |
|         |          |    | LCX = 3H            |                   | 3.86                |                   | V |
|         |          |    | LCX = 4H            |                   | 3.93                |                   | V |
|         |          |    | LCX = 5H            |                   | 4.00                |                   | V |
|         |          |    | LCX = 6H            |                   | 4.07                |                   | V |
|         |          |    | LCX = 7H            |                   | 4.15                |                   | V |
|         |          |    | LCX = 8H            |                   | 4.22                |                   | V |
|         |          |    | LCX = 9H            |                   | 4.30                |                   | V |
|         |          |    | LCX = AH            |                   | 4.37                |                   | V |
|         |          |    | LCX = BH            |                   | 4.45                |                   | V |
|         |          |    | LCX = CH            |                   | 4.52                |                   | V |
|         |          |    | LCX = DH            |                   | 4.60                |                   | V |
|         |          |    | LCX = EH            |                   | 4.68                |                   | V |
|         |          |    | LCX = FH            |                   | 4.76                |                   | V |

\*1  $V_{SS} \sim V_{C1}$ 間に1MΩの負荷抵抗を接続した場合。

\*2  $V_{SS} \sim V_{C2}$ 間に1MΩの負荷抵抗を接続した場合。

\*3  $V_{SS} \sim V_{C4}$ 間に1MΩの負荷抵抗を接続した場合。

\*4  $V_{SS} \sim V_{C5}$ 間に1MΩの負荷抵抗を接続した場合。

### SVD回路

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$

| 項目        | 記号        | 条件             | Min.              | Typ. | Max.              | 単位      | 注 |
|-----------|-----------|----------------|-------------------|------|-------------------|---------|---|
| SVD電圧     | $V_{SVD}$ | SVDS0-3 = "0"  | Typ $\times 0.91$ | —    | Typ $\times 1.09$ | V       |   |
|           |           | SVDS0-3 = "1"  |                   | —    |                   | V       |   |
|           |           | SVDS0-3 = "2"  |                   | —    |                   | V       |   |
|           |           | SVDS0-3 = "3"  |                   | 1.8  |                   | V       |   |
|           |           | SVDS0-3 = "4"  |                   | 1.85 |                   | V       |   |
|           |           | SVDS0-3 = "5"  |                   | 1.9  |                   | V       |   |
|           |           | SVDS0-3 = "6"  |                   | 1.95 |                   | V       |   |
|           |           | SVDS0-3 = "7"  |                   | 2.0  |                   | V       |   |
|           |           | SVDS0-3 = "8"  |                   | 2.05 |                   | V       |   |
|           |           | SVDS0-3 = "9"  |                   | 2.1  |                   | V       |   |
|           |           | SVDS0-3 = "10" |                   | 2.2  |                   | V       |   |
|           |           | SVDS0-3 = "11" |                   | 2.3  |                   | V       |   |
|           |           | SVDS0-3 = "12" |                   | 2.4  |                   | V       |   |
|           |           | SVDS0-3 = "13" |                   | 2.5  |                   | V       |   |
|           |           | SVDS0-3 = "14" |                   | 2.6  |                   | V       |   |
|           |           | SVDS0-3 = "15" |                   | 2.7  |                   | V       |   |
| SVD回路応答時間 | $t_{SVD}$ |                |                   |      | 500               | $\mu s$ |   |

## 8.5 消費電流

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $C_1 \sim C_8 = 0.1\mu F$ , パネル負荷なし

| 項目                      | 記号                 | 条件                                                                                      | Min. | Typ. | Max. | 単位 | 注 |
|-------------------------|--------------------|-----------------------------------------------------------------------------------------|------|------|------|----|---|
| SLEEP時消費電流              | I <sub>SLP</sub>   | OSC1 = OFF, OSC3 = OFF                                                                  |      | 1    | 2.5  | μA |   |
| HALT時消費電流               | I <sub>HALT1</sub> | OSC1 = 32kHz水晶発振, OSC3 = OFF                                                            |      | 2.5  | 5    | μA |   |
|                         | I <sub>HALT2</sub> | OSC1 = 32kHz CR発振, OSC3 = OFF                                                           |      | 10   | 20   | μA |   |
|                         | I <sub>HALT3</sub> | OSC1 = 32kHz水晶発振, OSC3 = 4MHzセラミック発振                                                    |      | 130  | 300  | μA |   |
|                         | I <sub>HALT4</sub> | OSC1 = 32kHz CR発振, OSC3 = 2MHz CR発振                                                     |      | 220  | 450  | μA |   |
| 実行時消費電流                 | I <sub>EXE1</sub>  | OSC1 = 32kHz水晶発振, OSC3 = OFF                                                            |      | 7    | 15   | μA |   |
|                         | I <sub>EXE2</sub>  | OSC1 = 32kHz CR発振, OSC3 = OFF                                                           |      | 15   | 30   | μA |   |
|                         | I <sub>EXE3</sub>  | OSC1 = 32kHz水晶発振, OSC3 = 4MHzセラミック発振                                                    |      | 670  | 1500 | μA |   |
|                         | I <sub>EXE4</sub>  | OSC1 = 32kHz CR発振, OSC3 = 2MHz CR発振                                                     |      | 500  | 1000 | μA |   |
| (重負荷保護モード)              | I <sub>HVL1</sub>  | OSC1 = 32kHz水晶発振, OSC3 = OFF, HLMOD = H                                                 |      | 15   | 30   | μA |   |
|                         | I <sub>HVL2</sub>  | OSC1 = 32kHz CR発振, OSC3 = OFF, HLMOD = H                                                |      | 40   | 80   | μA |   |
| LCD駆動回路電流               | I <sub>LCDN</sub>  | LCDC <sub>x</sub> = 全点灯, LC <sub>x</sub> = 8H, f <sub>OSC1</sub> = 32.768kHz            |      | 2    | 5    | μA | 1 |
| LCD駆動回路電流<br>(重負荷保護モード) | I <sub>LCDF</sub>  | LCDC <sub>x</sub> = 全点灯, LC <sub>x</sub> = 8H, f <sub>OSC1</sub> = 32.768kHz, HLMOD = H |      | 12   | 25   | μA | 2 |
| SVD回路電流                 | I <sub>SVD</sub>   | SVDON = ON                                                                              |      | 5    | 10   | μA | 3 |

注) 1 LCD回路動作時に、実行時消費電流に加算されます。

2 LCD回路動作時に、重負荷保護モード実行時消費電流に加算されます。

3 SVD回路動作時に、実行時消費電流/重負荷保護モード実行時消費電流に加算されます。

## 8.6 AC特性

### 動作範囲

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = -20 \sim 70$

| 項目                             | 記号    | 条件                       | Min. | Typ.   | Max.  | 単位  | 注 |
|--------------------------------|-------|--------------------------|------|--------|-------|-----|---|
| 動作周波数                          | fOSC1 | $V_{DD} = 1.8 \sim 3.6V$ | 30   | 32.768 | 200   | kHz |   |
|                                | fOSC3 |                          | 0.03 |        | 4.2   | MHz |   |
| インストラクション実行時間<br>(OSC1クロック動作時) | tcy   | 1サイクル命令                  | 10   | 61     | 67    | μs  |   |
|                                |       | 2サイクル命令                  | 20   | 122    | 133   | μs  |   |
|                                |       | 3サイクル命令                  | 30   | 183    | 200   | μs  |   |
|                                |       | 4サイクル命令                  | 40   | 244    | 267   | μs  |   |
|                                |       | 5サイクル命令                  | 50   | 305    | 333   | μs  |   |
|                                |       | 6サイクル命令                  | 60   | 366    | 400   | μs  |   |
| インストラクション実行時間<br>(OSC3クロック動作時) | tcy   | 1サイクル命令                  | 0.5  |        | 66.7  | μs  |   |
|                                |       | 2サイクル命令                  | 1.0  |        | 133.3 | μs  |   |
|                                |       | 3サイクル命令                  | 1.4  |        | 200.0 | μs  |   |
|                                |       | 4サイクル命令                  | 1.9  |        | 266.7 | μs  |   |
|                                |       | 5サイクル命令                  | 2.4  |        | 333.3 | μs  |   |
|                                |       | 6サイクル命令                  | 2.9  |        | 400.0 | μs  |   |

## 外部メモリアクセス

## • リードサイクル

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH1} = 0.8V_{DD}$ ,  $V_{IL1} = 0.2V_{DD}$ ,  $V_{IH2} = 1.6V$ ,  $V_{IL2} = 0.6V$ ,  $V_{OH} = 0.8V_{DD}$ ,  $V_{OL} = 0.2V_{DD}$ ,  $CL = 100pF$  (負荷容量)

| 項目                | 記号   | Min.                             | Typ. | Max. | 単位 | 注 |
|-------------------|------|----------------------------------|------|------|----|---|
| リード時アドレスセットアップ時間  | tras | $tc + tl - 100 + n \cdot tc / 2$ |      |      | ns | 1 |
| リード時アドレスホールド時間    | trah | th-80                            |      |      | ns |   |
| リード信号パルス幅         | trp  | $tc - 50 + n \cdot tc / 2$       |      |      | ns | 1 |
| リード時データ入力セットアップ時間 | trds | 300                              |      |      | ns |   |
| リード時データ入力ホールド時間   | trdh | 0                                |      |      | ns |   |

注) 1 nには、ウェイトの挿入ステート数を代入します。

## • ライトサイクル

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH1} = 0.8V_{DD}$ ,  $V_{IL1} = 0.2V_{DD}$ ,  $V_{IH2} = 1.6V$ ,  $V_{IL2} = 0.6V$ ,  $V_{OH} = 0.8V_{DD}$ ,  $V_{OL} = 0.2V_{DD}$ ,  $CL = 100pF$  (負荷容量)

| 項目                | 記号   | Min.                        | Typ. | Max.  | 単位 | 注 |
|-------------------|------|-----------------------------|------|-------|----|---|
| ライト時アドレスセットアップ時間  | twas | tc-180                      |      |       | ns |   |
| ライト時アドレスホールド時間    | twah | th-80                       |      |       | ns |   |
| ライト信号パルス幅         | twp  | $tl - 40 + n \cdot tc / 2$  |      |       | ns | 1 |
| ライト時データ出力セットアップ時間 | twds | $tc - 180 + n \cdot tc / 2$ |      |       | ns | 1 |
| ライト時データ出力ホールド時間   | twdh | th-80                       |      | th+80 | ns |   |

注) 1 nには、ウェイトの挿入ステート数を代入します。



\* 水晶・セラミック発振使用の場合は、 $th = 0.5tc \pm 0.05tc$ ,  $tl = tc - th$  と考えてください。(1/tcは発振周波数)

\* CR発振使用の場合は、 $th = 0.5tc \pm 0.10tc$ ,  $tl = tc - th$  と考えてください。(1/tcは発振周波数)

## シリアルインターフェース

## • クロック同期式マスタモード

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH1} = 0.8V_{DD}$ ,  $V_{IL1} = 0.2V_{DD}$ ,  $V_{OH} = 0.8V_{DD}$ ,  $V_{OL} = 0.2V_{DD}$ 

| 項目              | 記号   | Min. | Typ. | Max. | 単位 | 注 |
|-----------------|------|------|------|------|----|---|
| 送信データ出力遅延時間     | tsmd |      |      | 200  | ns |   |
| 受信データ入力セットアップ時間 | tsms | 500  |      |      | ns |   |
| 受信データ入力ホールド時間   | tsmh | 200  |      |      | ns |   |

## • クロック同期式スレーブモード

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH1} = 0.8V_{DD}$ ,  $V_{IL1} = 0.2V_{DD}$ ,  $V_{OH} = 0.8V_{DD}$ ,  $V_{OL} = 0.2V_{DD}$ 

| 項目              | 記号   | Min. | Typ. | Max. | 単位 | 注 |
|-----------------|------|------|------|------|----|---|
| 送信データ出力遅延時間     | tssd |      |      | 500  | ns |   |
| 受信データ入力セットアップ時間 | tsss | 200  |      |      | ns |   |
| 受信データ入力ホールド時間   | tssh | 200  |      |      | ns |   |

## • 調歩同期式

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ 

| 項目             | 記号   | Min.    | Typ. | Max.     | 単位 | 注 |
|----------------|------|---------|------|----------|----|---|
| スタートビット検出誤差時間  | tsa1 | 0       |      | $t/16$   | s  | 1 |
| 誤スタートビット検出範囲時間 | tsa2 | $9t/16$ |      | $10t/16$ | s  | 2 |

注) 1 スタートビット検出誤差時間とは、スタートビットが入力されてから内部のサンプリングクロックが動作するまでの論理的遅れ時間。(AC的な時間は含まれません。)

2 誤スタートビット検出とは、スタートビットを検出し内部のサンプリングクロックが動作した後、再度LOWレベル(スタートビット)が入力されているか検出する論理的な範囲時間。HIGHレベルであった場合、スタートビット検出回路がリセットされ、再度スタートビット検出待ちになります。(AC的な時間は含まれません。)



## 入力クロック

## • SCLK, EXCL入力クロック

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH1} = 0.8V_{DD}$ ,  $V_{IL1} = 0.2V_{DD}$ 

| 項目            | 記号      | Min.  | Typ. | Max. | 単位 | 注  |
|---------------|---------|-------|------|------|----|----|
| SCLK入力クロック時間  | サイクル時間  | tsccy | 4    |      |    | μs |
|               | "H"パルス幅 | tsch  | 2    |      |    | μs |
|               | "L"パルス幅 | tscl  | 2    |      |    | μs |
| EXCL入力クロック時間  | サイクル時間  | tevcy | 4    |      |    | μs |
|               | "H"パルス幅 | tevh  | 2    |      |    | μs |
|               | "L"パルス幅 | tevl  | 2    |      |    | μs |
| 入力クロック立ち上がり時間 | tckr    |       |      | 25   | ns |    |
| 入力クロック立ち下がり時間 | tckf    |       |      | 25   | ns |    |



## • RESET入力クロック

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ ,  $V_{IH} = 0.5V_{DD}$ ,  $V_{IL} = 0.1V_{DD}$ 

| 項目        | 記号  | Min. | Typ. | Max. | 単位 | 注 |
|-----------|-----|------|------|------|----|---|
| RESET入力時間 | tsr | 100  |      |      | μs |   |



## パワーオンリセット

条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25$ 

| 項目        | 記号        | Min. | Typ. | Max. | 単位 | 注 |
|-----------|-----------|------|------|------|----|---|
| 動作電源電圧    | $V_{sr}$  | 2.4  |      |      | V  |   |
| RESET入力時間 | $t_{psr}$ | 10   |      |      | ms |   |



\*1  $\overline{RESET}$ 端子の電位が $V_{DD}$ レベル以上にならないため。

## 8.7 発振特性

発振特性は諸条件(基板パターン、使用部品など)により変化します。以下の特性は参考値として使用してください。特にOSC3にセラミック発振子または水晶発振子を使用する場合、容量や抵抗などの定数は発振子メーカーの推奨値を使用してください。また発振開始時間は、OSC3のクロックを使用する場合の待ち時間となりますので重要な項目です。(発振が安定するまでにCPUクロックとして使用した場合、CPUが誤動作します。)

### OSC1水晶発振

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ , 水晶発振子 = Q12C2\*,  $C_{G1} = 25pF$ 外付け,  $C_{D1}$  = 内蔵

| 項目        | 記号                       | 条件                                      | Min. | Typ. | Max. | 単位    | 注 |
|-----------|--------------------------|-----------------------------------------|------|------|------|-------|---|
| 発振開始時間    | tsta                     |                                         |      |      | 3    | s     |   |
| 外付けゲート容量  | $C_{G1}$                 | 基板容量など含む                                | 5    |      | 25   | pF    |   |
| 内蔵ドレイン容量  | $C_{D1}$                 | チップの場合                                  |      | 10   |      | pF    |   |
| 周波数IC偏差   | $\partial f/\partial IC$ | $V_{DD} = \text{一定}$                    | -10  |      | 10   | ppm   |   |
| 周波数電源電圧偏差 | $\partial f/\partial V$  |                                         |      |      | 1    | ppm/V |   |
| 周波数調整範囲   | $\partial f/\partial CG$ | $V_{DD} = \text{一定}, C_G = 5 \sim 25pF$ | 25   |      |      | ppm   |   |

\* Q12C2 セイコーエプソン(株) 製

### OSC1 CR発振

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$

| 項目      | 記号                       | 条件                | Min. | Typ. | Max. | 単位      | 注 |
|---------|--------------------------|-------------------|------|------|------|---------|---|
| 発振開始時間  | tsta                     |                   |      |      | 100  | $\mu s$ |   |
| 周波数IC偏差 | $\partial f/\partial IC$ | $RCR = \text{一定}$ | -25  |      | 25   | %       |   |

### OSC3水晶発振

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ , 水晶発振子 = Q21CA301xxx\*,  $R_F = 1M\Omega$ ,  $C_{G2} = C_{D2} = 15pF$

| 項目     | 記号   | 条件 | Min. | Typ. | Max. | 単位 | 注 |
|--------|------|----|------|------|------|----|---|
| 発振開始時間 | tsta |    |      |      | 10   | ms | 1 |

\* Q21CA301xxx セイコーエプソン(株) 製

注) 1 水晶発振開始時間は、使用する水晶発振子および $C_{G2}$ ,  $C_{D2}$ により変化します。

### OSC3セラミック発振

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$ , セラミック発振子 = KBR-4.0MSB\*,  $R_F = 1M\Omega$ ,  $C_{G2} = C_{D2} = 30pF$

| 項目     | 記号   | 条件 | Min. | Typ. | Max. | 単位 | 注 |
|--------|------|----|------|------|------|----|---|
| 発振開始時間 | tsta |    |      |      | 1    | ms | 1 |

\* KBR-4.0MSB Kyocera製

注) 1 セラミック発振開始時間は、使用するセラミック発振子および $C_{G2}$ ,  $C_{D2}$ により変化します。

### OSC3 CR発振

特記なき場合の試験条件:  $V_{DD} = 1.8 \sim 3.6V$ ,  $V_{SS} = 0V$ ,  $T_a = 25^\circ C$

| 項目      | 記号                       | 条件                | Min. | Typ. | Max. | 単位      | 注 |
|---------|--------------------------|-------------------|------|------|------|---------|---|
| 発振開始時間  | tsta                     |                   |      |      | 100  | $\mu s$ |   |
| 周波数IC偏差 | $\partial f/\partial IC$ | $RCR = \text{一定}$ | -25  |      | 25   | %       |   |

## 8.8 特性グラフ (参考値)

### 高レベル出力電流特性



### 低レベル出力電流特性



## LCD駆動電圧温度特性

Typ.値



## LCD駆動電圧電源電圧特性

Vss ~ Vc5間に1MΩの負荷抵抗を接続した場合(パネル負荷なし)

Ta = 25 , Typ.値



LCD駆動電圧負荷特性

T<sub>a</sub> = 25 Typ.值, LCX = 8H



HALT時消費電流温度特性 (OSC1動作時) <水晶発振,  $f_{OSC1} = 32.768\text{kHz}$ >

Typ.値



## HALT時消費電流抵抗特性 (OSC1動作時) &lt;CR発振&gt;

Ta = 25 , Typ.値



実行時消費電流温度特性 (OSC1動作時) <水晶発振,  $f_{OSC1} = 32.768\text{kHz}$ >

実行時消費電流抵抗特性 (OSC1動作時) &lt;CR発振&gt;

 $T_a = 25^\circ\text{C}$ , Typ. 値

## 実行時消費電流周波数特性 (OSC3動作時) &lt;水晶発振/セラミック発振&gt;

Ta = 25



## 実行時消費電流抵抗特性 (OSC3動作時) &lt;CR発振&gt;

Ta = 25



## 発振周波数抵抗特性 (OSC1)



## 発振周波数温度特性 (OSC1)



発振周波数抵抗特性 (OSC3)



発振周波数温度特性 (OSC3)



# 9 テストサンプル用セラミックパッケージ

PGA-181pin



| 端子No. | 端子名   | 端子No. | 端子名   | 端子No. | 端子名             | 端子No. | 端子名     | 端子No. | 端子名   |
|-------|-------|-------|-------|-------|-----------------|-------|---------|-------|-------|
| 1     | SEG31 | 37    | SEG67 | 73    | CA              | 109   | P05/D5  | 145   | N.C.  |
| 2     | SEG32 | 38    | SEG68 | 74    | Vc5             | 110   | P04/D4  | 146   | SEG0  |
| 3     | SEG33 | 39    | SEG69 | 75    | Vc4             | 111   | P03/D3  | 147   | SEG1  |
| 4     | SEG34 | 40    | SEG70 | 76    | Vc2             | 112   | P02/D2  | 148   | SEG2  |
| 5     | SEG35 | 41    | SEG71 | 77    | Vc1             | 113   | P01/D1  | 149   | SEG3  |
| 6     | SEG36 | 42    | SEG72 | 78    | OSC3            | 114   | P00/D0  | 150   | SEG4  |
| 7     | SEG37 | 43    | SEG73 | 79    | OSC4            | 115   | R00/A0  | 151   | SEG5  |
| 8     | SEG38 | 44    | SEG74 | 80    | Vd1             | 116   | R01/A1  | 152   | SEG6  |
| 9     | SEG39 | 45    | SEG75 | 81    | N.C.            | 117   | R02/A2  | 153   | SEG7  |
| 10    | SEG40 | 46    | SEG76 | 82    | Vdd             | 118   | R03/A3  | 154   | SEG8  |
| 11    | SEG41 | 47    | SEG77 | 83    | N.C.            | 119   | R04/A4  | 155   | SEG9  |
| 12    | SEG42 | 48    | SEG78 | 84    | N.C.            | 120   | R05/A5  | 156   | SEG10 |
| 13    | SEG43 | 49    | SEG79 | 85    | Vss             | 121   | R06/A6  | 157   | SEG11 |
| 14    | SEG44 | 50    | COM15 | 86    | OSC1            | 122   | R07/A7  | 158   | SEG12 |
| 15    | SEG45 | 51    | COM14 | 87    | OSC2            | 123   | R10/A8  | 159   | SEG13 |
| 16    | SEG46 | 52    | COM13 | 88    | RESET           | 124   | R11/A9  | 160   | SEG14 |
| 17    | SEG47 | 53    | N.C.  | 89    | TEST            | 125   | R12/A10 | 161   | SEG15 |
| 18    | SEG48 | 54    | N.C.  | 90    | MCU/MPU         | 126   | R13/A11 | 162   | SEG16 |
| 19    | SEG49 | 55    | N.C.  | 91    | K07/EXCL1       | 127   | R14/A12 | 163   | SEG17 |
| 20    | SEG50 | 56    | COM12 | 92    | K06/EXCL0       | 128   | R15/A13 | 164   | SEG18 |
| 21    | SEG51 | 57    | COM11 | 93    | K05             | 129   | R16/A14 | 165   | SEG19 |
| 22    | SEG52 | 58    | COM10 | 94    | K04             | 130   | R17/A15 | 166   | SEG20 |
| 23    | SEG53 | 59    | COM9  | 95    | K03             | 131   | R20/A16 | 167   | SEG21 |
| 24    | SEG54 | 60    | COM8  | 96    | K02             | 132   | R21/A17 | 168   | SEG22 |
| 25    | SEG55 | 61    | COM7  | 97    | K01             | 133   | R22/A18 | 169   | SEG23 |
| 26    | SEG56 | 62    | COM6  | 98    | K00             | 134   | R23/RD  | 170   | SEG24 |
| 27    | SEG57 | 63    | COM5  | 99    | P17/BZ          | 135   | R24/WR  | 171   | N.C.  |
| 28    | SEG58 | 64    | COM4  | 100   | P16/FOUT        | 136   | R30/CE0 | 172   | N.C.  |
| 29    | SEG59 | 65    | COM3  | 101   | P15/TOUT2/TOUT3 | 137   | R31/CE1 | 173   | N.C.  |
| 30    | SEG60 | 66    | COM2  | 102   | P14/TOUT0/TOUT1 | 138   | R32/CE2 | 174   | SEG25 |
| 31    | SEG61 | 67    | COM1  | 103   | P13/SRDY        | 139   | R33/CE3 | 175   | N.C.  |
| 32    | SEG62 | 68    | COM0  | 104   | P12/SCLK        | 140   | Vdd     | 176   | SEG26 |
| 33    | SEG63 | 69    | CE    | 105   | P11/SOUT        | 141   | N.C.    | 177   | SEG27 |
| 34    | SEG64 | 70    | CD    | 106   | P10/SIN         | 142   | Vss     | 178   | SEG28 |
| 35    | SEG65 | 71    | CC    | 107   | P07/D7          | 143   | N.C.    | 179   | SEG29 |
| 36    | SEG66 | 72    | CB    | 108   | P06/D6          | 144   | N.C.    | 180   | SEG30 |

N.C.: No Connection

# Appendix A S5U1C88000P1&S5U1C88649P2 Manual (Peripheral Circuit Board for S1C88649)

ここでは、8-bit Single Chip Microcomputer S1C88 FamilyのデバッギングツールであるICE (S5U1C88000H5)に装着してエミュレーション機能を提供するPeripheral Circuit Board for S1C88649 (S5U1C88000P1&S5U1C88649P2)の使用方法を説明します。

なお、本文はS1C88 Family Peripheral Circuit Board (S5U1C88000P1)にS1C88649用回路データがダウンロードされているものについて適用されます。S1C88 Family Peripheral Circuit Board (S5U1C88000P1)への回路データのダウンロード方法とボードの共通仕様などについては、製品に添付された"S5U1C88000P Manual"を、ICEの機能および操作などの詳細については、それぞれに用意されたマニュアルを参照してください。

## A.1 各部の名称と機能

以下、S5U1C88000P1&S5U1C88649P2の各部の名称と機能について説明します。



図A.1.1 ボードレイアウト



図A.1.2 パネルレイアウト (S5U1C88000P1)

### (1) SW1

回路データをダウンロードする場合は、"3"側に設定してください。それ以外の場合は、"1"側に設定してください。

### (2) LCDVCC (S5U1C88000P1裏面)

表A.1.1に示すようにDIPスイッチ設定により、LCDドライバ用の内蔵電源(VC5)の電圧を変更することができます。なお、実ICのVC5電圧はこれと異なりますので、充分ご注意ください。

### (3) VLCDボリューム 未使用

表A.1.1 LCDVCCの設定

| LCDVCC    |     |     |     | 設定          |
|-----------|-----|-----|-----|-------------|
| 1         | 2   | 3   | 4   |             |
| ON        | OFF | OFF | ON  | VC5 = 6V    |
| OFF       | ON  | OFF | OFF | VC5 = 5.75V |
| OFF       | OFF | ON  | OFF | VC5 = 5.5V  |
| OFF       | OFF | OFF | ON  | VC5 = 5V    |
| その他の組み合わせ |     |     |     | 設定禁止        |

\* LCDコントラスト調整レジスタLC0～LC3が0FHの場合の電圧値です。また、本ボードにおける使用部品の特性上、最大±6%の誤差が見込まれます。

## (4) VSVDボリューム

電源電圧検出(SVD)機能を確認するため、擬似的に電源電圧を変化させるボリュームです。("A.2.2 実際のICとの相違点"を参照してください。)

## (5) OSC1 Hボリューム

OSC1にCR発振回路が選択されている場合に、発振周波数を大まかに調整します。

## (6) OSC1 Lボリューム

OSC1にCR発振回路が選択されている場合に、発振周波数を微調整します。

## (7) OSC3 Hボリューム

OSC3にCR発振回路が選択されている場合に、発振周波数を大まかに調整します。

## (8) OSC3 Lボリューム

OSC3にCR発振回路が選択されている場合に、発振周波数を微調整します。

## (9) RESET

本ボードの回路をリセットし、ICEにリセット信号を与えます。

## (10) LED 1 (MPU/MCU)

MPU/MCUモードの設定を示します。

点灯: MPUモード

消灯: MCUモード

## (11) LED 2 (BSMD1), LED 3 (BSMD0)

バスモード(BSMDレジスタの設定)を示します。

表A.1.2 バスモード

| LED 2<br>(BSMD1) | LED 3<br>(BSMD0) | バスモード           |
|------------------|------------------|-----------------|
| 消灯               | 消灯/点灯            | シングルチップマキシマムモード |
| 点灯               | 消灯               | 512Kミニマムモード     |
| 点灯               | 点灯               | 512Kマキシマムモード    |

## (12) LED 4 (CLKCHG)

CPU動作クロックを示します。

点灯: OSC3 (CLKCHGレジスタ="1")

消灯: OSC1 (CLKCHGレジスタ="0")

## (13) LED 5 (OSCC)

OSC3発振回路の状態を示します。

点灯: OSC3発振ON (OSCCレジスタ="1")

消灯: OSC3発振OFF (OSCCレジスタ="0")

## (14) LED 6 (SVDON)

SVD回路の状態を示します。

点灯: SVD回路ON (SVDONレジスタ="1")

消灯: SVD回路OFF (SVDONレジスタ="0")

## (15) LED 7 (LCDC)

LCD回路の状態を示します。

点灯: LCD回路ON (LCDCレジスタ="00"以外)

消灯: LCD回路OFF (LCDCレジスタ="00")

## (16) LED 8 (HLMOD)

重負荷保護モードの状態を示します。

点灯: 重負荷保護モード (HLMODレジスタ="1")

消灯: 通常モード (HLMODレジスタ="0")

## (17) LED 9 (HALT/SLEEP)

CPUの動作状態を示します。

点灯: HALTまたはSLEEPモード

消灯: 通常動作モード

## (18) LED 10 (OSC1動作クロック)

OSC1の動作クロックが接続されています。対応するモニタピン(10番ピン)をモニタすることで、OSC1が現在どのような周波数で発振を行っているかを確認することができます。

## (19) LED 11 (OSC3動作クロック)

OSC3の動作クロックが接続されています。対応するモニタピン(11番ピン)をモニタすることで、OSC3が現在どのような周波数で発振を行っているかを確認することができます。

## (20) LED 12 ~ 15 (Reserved)

未使用

## (21) LED 16 (FPGA Configuration)

S5U1C88000P1上のFPGAに回路データが書き込まれている状態で電源が投入されると点灯します。消灯している場合は、デバッグ前にFPGAデータの書き込みが必要です(データ書き込み後、電源を入れ直すと点灯します)。

## (22) LED信号モニタ用コネクタ

前記LEDの信号をモニタするためのコネクタです。コネクタ端子より以下の信号が出力されます。LED信号は点灯時がHIGH、消灯時がLOWです。



図A.1.3 LED信号モニタ用コネクタ

1番ピン: LED 1 (MPU/MCUモード)

2番ピン: LED 2 (バスモードのBSMD1)

3番ピン: LED 3 (バスモードのBSMD0)

4番ピン: LED 4 (CPU動作クロック)

5番ピン: LED 5 (OSC3発振ON/OFF)

6番ピン: LED 6 (SVD回路ON/OFF)

7番ピン: LED 7 (LCD回路ON/OFF)

8番ピン: LED 8 (重負荷保護モードON/OFF)

9番ピン: LED 9 (HALT/SLEEP、RUN)

10番ピン: OSC1動作クロック

11番ピン: OSC3動作クロック

18番ピン: OSC1 CR発振周波数モニタ

19番ピン: OSC3 CR発振周波数モニタ

12 ~ 17および20番ピンは未使用です。

18、19番ピンはCR発振クロックが接続されています(水晶発振の選択やOSCCレジスタの設定にかかわらず、CR発振回路は常に動作しています)。CR発振周波数を微調整する場合のモニタ用端子として使用します。

## (23) I/O #1, I/O #2, I/O #3, I/O #4コネクタ

I/OおよびLCD接続用コネクタです。I/O接続ケーブル(80pin/40pin × 2 flat type、100pin/50pin × 2 flat type、40pin/20pin × 2 flat type)によってターゲットシステムと接続します。

## A.2 使用上の注意

S5U1C88000P1&S5U1C88649P2を正しく使用していただくために、以下の事項に注意してください。

### A.2.1 操作上の注意事項

- (1) ケーブルの接続、切り離しは接続する機器すべての電源をOFFにした状態で行ってください。
- (2) 入力ポート(K00～K03)をすべてLOWレベルにした状態において、電源投入およびマスクオプションデータのロードを行わないでください。キー同時押しリセット機能が働く可能性があります。
- (3) デバッグは、必ずマスクオプションデータをロードしてから行ってください。

### A.2.2 実際のICとの相違点

実際のICとは機能、特性上、以下の相違がありますので注意が必要です。これらについて考慮を怠った場合、S5U1C88000P1&S5U1C88649P2を装着したICEでは動作しても実ICで動作しない場合があります。

#### (1) I/Oについての相違

##### インターフェース電源

本ボードとターゲットシステムのインターフェース電圧は+3.3Vに固定されています。このため、実際のICと同一のインターフェース電圧が必要な場合は、ターゲットシステム側においてレベルシフト回路などを付加して対応してください。

##### 各出力ポートの駆動能力

本ボードにおける各出力ポートの駆動能力は、実際のICに比べて高くなっていますので、"8電気的特性"を参照し、各出力端子の駆動能力を確認した上で、システムおよびソフトウェアの設計を行ってください。

##### 各入力ポートの特性

入力割り込み等を使用する場合、入力端子のAC特性が実ICと異なりますので、立ち上がり/立ち下がり時間が遅い場合には、必ず実ICで動作確認を行ってください。

##### 各ポートの保護ダイオード

すべてのI/Oポートには保護用ダイオードがVDDとVssに対して入っており、ターゲットシステムとのインターフェース信号は+3.3Vに固定されます。このため、出力ポートをオープンドレインに設定し、VDDを超える電圧レベルとのインターフェースをとることはできません。

##### プルアップ抵抗値

本ボードにおいて、プルアップ抵抗値は300kΩに固定されていますが、実際のICと抵抗値が異なります。実際のICにおける抵抗値は、"8電気的特性"を参照して確認してください。

なお、プルアップ抵抗を使用して入力端子をHighレベルに引き上げる場合などにおいて、Highレベル確定までの時間に相違が生じます。たとえば、出力ポートと入力ポートを組み合わせてキーマトリックス回路を構成した場合は、入力ポートの立ち上がり/ディレイに相違が発生しますので充分な注意が必要です。

## (2) 消費電流についての相違

本ボードの消費電流は実際のICと大きく異なります。S5U1C88000P1前面パネルのLEDを確認することで、およその消費電流を把握することができます。なお、消費電流に大きく影響をおよぼすものとして以下のようなものがあげられます。

LED、モニタピンなどで確認が可能なものの

- a) RunとHaltの実行比率  
(ICEのモニタピン、LEDによる)
- b) CPU動作クロック切り換え  
(LED4: モニタ4番ピン)
- c) OSC3発振On/Off  
(LED5: モニタ5番ピン)
- d) SVD回路連続On/Off制御  
(LED6: モニタ6番ピン)
- e) LCD電源制御  
(LED7: モニタ7番ピン)
- f) 重負荷保護モード  
(LED8: モニタ8番ピン)
- g) SLEEPとHALTの実行比率  
(LED9: モニタ9番ピン)
- h) OSC1動作クロック  
(LED10: モニタ10番ピン)
- i) OSC3動作クロック  
(LED11: モニタ11番ピン)

システム、ソフトウェア上注意するしかないもの

- j) 内蔵ブルアップ抵抗により消費される電流
- k) 入力ポートがフローティング状態

## (3) 機能上の相違

LCD回路

- LCD端子(SEG、COM)の駆動能力および出力電圧は実際のICと異なりますので、充分な注意が必要です。LCDのコントラストについては、調整可能となるようにシステムおよびソフトウェアを設計してください。また、S5U1C88000P1ボード裏面スイッチによりLCD駆動電圧を切り換えることが可能です。("A.1 各部の名称と機能"参照)
- LCDC0およびLCDC1レジスタが共に"0"(LCD電源制御回路がOFF)の場合、実ICではSEG、COM端子の出力レベルはVssレベルに固定されますが、本ボードにおいてはCOM端子はVC4となり、SEG端子はVC3(=VC2)になります。

SVD回路

- SVD機能は、S5U1C88000P1前面パネルのVSVDボリュームにより、擬似的に電源電圧を変化させることにより行います。
- SVD回路の電源をONしてから実際に電圧を検出するまでに遅延時間が発生します。本ボードの遅延時間は実際のICと異なりますので、"8 電気的特性"を参照して、ソフトウェアにより適切な待ち時間を設定してください。

発振回路

- OSC1水晶発振回路の発振周波数は32.768kHzに固定されています。
- OSC1 CR発振回路の発振周波数は、S5U1C88000P1前面パネルのボリュームにより約20kHz ~ 500kHzの範囲で調整できます。ただし、実ICの動作範囲はこれとは異なりますので、"8 電気的特性"を参照して実ICが動作可能な周波数に設定してください。
- OSC3水晶発振回路の発振周波数は4.1952MHzに固定されています。
- OSC3 CR発振回路の発振周波数は、S5U1C88000P1前面パネルのボリュームにより約100kHz ~ 8MHzの範囲で調整できます。ただし、実ICの動作範囲はこれとは異なりますので、"8 電気的特性"を参照して実ICが動作可能な周波数に設定してください。
- OSC3セラミック発振回路は内蔵していません。セラミック発振回路オプションを選択した場合は、代わりに水晶発振回路が選択されるようになっています。
- 外部クロック入力を使用する場合は、振幅を3.3V±5%、デューティを50%±10%以内に調整し、VssをGNDとしてOSC1、OSC3端子から入力してください。

- 本ボードではOSC3発振制御回路をON(OSCC="1")した後、待ち時間を取りらずにCPUクロックをOSC3に切り換えるても(CLKCHG="1")動作してしまいます。実ICでは発振ON後、クロックを切り換える前に発振安定待ち時間が必要ですので、"8電気的特性"を参照の上、適切な待ち時間を設定してください。
- OSC3からOSC1へのクロック切り換えと、OSC3回路の発振停止は別の命令で行ってください。ひとつの命令で同時に処理すると、本ボードで動作しても、実際のICで動作しない場合があります。
- 本ボードにはOSC1とOSC3用の発振回路が内蔵されています。実ICにおいてOSC3の発振子を接続しない場合でも、OSC3クロックによる動作が可能になりますので、注意してください。
- ロジックレベルが高いため発振開始や停止時間などのタイミングが異なります。

#### 未使用アドレスへのアクセス

S1C88649内蔵のROM/RAM、I/O空間の未定義領域に対して読み出し/書き込みを行った場合、その値は不定となります。  
また、S5U1C88000P1&S5U1C88649P2と実際のICでは、不定となる状態が異なりますので充分注意してください。

#### リセット回路

本ボードを組み込んだICEに電源を投入してからプログラムが動作するまでのシーケンスは、実際のICと異なりますので注意してください。本ボードでは、オプションデータのロード、ユーザプログラムのロードを行ってからデバッガシステムとしての動作が可能になります。

#### 内部電源回路

LCDの駆動電圧は実際のICと異なります。

## (4) 各機種対応における注意事項

### パラメータファイル

本ボードを組み込んだICEは、パーソナルコンピュータ上のデバッガを起動した際に、機種ごとに提供されるパラメータファイル(88649.par)に従ってROM、RAM、I/O空間がその機種用に設定されます。

お客さまは、実際に使用するROM、RAM空間に合わせてこのパラメータファイルを変更することができますが、シングルチップマキシマムモードで使用する場合は、以下の領域以外は設定しないでください。

ROM領域: 0000H ~ BFFFH  
10000H ~ 3FFFFH

RAM領域: D800H ~ F7FFFH

スタック領域: D800H ~ F7FFFH

### アクセス禁止領域

S1C88649の開発で本ボードを使用する場合は、I/OメモリのアドレスFF16H、FF90H ~ FFADHに対しては絶対に読み出しや書き込みをしないでください。

また、アドレスFF17HのD4ビット、FF21HのD6およびD7ビット、FF22HのD7ビット、FF26HのD7ビットについては、書き込み時に初期値を変更しないように注意してください。

### A.3 ターゲットシステムとの接続

ここではS5U1C88000P1&S5U1C88649P2とターゲットシステムとの接続について説明します。

注: ケーブルの接続、切り離しは接続する機器すべての電源をOFFにして行ってください。

ターゲットシステムは、前面パネルのI/O #1 ~ I/O #4コネクタに添付のI/Oケーブル(80pin/40pin × 2 flat type、100pin/50pin × 2 flat type、40pin/20pin × 2 flat type)を使用して接続します。

80pin、100pin、40pinをI/O #1 ~ I/O #4コネクタに接続し、40pin × 2、50pin × 2、20pin × 2をターゲットシステムに接続します。I/O #1、I/O #2、I/O #3には電源(VDD)が供給されていますので注意してください。

内蔵水晶発振回路の周波数は次のとおりです。

OSC1水晶発振選択時: 32.768kHz

OSC3水晶発振選択時: 4.9152MHz

CR発振を選択した場合は、前面パネルのボリューム(OSC1用がOSC1HとOSC1L、OSC3用がOSC3HとOSC3L)で発振周波数を調整することができます。この場合は、モニタ用コネクタのOSC1 CR発振モニタピン(18番ピン)、またはOSC3 CR発振モニタピン(19番ピン)に周波数カウンタ等を接続し、値を確認しながら必要な周波数に設定してください。CR発振の初期周波数は不定のため、必ず使用前にOSC1 CR、OSC3 CR発振モニタピンで確認してください。



図A.3.1 ターゲットシステムとの接続

## I/Oコネクタピン配置

表A.3.1 I/O #1コネクタ

| 40pin CN1-1 |            | 40pin CN1-2 |         |
|-------------|------------|-------------|---------|
| No.         | 端子名        | No.         | 端子名     |
| 1           | VDD (3.3V) | 1           | R12/A10 |
| 2           | VDD (3.3V) | 2           | R13/A11 |
| 3           | Vss        | 3           | R14/A12 |
| 4           | Vss        | 4           | R15/A13 |
| 5           | N.C.       | 5           | R16/A14 |
| 6           | N.C.       | 6           | R17/A15 |
| 7           | N.C.       | 7           | R20/A16 |
| 8           | N.C.       | 8           | R21/A17 |
| 9           | N.C.       | 9           | R22/A18 |
| 10          | N.C.       | 10          | R23/RD  |
| 11          | N.C.       | 11          | R24/WR  |
| 12          | N.C.       | 12          | N.C.    |
| 13          | N.C.       | 13          | N.C.    |
| 14          | N.C.       | 14          | N.C.    |
| 15          | N.C.       | 15          | R30/CE0 |
| 16          | N.C.       | 16          | R31/CE1 |
| 17          | N.C.       | 17          | R32/CE2 |
| 18          | N.C.       | 18          | R33/CE3 |
| 19          | N.C.       | 19          | N.C.    |
| 20          | N.C.       | 20          | N.C.    |
| 21          | N.C.       | 21          | N.C.    |
| 22          | N.C.       | 22          | N.C.    |
| 23          | N.C.       | 23          | N.C.    |
| 24          | N.C.       | 24          | N.C.    |
| 25          | N.C.       | 25          | COM0    |
| 26          | N.C.       | 26          | COM1    |
| 27          | N.C.       | 27          | COM2    |
| 28          | N.C.       | 28          | COM3    |
| 29          | N.C.       | 29          | COM4    |
| 30          | N.C.       | 30          | COM5    |
| 31          | R00/A0     | 31          | COM6    |
| 32          | R01/A1     | 32          | COM7    |
| 33          | R02/A2     | 33          | COM8    |
| 34          | R03/A3     | 34          | COM9    |
| 35          | R04/A4     | 35          | COM10   |
| 36          | R05/A5     | 36          | COM11   |
| 37          | R06/A6     | 37          | COM12   |
| 38          | R07/A7     | 38          | COM13   |
| 39          | R10/A8     | 39          | COM14   |
| 40          | R11/A9     | 40          | COM15   |

表A.3.2 I/O #2コネクタ

| 40pin CN2-1 |            | 40pin CN2-2 |       |
|-------------|------------|-------------|-------|
| No.         | 端子名        | No.         | 端子名   |
| 1           | VDD (3.3V) | 1           | SEG27 |
| 2           | VDD (3.3V) | 2           | SEG28 |
| 3           | Vss        | 3           | SEG29 |
| 4           | Vss        | 4           | SEG30 |
| 5           | RESET      | 5           | SEG31 |
| 6           | MCU/MPU    | 6           | SEG32 |
| 7           | N.C.       | 7           | SEG33 |
| 8           | N.C.       | 8           | SEG34 |
| 9           | N.C.       | 9           | SEG35 |
| 10          | N.C.       | 10          | SEG36 |
| 11          | N.C.       | 11          | SEG37 |
| 12          | N.C.       | 12          | SEG38 |
| 13          | N.C.       | 13          | SEG39 |
| 14          | SEG0       | 14          | SEG40 |
| 15          | SEG1       | 15          | SEG41 |
| 16          | SEG2       | 16          | SEG42 |
| 17          | SEG3       | 17          | SEG43 |
| 18          | SEG4       | 18          | SEG44 |
| 19          | SEG5       | 19          | SEG45 |
| 20          | SEG6       | 20          | SEG46 |
| 21          | SEG7       | 21          | SEG47 |
| 22          | SEG8       | 22          | SEG48 |
| 23          | SEG9       | 23          | SEG49 |
| 24          | SEG10      | 24          | SEG50 |
| 25          | SEG11      | 25          | SEG51 |
| 26          | SEG12      | 26          | SEG52 |
| 27          | SEG13      | 27          | SEG53 |
| 28          | SEG14      | 28          | SEG54 |
| 29          | SEG15      | 29          | SEG55 |
| 30          | SEG16      | 30          | SEG56 |
| 31          | SEG17      | 31          | SEG57 |
| 32          | SEG18      | 32          | SEG58 |
| 33          | SEG19      | 33          | SEG59 |
| 34          | SEG20      | 34          | SEG60 |
| 35          | SEG21      | 35          | SEG61 |
| 36          | SEG22      | 36          | SEG62 |
| 37          | SEG23      | 37          | SEG63 |
| 38          | SEG24      | 38          | SEG64 |
| 39          | SEG25      | 39          | SEG65 |
| 40          | SEG26      | 40          | SEG66 |

表A.3.3 I/O #3コネクタ

| 20pin CN3-1 |           | 20pin CN3-2 |                 |
|-------------|-----------|-------------|-----------------|
| No.         | 端子名       | No.         | 端子名             |
| 1           | K00       | 1           | Vss             |
| 2           | K01       | 2           | Vss             |
| 3           | K02       | 3           | P00/D0          |
| 4           | K03       | 4           | P01/D1          |
| 5           | K04       | 5           | P02/D2          |
| 6           | K05       | 6           | P03/D3          |
| 7           | K06/EXCL0 | 7           | P04/D4          |
| 8           | K07/EXCL1 | 8           | P05/D5          |
| 9           | N.C.      | 9           | P06/D6          |
| 10          | N.C.      | 10          | P07/D7          |
| 11          | N.C.      | 11          | VDD (3.3V)      |
| 12          | N.C.      | 12          | VDD (3.3V)      |
| 13          | N.C.      | 13          | P10/SIN         |
| 14          | N.C.      | 14          | P11/SOUT        |
| 15          | N.C.      | 15          | P12/SCLK        |
| 16          | N.C.      | 16          | P13/SRDY        |
| 17          | N.C.      | 17          | P14/TOUT0/TOUT1 |
| 18          | N.C.      | 18          | P15/TOUT2/TOUT3 |
| 19          | N.C.      | 19          | P16/FOUT        |
| 20          | N.C.      | 20          | P17/BZ          |

表A.3.4 I/O #4コネクタ

| 50pin CN4-1 |       | 50pin CN4-2 |      |
|-------------|-------|-------------|------|
| No.         | 端子名   | No.         | 端子名  |
| 1           | SEG67 | 1           | N.C. |
| 2           | SEG68 | 2           | N.C. |
| 3           | SEG69 | 3           | N.C. |
| 4           | SEG70 | 4           | N.C. |
| 5           | SEG71 | 5           | N.C. |
| 6           | SEG72 | 6           | N.C. |
| 7           | SEG73 | 7           | N.C. |
| 8           | SEG74 | 8           | N.C. |
| 9           | SEG75 | 9           | N.C. |
| 10          | SEG76 | 10          | N.C. |
| 11          | SEG77 | 11          | N.C. |
| 12          | SEG78 | 12          | N.C. |
| 13          | SEG79 | 13          | N.C. |
| 14          | N.C.  | 14          | N.C. |
| 15          | N.C.  | 15          | N.C. |
| 16          | N.C.  | 16          | N.C. |
| 17          | N.C.  | 17          | N.C. |
| 18          | N.C.  | 18          | N.C. |
| 19          | N.C.  | 19          | N.C. |
| 20          | N.C.  | 20          | N.C. |
| 21          | N.C.  | 21          | N.C. |
| 22          | N.C.  | 22          | N.C. |
| 23          | N.C.  | 23          | N.C. |
| 24          | N.C.  | 24          | N.C. |
| 25          | N.C.  | 25          | N.C. |
| 26          | N.C.  | 26          | N.C. |
| 27          | N.C.  | 27          | N.C. |
| 28          | N.C.  | 28          | N.C. |
| 29          | N.C.  | 29          | N.C. |
| 30          | N.C.  | 30          | N.C. |
| 31          | N.C.  | 31          | N.C. |
| 32          | N.C.  | 32          | N.C. |
| 33          | N.C.  | 33          | N.C. |
| 34          | N.C.  | 34          | Vss  |
| 35          | N.C.  | 35          | N.C. |
| 36          | N.C.  | 36          | N.C. |
| 37          | N.C.  | 37          | N.C. |
| 38          | N.C.  | 38          | N.C. |
| 39          | N.C.  | 39          | N.C. |
| 40          | N.C.  | 40          | N.C. |
| 41          | N.C.  | 41          | N.C. |
| 42          | N.C.  | 42          | N.C. |
| 43          | N.C.  | 43          | N.C. |
| 44          | N.C.  | 44          | N.C. |
| 45          | N.C.  | 45          | N.C. |
| 46          | N.C.  | 46          | N.C. |
| 47          | N.C.  | 47          | N.C. |
| 48          | N.C.  | 48          | N.C. |
| 49          | N.C.  | 49          | N.C. |
| 50          | N.C.  | 50          | N.C. |

# Appendix B 漢字フォントの使用について

S1C88649で漢字フォントをLCDに表示させるためには、S5U1C88000R1 (12×12 dot RIS 506 kanji font package)を使用します。

このパッケージは、日本レコード協会規格 RIS 506-1996に記載されているミュージックシフトJIS漢字に準拠した文字符号の12×12ドットサイズフォント(セイコーエプソンオリジナルデザイン<sup>注1</sup>)を、S1C88 Familyのプログラムに組み込める形式のデータで提供するものです。また、これらのフォントデータをLCDに表示するS1C88 Familyマイコン上で動作するサンプルプログラムおよびそのアプリケーションノート、お客さまがカスタムフォントデータを作成するときにご利用いただけるビットマップユーティリティが含まれています。

漢字フォントデータはS1C88 Familyのプログラムに組み込めるように、オブジェクトファイル形式(拡張子 \*.obj、アセンブラーの出力ファイル)で提供され、お客さまが作成したアプリケーションプログラムにこのオブジェクトファイルをリンクすることで漢字フォントデータを簡単に使用することができます<sup>注2</sup>。

詳細は、"S5U1C88000R1 Manual"を参照してください。

注 1 パッケージに含まれる漢字フォントデータおよびマニュアルに記載の書体を利用するためには、あらかじめ弊社と書体使用許諾に関する契約を締結する必要があります。

2 キャラクタコードからフォントデータの取得、LCDへの表示等のプログラムはお客さまが作成する必要があります。

## ユーザ開発プログラム



抜粋した漢字フォントの書体です。

## セイコーエプソン株式会社 電子デバイス営業本部

|          |                                         |
|----------|-----------------------------------------|
| IC営業推進部  | 〒191-8501 東京都日野市日野421-8                 |
| IC営業技術G  | TEL (042)587-5816(直通) FAX (042)587-5624 |
| 東日本      |                                         |
| ED東京営業部  | 〒191-8501 東京都日野市日野421-8                 |
| 東京IC営業G  | TEL (042)587-5313(直通) FAX (042)587-5116 |
| 西日本      |                                         |
| ED大阪営業部  | 〒541-0059 大阪市中央区博労町3-5-1 エプソン大阪ビル15F    |
|          | TEL (06)6120-6000(代表) FAX (06)6120-6100 |
| 東海・北陸    |                                         |
| ED名古屋営業部 | 〒461-0005 名古屋市東区東桜1-10-24 栄大野ビル4F       |
|          | TEL (052)953-8031(代表) FAX (052)953-8041 |
| 長野       |                                         |
| ED長野営業部  | 〒392-8502 長野県諏訪市大和3-3-5                 |
|          | TEL (0266)58-8171(直通) FAX (0266)58-9917 |
| 東北       |                                         |
| ED仙台営業所  | 〒980-0013 宮城県仙台市青葉区花京院1-1-20 花京院スクエア19F |
|          | TEL (022)263-7975(代表) FAX (022)263-7990 |

インターネットによる電子デバイスのご紹介 <http://www.epsondevice.com/domcfg.nsf>